日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為什么要進(jìn)行PCB疊層

lPCU_elecfans ? 來(lái)源:電子發(fā)燒友網(wǎng) ? 作者:電子發(fā)燒友網(wǎng) ? 2020-11-03 10:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如今,電子產(chǎn)品日益緊湊的趨勢(shì)要求多層印刷電路板的三維設(shè)計(jì)。但是,層堆疊提出了與此設(shè)計(jì)觀點(diǎn)相關(guān)的新問(wèn)題。其中一個(gè)問(wèn)題就是為項(xiàng)目獲取高質(zhì)量的疊層構(gòu)建。

隨著生產(chǎn)越來(lái)越多的由多層組成的復(fù)雜印刷電路,PCB的堆疊在變得尤為重要。

良好的PCB疊層設(shè)計(jì)對(duì)于減少PCB回路和相關(guān)電路的輻射至關(guān)重要。相反,不良的堆積可能會(huì)顯著增加輻射,從安全角度來(lái)看這是有害的。

什么是PCB疊層?

在最終布局設(shè)計(jì)完成之前,PCB疊層將PCB的絕緣體和銅分層放置。開發(fā)有效的堆疊是一個(gè)復(fù)雜的過(guò)程。PCB在物理設(shè)備之間連接電源信號(hào),而電路板材料的正確分層直接影響其功能。

為什么要進(jìn)行PCB疊層?

開發(fā)PCB疊層對(duì)于設(shè)計(jì)高效電路板至關(guān)重要。PCB疊層具有許多好處,因?yàn)槎鄬咏Y(jié)構(gòu)可以提高能量分配能力、防止電磁干擾、限制交叉干擾并支持高速信號(hào)傳輸。

盡管堆疊的主要目的是通過(guò)多層將多個(gè)電子電路放置在一塊板上,但PCB堆疊的結(jié)構(gòu)也提供了其他重要優(yōu)勢(shì)。這些措施包括最大程度地降低電路板對(duì)外部噪聲的脆弱性,并減少高速系統(tǒng)的串?dāng)_和阻抗問(wèn)題。

良好的PCB疊層也可以幫助確保較低的最終生產(chǎn)成本。通過(guò)最大化效率并改善整個(gè)項(xiàng)目的電磁兼容性,PCB疊層可以有效節(jié)省的時(shí)間和資金。

圖源:pixabay

PCB疊層設(shè)計(jì)注意事項(xiàng)和規(guī)則

● 層數(shù)

簡(jiǎn)單的堆疊可能包括四層PCB,而更復(fù)雜的板則需要專業(yè)的順序?qū)訅?。盡管更為復(fù)雜,但更高的層數(shù)允許設(shè)計(jì)人員有更多的布置空間,而不會(huì)增加遇到不可能的解決方案的風(fēng)險(xiǎn)。

通常,需要八層或更多層才能獲得最佳的層布置和間隔以最大化功能。在多層板上使用質(zhì)量平面和電源平面還可以減少輻射。

● 層排列

構(gòu)成電路的銅層和絕緣層的布置構(gòu)成了PCB重疊操作。防止PCB翹曲需在布置各層時(shí),使板的橫截面對(duì)稱且平衡。例如,在八層板中,第二層和第七層厚度應(yīng)相似以實(shí)現(xiàn)最佳平衡。

信號(hào)層應(yīng)始終與平面相鄰,而電源平面和質(zhì)量平面則嚴(yán)格耦合在一起。最好使用多個(gè)接地層,因?yàn)樗鼈兺ǔ?梢詼p少輻射并降低接地阻抗。

● 圖層材質(zhì)類型

每個(gè)基板的熱、機(jī)械和電特性以及它們?nèi)绾蜗嗷プ饔脤?duì)選擇PCB疊層材料選擇至關(guān)重要。

電路板通常由堅(jiān)固的玻璃纖維基板芯組成,可提供PCB的厚度和剛性。某些柔性PCB可能由柔性高溫塑料制成。

表面層是附著在板上的由銅箔制成的薄箔。在雙面PCB的兩面都存在銅,銅的厚度根據(jù)PCB疊層的層數(shù)而變化。

在銅箔的頂部覆蓋一層阻焊層,以使銅線跡與其他金屬接觸。這種材料對(duì)于幫助用戶避免焊接跳線的正確位置至關(guān)重要。

在阻焊層上施加絲網(wǎng)印刷層,以添加符號(hào),數(shù)字和字母,以便于組裝,并使人們可以更好地理解電路板。

● 確定布線和通孔

設(shè)計(jì)人員應(yīng)該在層之間的中間層上布線高速信號(hào)。這允許接地平面提供屏蔽,該屏蔽包含從軌道高速發(fā)射的輻射。

信號(hào)電平靠近平面電平的放置使返回電流可以在相鄰平面上流動(dòng),從而將返回路徑電感降至最低。相鄰電源和接地層之間沒(méi)有足夠的電容,無(wú)法使用標(biāo)準(zhǔn)構(gòu)造技術(shù)提供500 MHz以下的去耦。

● 層之間的間距

由于電容減小,因此信號(hào)和電流返回平面之間的緊密耦合至關(guān)重要。電源和接地層也應(yīng)緊密耦合在一起。

信號(hào)層即使位于相鄰平面中也應(yīng)始終彼此靠近。層之間的緊密耦合和間隔對(duì)于不間斷的信號(hào)和整體功能至關(guān)重要。

總結(jié)

PCB疊層技術(shù)存在許多不同的多層PCB板設(shè)計(jì)。當(dāng)涉及多層時(shí),必須結(jié)合考慮內(nèi)部結(jié)構(gòu)和表面布局的三維方法。隨著現(xiàn)代電路的高運(yùn)行速度,必須進(jìn)行仔細(xì)的PCB疊層設(shè)計(jì)以提高分配能力并限制干擾。設(shè)計(jì)不良的PCB可能會(huì)降低信號(hào)傳輸、可生產(chǎn)性、功率傳輸和長(zhǎng)期可靠性。

責(zé)任編輯:xj

原文標(biāo)題:PCB疊層設(shè)計(jì)的介紹與應(yīng)用

文章出處:【微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426384
  • 基板
    +關(guān)注

    關(guān)注

    2

    文章

    324

    瀏覽量

    24088
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    10332

原文標(biāo)題:PCB疊層設(shè)計(jì)的介紹與應(yīng)用

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I PCB設(shè)計(jì)三大頑疾:規(guī)則亂、布線慢、偏——Allegro X Designer 的系統(tǒng)級(jí)解法

    的核心功能,從規(guī)則管理、布線效率、設(shè)計(jì)這三個(gè)方面入手,剖析貫穿整個(gè)設(shè)計(jì)流程的專業(yè)設(shè)計(jì)體系。本文要點(diǎn)keypoint一文看懂AllegroXDesigner系統(tǒng)級(jí)
    的頭像 發(fā)表于 03-27 16:44 ?8041次閱讀
    技術(shù)資訊 I <b class='flag-5'>PCB</b>設(shè)計(jì)三大頑疾:規(guī)則亂、布線慢、<b class='flag-5'>疊</b><b class='flag-5'>層</b>偏——Allegro X Designer 的系統(tǒng)級(jí)解法

    西門子PCB設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設(shè)計(jì)工具,專注于管理和優(yōu)化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發(fā)表于 01-04 16:17 ?423次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過(guò)小型化封裝設(shè)計(jì),顯著釋放PCB空間,同時(shí)保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?912次閱讀

    電容是如何實(shí)現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實(shí)現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    晶科能源再度實(shí)現(xiàn)鈣鈦礦/TOPCon電池轉(zhuǎn)換效率突破

    11月27日,全球領(lǐng)先的光伏企業(yè)晶科能源宣布,經(jīng)國(guó)家光伏產(chǎn)業(yè)計(jì)量測(cè)試中心(NPVM)權(quán)威認(rèn)證,其基于N型TOPCon的鈣鈦礦電池轉(zhuǎn)化效率突破34.76%,刷新了此前保持的同類
    的頭像 發(fā)表于 12-02 17:50 ?1817次閱讀

    固態(tài)電容的性能優(yōu)勢(shì)

    固態(tài)電容(MLPC)憑借其獨(dú)特的結(jié)構(gòu)設(shè)計(jì)與材料特性,在性能上展現(xiàn)出顯著優(yōu)勢(shì),尤其在小型化、高頻特性、抗振性、高溫穩(wěn)定性及安全性方面表現(xiàn)突出,以下是詳細(xì)分析: 一、小型化與高容量密度:突破空間限制
    的頭像 發(fā)表于 11-26 09:30 ?1076次閱讀

    貼片電感代理-電感的實(shí)際應(yīng)用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強(qiáng)等優(yōu)勢(shì),在消費(fèi)電子、工業(yè)自動(dòng)化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細(xì)闡述
    的頭像 發(fā)表于 08-22 17:38 ?1018次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實(shí)際應(yīng)用

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6807次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì)中,導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動(dòng)設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?3539次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問(wèn)題?問(wèn)題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過(guò)信號(hào)
    的頭像 發(fā)表于 06-25 07:36 ?3181次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問(wèn)題?問(wèn)題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    母排在IGBT變流器中的應(yīng)用(2)

    回路中各環(huán)節(jié)電感值對(duì)于減小回路的總雜散電感而言十分重。由于直流支撐電容器和IGBT的內(nèi)部電感是定值,其降低只能通過(guò)器件制造商提高制造和工藝水平來(lái)實(shí)現(xiàn)。IGBT 和母排間若采用螺釘連接方式,其電感值也基本固定。因此,減小疊
    的頭像 發(fā)表于 06-17 09:52 ?2437次閱讀
    <b class='flag-5'>疊</b><b class='flag-5'>層</b>母排在IGBT變流器中的應(yīng)用(2)

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?1120次閱讀

    天合光能鈣鈦礦晶體硅組件再次刷新世界紀(jì)錄

    天合光能宣布,其光伏科學(xué)與技術(shù)全國(guó)重點(diǎn)實(shí)驗(yàn)室自主研發(fā)的大面積鈣鈦礦/晶體硅組件在轉(zhuǎn)換效率方面取得重大突破,經(jīng)德國(guó)夫瑯禾費(fèi)太陽(yáng)能研究所(Fraunhofer ISE)獨(dú)立測(cè)試認(rèn)證,面積為1185cm2的實(shí)驗(yàn)室
    的頭像 發(fā)表于 06-11 16:03 ?972次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號(hào)完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?931次閱讀
    桑日县| 锡林浩特市| 海南省| 凤翔县| 乌兰县| 玛纳斯县| 中阳县| 西丰县| 温州市| 区。| 东宁县| 彭山县| 新田县| 富锦市| 闽侯县| 上犹县| 靖边县| 开平市| 仪征市| 临汾市| 洱源县| 沅陵县| 山东| 菏泽市| 获嘉县| 河东区| 海门市| 囊谦县| 精河县| 论坛| 嘉鱼县| 江城| 漾濞| 林西县| 英吉沙县| 乌兰察布市| 贵州省| 东台市| 祁连县| 绍兴县| 清流县|