日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計要點之一:時鐘樹

電子工程師 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2020-11-11 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。
早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成,RAM 也往往容量非常小?,F(xiàn)在的FPGA不僅包含以前的 LE,RAM 也更大更快更靈活,管教 IOB 也更加的復(fù)雜,支持的 IO 類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:
DSP:實際上就是乘加器,F(xiàn)PGA 內(nèi)部可以集成多個乘加器,而一般的 DSP 芯片往往每個 core 只有一個。換言之,F(xiàn)PGA 可以更容易實現(xiàn)多個 DSP core 功能。在某些需要大量乘加計算的場合,往往多個乘加器并行工作的速度可以遠遠超過一個高速乘加器。
SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會越來越多。有了 SERDES 模塊,F(xiàn)PGA 可以很容易將這些高速串行接口集成進來,無需再購買專門的接口芯片。
CPU core:分為 2 種,軟 core 和硬 core. 軟 core 是用邏輯代碼寫的 CPU 模塊,可以在任何資源足夠的 FPGA 中實現(xiàn),使用非常靈活。而且在大容量的 FPGA 中還可以集成多個軟 core,實現(xiàn)多核并行處理。硬 core 是在特定的 FPGA 內(nèi)部做好的 CPU core,優(yōu)點是速度快、性能好,缺點是不夠靈活。
不過,F(xiàn)PGA 還是有缺點。對于某些高主頻的應(yīng)用,F(xiàn)PGA 就無能為力了?,F(xiàn)在雖然理論上 FPGA 可以支持的 500MHz,但在實際設(shè)計中,往往 200MHz 以上工作頻率就很難實現(xiàn)了。

FPGA 設(shè)計要點之一:時鐘

對于 FPGA 來說,要盡可能避免異步設(shè)計,盡可能采用同步設(shè)計。同步設(shè)計的第一個關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時鐘樹。一個糟糕的時鐘樹,對 FPGA 設(shè)計來說,是一場無法彌補的災(zāi)難,是一個沒有打好地基的樓,崩潰是必然的。

具體一些的設(shè)計細則:
1)盡可能采用單一時鐘;

2)如果有多個時鐘域,一定要仔細劃分,千萬小心;

3)跨時鐘域的信號一定要做同步處理。對于控制信號,可以采用雙采樣;對于數(shù)據(jù)信號,可以采用異步 fifo. 需要注意的是,異步 fifo 不是萬能的,一個異步 fifo 也只能解決一定范圍內(nèi)的頻差問題。

4)盡可能將 FPGA 內(nèi)部的 PLL、DLL 利用起來,這會給你的設(shè)計帶來大量的好處。

5)對于特殊的 IO 接口,需要仔細計算 Tsu、Tco、Th,并利用 PLL、DLL、DDIO、管腳可設(shè)置的 delay 等多種工具來實現(xiàn)。簡單對管腳進行 Tsu、Tco、Th 的約束往往是不行的。

可能說的不是很確切。這里的時鐘樹實際上泛指時鐘方案,主要是時鐘域和 PLL 等的規(guī)劃,一般情況下不牽扯到走線時延的詳細計算(一般都走全局時鐘網(wǎng)絡(luò)和局部時鐘網(wǎng)絡(luò),時延固定),和 ASIC 中的時鐘樹不一樣。對于 ASIC,就必須對時鐘網(wǎng)絡(luò)的設(shè)計、布線、時延計算進行仔細的分析計算才行。

FPGA 設(shè)計要點之二:FSM

FSM:有限狀態(tài)機。這個可以說是邏輯設(shè)計的基礎(chǔ)。幾乎稍微大一點的邏輯設(shè)計,幾乎都能看得到 FSM.FSM 分為 moore 型和 merly 型,moore 型的狀態(tài)遷移和變量無關(guān),merly 型則有關(guān)。實際使用中大部分都采用 merly 型。
FSM 通常有 2 種寫法:單進程、雙進程。
初學(xué)者往往喜歡單進程寫法,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status <= ……;

else

case( FSM_status )

……;

endcase

end

簡單的說,單進程 FSM 就是把所有的同步、異步處理都放入一個 always 中。

優(yōu)點:

1)看起來比較簡單明了,寫起來也不用在每個 case 分支或者 if 分支中寫全對各個信號和狀態(tài)信號的處理。也可以簡單在其中加入一些計數(shù)器進行計數(shù)處理。
2)所有的輸出信號都已經(jīng)是經(jīng)過 D 觸發(fā)器鎖存了。
缺點:
1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優(yōu)化效果最好。單進程 FSM 把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。
2)某些時候需要更快的信號輸出,不必經(jīng)過 D 觸發(fā)器鎖存,這時單進程 FSM 的處理就比較麻煩了。
雙進程 FSM,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status_current <= …;

else

FSM_status_current <= FSM_status_next;

always @(*)

begin

case ( FSM_status_current )

FSM_status_next = ……;

endcase

end

從上面可以看到,同步處理和異步處理分別放到 2 個 always 中。其中 FSM 狀態(tài)變量也采用 2 個來進行控制。雙進程 FSM 的原理我這里就不多說了,在很多邏輯設(shè)計書中都有介紹。這里描述起來太費勁。

優(yōu)點:
1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。
2)所有的輸出信號(除了 FSM_status_current)都是組合輸出的,比單進程 FSM 快
缺點:
1)所有的輸出信號(除了 FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進行鎖存。
2)在異步處理的 always 中,所有的 if、case 分支必須把所有的輸出信號都賦值,而且不能出現(xiàn)在 FSM 中的輸出信號回送賦值給本 FSM 中的其他信號的情況,否則會出現(xiàn) latch.
latch 會導(dǎo)致如下問題:
1)功能仿真結(jié)果和后仿不符;
2)出現(xiàn)無法測試的邏輯;
3)邏輯工作不穩(wěn)定,特別是 latch 部分對毛刺異常敏感;
4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會導(dǎo)致災(zāi)難性的后果。
這不是恐嚇也不是開玩笑,我就親眼見過一個小伙把他做的邏輯加載上去后,整個 FPGA 給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個 FPGA 芯片沒有安裝散熱片)。

FPGA 設(shè)計要點之三:latch

首先回答一下:
1)stateCAD 沒有用過,不過我感覺用這個東東在構(gòu)建大的系統(tǒng)的時候似乎不是很方便。也許用 systemC 或者 system Verilog 更好一些。
2)同步、異步的叫法是我所在公司的習慣叫法,不太對,不過已經(jīng)習慣了,呵呵。

這次講一下 latch.

latch 的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。
1)在組合邏輯進程中,if 語句一定要有 else!并且所有的信號都要在 if 的所有分支中被賦值。

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

end

這個是絕對會產(chǎn)生 latch 的。

正確的應(yīng)該是

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

else sig_b = sig_d;

end

另外需要注意,下面也會產(chǎn)生 latch. 也就是說在組合邏輯進程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。

always @( * ) begin

if ( rst == 1'b1 ) counter = 32'h00000000;

else counter = counter + 1;

end

但如果是時序邏輯進程,則不存在該問題。

2)case 語句的 default 一定不能少!
原因和 if 語句相同,這里不再多說了。需要提醒的是,在時序邏輯進程中,default 語句也一定要加上,這是一個很好的習慣。
3)組合邏輯進程敏感變量不能少也不能多。這個問題倒不是太大,verilog2001 語法中可以直接用 * 搞定了。順便提一句,latch 有弊就一定有利。在 FPGA 的 LE 中,總存在一個 latch 和一個 D 觸發(fā)器,在支持 DDR 的 IOE(IOB)中也存在著一個 latch 來實現(xiàn) DDIO. 不過在我們平時的設(shè)計中,對 latch 還是要盡可能的敬而遠之。

FPGA 設(shè)計要點之四:邏輯仿真

仿真是 FPGA 設(shè)計中必不可少的一步。沒有仿真,就沒有一切。仿真是一個單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時一定要挺住!仿真分為單元仿真、集成仿真、系統(tǒng)仿真。單元仿真:針對每一個最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達式覆蓋率必須達到 100%!這三種覆蓋率都可以通過 MODELSIM 來查看,不過需要在編譯該模塊時要在 Compile option 中設(shè)置好。集成仿真:將多個大模塊合在一起進行仿真。覆蓋率要求盡量高。系統(tǒng)仿真:將整個硬件系統(tǒng)合在一起進行仿真。此時整個仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及 BFM、Testbench 等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細設(shè)計仿真測試例和仿真測試平臺。系統(tǒng)仿真是邏輯設(shè)計的一個大分支,是一門需要專門學(xué)習的學(xué)科。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639526
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11332

    瀏覽量

    225985
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    181

    瀏覽量

    49908

原文標題:FPGA設(shè)計要點

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    探索 RENESAS ICS664 - 01 數(shù)字視頻時鐘源:特性、應(yīng)用與設(shè)計要點

    了解下 RENESAS 的 ICS664 - 01 數(shù)字視頻時鐘源,看看它有哪些獨特的特性和設(shè)計要點。 文件下載: 664GI-01LF.pdf 、ICS664 - 01 概述 I
    的頭像 發(fā)表于 04-12 09:30 ?1165次閱讀

    高性能時鐘緩沖器LTC6955:特性、應(yīng)用與設(shè)計要點

    高性能時鐘緩沖器LTC6955:特性、應(yīng)用與設(shè)計要點 在高速電子系統(tǒng)中,時鐘信號的質(zhì)量對系統(tǒng)性能起著關(guān)鍵作用。LTC6955作為款高性能、超低抖動的扇出
    的頭像 發(fā)表于 03-26 11:20 ?234次閱讀

    淺談FPGA時鐘輸入要求

    Virtex-7 FPGA時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要
    的頭像 發(fā)表于 03-25 15:26 ?945次閱讀

    AD9518-3 6 輸出時鐘發(fā)生器深度解析:設(shè)計要點與應(yīng)用洞察

    AD9518-3 6 輸出時鐘發(fā)生器深度解析:設(shè)計要點與應(yīng)用洞察 在電子設(shè)計領(lǐng)域,時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件之一。ADI公司的AD9518-3 6 輸出
    的頭像 發(fā)表于 03-22 17:20 ?1040次閱讀

    LMH2190:款高性能四通道時鐘驅(qū)動器的深度剖析

    LMH2190:款高性能四通道時鐘驅(qū)動器的深度剖析 在當今的電子設(shè)備中,時鐘信號的穩(wěn)定與準確傳輸至關(guān)重要。對于移動手機、PDA和便攜式設(shè)備等應(yīng)用,對
    的頭像 發(fā)表于 02-09 16:40 ?244次閱讀

    解析LMK04000系列時鐘抖動清理器:特性、應(yīng)用與設(shè)計要點

    解決時鐘信號處理問題提供了出色的解決方案。今天,我們就來深入探討這個系列產(chǎn)品的特性、應(yīng)用場景以及設(shè)計過程中需要注意的要點。 文件下載: lmk04001.pdf 、產(chǎn)品特性概覽 1. 級聯(lián)PLLatinum?架構(gòu) LMK040
    的頭像 發(fā)表于 02-09 11:45 ?318次閱讀

    探索LMH2191:52 MHz時鐘驅(qū)動的卓越之選

    探索LMH2191:52 MHz時鐘驅(qū)動的卓越之選 在電子設(shè)計領(lǐng)域,時鐘信號的穩(wěn)定與精確對于設(shè)備的性能至關(guān)重要。今天,我們就來深入了解款出色的
    的頭像 發(fā)表于 02-09 11:40 ?369次閱讀

    深入解析bq32000實時時鐘:特性、應(yīng)用與設(shè)計要點

    深入解析bq32000實時時鐘:特性、應(yīng)用與設(shè)計要點 在電子設(shè)備的設(shè)計中,實時時鐘(RTC)是個關(guān)鍵組件,它為系統(tǒng)提供精確的時間和日期信息。TI的bq32000實時
    的頭像 發(fā)表于 02-09 11:25 ?428次閱讀

    BQ32002實時時鐘芯片:特性、應(yīng)用與設(shè)計要點

    BQ32002實時時鐘芯片:特性、應(yīng)用與設(shè)計要點 引言 在電子設(shè)備的設(shè)計中,實時時鐘(RTC)起著至關(guān)重要的作用,它能夠為系統(tǒng)提供精確的時間和日期信息。BQ32002作為款性能出色的
    的頭像 發(fā)表于 02-09 11:10 ?297次閱讀

    LMK04208 高性能時鐘調(diào)節(jié)器:特性、應(yīng)用與設(shè)計要點

    LMK04208 高性能時鐘調(diào)節(jié)器:特性、應(yīng)用與設(shè)計要點 在電子工程領(lǐng)域,高性能時鐘調(diào)節(jié)器對于確保系統(tǒng)的穩(wěn)定運行和精確計時起著至關(guān)重要的作用。今天,我們將深入探討款名為 LMK042
    的頭像 發(fā)表于 02-08 14:00 ?653次閱讀

    時鐘緩沖器技術(shù)選型與設(shè)計要點

    在現(xiàn)代高速數(shù)字系統(tǒng)中,時鐘信號的完整性直接影響著系統(tǒng)的性能和穩(wěn)定性。時鐘緩沖器作為時鐘設(shè)計的核心組件,承擔著信號分配、噪聲隔離和時序優(yōu)化的關(guān)鍵任務(wù)。隨著5G通信、AI芯片和數(shù)據(jù)中心等
    的頭像 發(fā)表于 12-16 15:57 ?614次閱讀
    <b class='flag-5'>時鐘</b>緩沖器技術(shù)選型與設(shè)計<b class='flag-5'>要點</b>

    E203工程源碼時鐘解析

    的system.v文件以及引腳約束文件,和rtl文件夾內(nèi)的源碼,我們參考源碼繪制了E203在MCU200T的時鐘,方便我們團隊對E203源碼的時鐘進行修改,分享如下:
    發(fā)表于 10-29 07:25

    ?LMH2190 四通道27MHz時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該LMH2190是個四通道可配置時鐘驅(qū)動器,提供數(shù)字 系統(tǒng)時鐘到手機或其他應(yīng)用中的外圍設(shè)備。它提供了個解決方案
    的頭像 發(fā)表于 09-18 11:29 ?849次閱讀
    ?LMH2190 四通道27MHz<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>驅(qū)動器技術(shù)文檔總結(jié)

    ?LMH2191 雙通道52MHz時鐘驅(qū)動器技術(shù)文檔總結(jié)

    LMH2191是個雙通道時鐘驅(qū)動器,可向以下人員提供數(shù)字系統(tǒng)時鐘 手機或其他應(yīng)用中的外圍設(shè)備。它為時鐘問題提供了解決方案 例如扇出或更長
    的頭像 發(fā)表于 09-16 14:15 ?922次閱讀
    ?LMH2191 雙通道52MHz<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>驅(qū)動器技術(shù)文檔總結(jié)

    時鐘電路的組成與設(shè)計要點介紹

    的組成。 、時鐘電路的核心組成部分 (時鐘發(fā)生器 時鐘發(fā)生器是時鐘電路的根基,其核心任務(wù)是
    的頭像 發(fā)表于 05-05 15:40 ?2120次閱讀
    龙南县| 微山县| 顺义区| 遂溪县| 西充县| 游戏| 丘北县| 内黄县| 琼中| 七台河市| 乐平市| 玛曲县| 毕节市| 肇源县| 大荔县| 岗巴县| 吉安市| 宝兴县| 华蓥市| 甘洛县| 行唐县| 天镇县| 枣庄市| 宣武区| 濮阳县| 巨鹿县| 昭通市| 特克斯县| 濮阳市| 柘荣县| 和龙市| 贞丰县| 额敏县| 红安县| 广宗县| 崇左市| 黑龙江省| 米泉市| 根河市| 大石桥市| 南丰县|