日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

帶大家一起體驗一下Vivado的ECO流程

FPGA之家 ? 來源:賽靈思中文社區(qū)論壇 ? 作者:Hong Han ? 2020-11-29 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有時我們需要在設計網(wǎng)表的基礎上微調一下邏輯,這樣可以無需修改代碼,也無需重新做綜合,在設計調試中可以節(jié)省時間同時維持其他邏輯無任何改動。

這里帶大家一起體驗一下Vivado 的ECO流程,以vivado自帶的Example Design為例, 直接用TCL命令修改網(wǎng)表,在正常的寄存器路徑之間加一級LUT。

1. 打開Vivado 界面

2. 打開Example Design "Wavegen":
File -> Project -> Open Example
選中Wavegen(HDL), 器件選擇xcku035

3. 點擊左側Flow Navigator 窗口 Run Implementation 按鈕, 完成綜合實現(xiàn).

4. 打開Implemented Design (點擊左側Flow Navigator 窗口 Open Implemented Design 按鈕)

5. 選一條兩個寄存器之間的路徑
運行以下命令,選中打印出的路徑,雙擊可以查看時序報告,F(xiàn)4 鍵可以打開這條路徑的原理圖

%report_timing -from [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg] -to [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg] -delay_type max -name test1

可以看到Data Path的布線延遲是0.504ns

路徑的原理圖

6. 把目的寄存器的D端從net上斷下來

%disconnect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

在這里獲取操作對象(net, Pin) 的方法: 在原理圖中選中對象,然后查看走下角Property 窗口中的NAME 屬性

Pin被從Net上斷開后,會在原理圖上顯示n/c

7. 創(chuàng)建一個LUT1,并設置LUT的INIT property

%create_cell -reference LUT1clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 %set_property INIT 2'h1 [get_cells clkx_spd_i0/meta_harden_bus_new_i0/my_lut1]

可以看到這個新創(chuàng)建的LUT1所有端口(Pin)都是懸空的. 接下來的步驟要將這些pin連接到合適的net上.

8. 把LUT1的輸入端口連接到之前斷開的net上.

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/I0}

9. 創(chuàng)建一個新的net用來連接LUT1的輸出pin和之前斷下來的寄存器D pin

%create_net clkx_spd_i0/meta_harden_bus_new_i0/my_net

10. 連接LUT1的輸出pin和之前斷下來的寄存器D pin 到新創(chuàng)建的net上

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/my_net -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/O clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

11. 在Netlist窗口選窗口選中新建的LUT1,將其拖曳到Device中空著的slice LUT bel中

對應的命令:

place_cell clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 SLICE_X52Y83/B6LUT

12. 對新的LUT1兩端的net進行布線

%route_design -nets [get_nets -of [get_pins clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/*]]

13.檢查布線結果確保沒有布線錯誤

%report_route_status

14.用步驟5的命令重新報一下時序

15. 生成bit文件

%write_bitstream test.bit

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ECO
    ECO
    +關注

    關注

    0

    文章

    54

    瀏覽量

    15504
  • 腳本
    +關注

    關注

    1

    文章

    412

    瀏覽量

    29280
  • Vivado
    +關注

    關注

    19

    文章

    860

    瀏覽量

    71425

原文標題:【干貨分享】用ECO腳本的方式在網(wǎng)表中插入LUT1

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    市場驅動 看安科瑞如何突破光儲充體化難題

    當前工商業(yè)光儲系統(tǒng)呈體化、規(guī)?;?、智能化發(fā)展趨勢,政策與市場驅動,光儲深度融合成為標配。根據(jù)項目規(guī)模或各地要求,可采用光儲分別獨立并網(wǎng)或光儲統(tǒng)并網(wǎng)等方式。系統(tǒng)通過智能調控與防逆流技術,保障光伏余電合規(guī)上網(wǎng)、儲能放電僅供自用
    的頭像 發(fā)表于 04-20 16:17 ?96次閱讀
    市場驅動<b class='flag-5'>下</b> 看安科瑞如何突破光儲充<b class='flag-5'>一</b>體化難題

    如何使用 Python 將 I2C LCD 與 VIsionFive 一起使用?

    我剛剛發(fā)布了篇關于將 I2C LCD 與 VisionFive 一起使用的新文章。你可以檢查一下。 注意:這是基于 libgpiod 庫,我已經(jīng)在使用這個庫。您可
    發(fā)表于 03-30 06:52

    如何將 VisionFive 2 與業(yè)余無線電一起使用?

    將 VisionFive 2 與業(yè)余無線電一起使用
    發(fā)表于 03-25 07:01

    為什么不能將 USB 磁盤與 exFat 一起使用?

    不能將 USB 磁盤與 exFat 一起使用
    發(fā)表于 03-04 06:27

    回望2025:與162萬開發(fā)者一起,讓AI硬件觸手可及

    設備中。今天,我們想和大家一起回顧這年的成長,也分享我們對未來的期待。2025,我們跟開發(fā)者一起完成了1、開發(fā)者生態(tài)持續(xù)壯大截至四季度末,涂鴉平臺累計注冊開發(fā)者超
    的頭像 發(fā)表于 02-12 18:59 ?414次閱讀
    回望2025:與162萬開發(fā)者<b class='flag-5'>一起</b>,讓AI硬件觸手可及

    請教大家一下DP致性測試問題

    請教大家一下,DP的Vbios中已經(jīng)固定了預加重和Swing的值,DP的TX信號致性測試項中Non Pre-Emphasis Level Test(Swing2/Swing0)-PLTPAT,這個測試項意思是Swing2與Sw
    發(fā)表于 11-12 15:57

    大家幫忙看一下這個電路圖哪里有問題??謝謝

    大家幫忙看一下這個電路哪里有問題
    發(fā)表于 09-26 15:56

    N9H20如何將 SPI 閃存與非作系統(tǒng) BSP 一起使用?

    N9H20如何將 SPI 閃存與非作系統(tǒng) BSP 一起使用?
    發(fā)表于 09-01 08:27

    N9H20如何將非作系統(tǒng) NVTFAT 與 SPI 閃存一起使用?

    N9H20如何將非作系統(tǒng) NVTFAT 與 SPI 閃存一起使用?
    發(fā)表于 09-01 06:38

    示波器探頭1MΩ和50Ω輸入阻抗的選用

    今天給大家分享一下示波器1MΩ和50Ω輸入阻抗使用問題。打開示波器通道,會發(fā)現(xiàn)這里有1MΩ和50Ω的選擇。大家可能會疑惑,如果用無源探頭接上它,是應該選擇1MΩ還是50Ω?接下來帶大家
    的頭像 發(fā)表于 07-16 17:34 ?4703次閱讀
    示波器探頭1MΩ和50Ω輸入阻抗的選用

    光纖能與電線一起走嗎

    光纖與電線在特定條件可以一起布線,但需嚴格遵守安全規(guī)范和物理隔離要求,以下是詳細分析: 、光纖與電線的物理特性差異 光纖 傳輸介質:以光信號傳輸數(shù)據(jù),不導電,因此不受電磁干擾(EMI
    的頭像 發(fā)表于 07-14 10:40 ?9970次閱讀

    尋開發(fā)伙伴 一起搞細胞電阻儀,有興趣的朋友來聊聊!

    尋開發(fā)伙伴 一起搞細胞電阻儀,有興趣的朋友來聊聊!
    發(fā)表于 07-10 15:51

    不用UI也能開發(fā)NXP Time Series Studio(TSS)應用嗎?一起看下TSS命令行形式介紹

    今天小編再次給大家隆重介紹TSS-Time Series Studio,以下簡稱TSS,是NXP推出的款集成開發(fā)環(huán)境(IDE)。該IDE能幫助開發(fā)者在基于NXP SoC產(chǎn)品的嵌入式項目中添加
    的頭像 發(fā)表于 07-10 14:41 ?2669次閱讀
    不用UI也能開發(fā)NXP Time Series Studio(TSS)應用嗎?<b class='flag-5'>一起</b>看下TSS命令行形式介紹

    “碰一下”支付終端應用在酒店:智能無卡入住與客房控制

    “碰一下”支付終端和“碰一下”支付機具今年已在各種餐飲零售門店推廣應用。就連天波小編家附近的村口小超市也用上了“碰一下”支付終端。近日,鹵味龍頭企業(yè)絕味食品宣布,全國門店將接入“支付寶碰一下
    的頭像 發(fā)表于 07-04 09:57 ?1006次閱讀
    “碰<b class='flag-5'>一下</b>”支付終端應用在酒店:智能無卡入住與客房控制

    文看懂芯片的設計流程

    引言:前段時間給大家做了芯片設計的知識鋪墊(關于芯片設計的些基本知識),今天這篇,我們正式介紹芯片設計的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)?;旌闲酒榷喾N類別。不同類別的設計流程
    的頭像 發(fā)表于 07-03 11:37 ?3069次閱讀
    <b class='flag-5'>一</b>文看懂芯片的設計<b class='flag-5'>流程</b>
    宜良县| 太康县| 大余县| 昌吉市| 伊宁县| 巩义市| 淳化县| 武邑县| 延长县| 莱西市| 大城县| 富顺县| 江西省| 汕头市| 北辰区| 朝阳区| 玛纳斯县| 随州市| 赫章县| 基隆市| 华阴市| 玉门市| 东丽区| 鄱阳县| 若尔盖县| 红原县| 闻喜县| 双城市| 保靖县| 德清县| 师宗县| 望都县| 双辽市| 南陵县| 洛宁县| 积石山| 大关县| 武功县| 福鼎市| 太保市| 蓬安县|