日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電路抗干擾設計原則匯總

電子電路 ? 來源:電子電路 ? 作者:電子電路 ? 2020-12-09 11:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

抗干擾設計的基本任務是系統(tǒng)或裝置既不因外界電磁干擾影響而誤動作或喪失功能,也不向外界發(fā)送過大的噪聲干擾,以免影響其他系統(tǒng)或裝置正常工作。因此提高系統(tǒng)的抗干擾能力也是該系統(tǒng)設計的一個重要環(huán)節(jié)。

電路抗干擾設計原則匯總:

1、電源線的設計

(1) 選擇合適的電源; (2) 盡量加寬電源線; (3) 保證電源線、底線走向和數(shù)據(jù)傳輸方向一致; (4) 使用抗干擾元器件; (5) 電源入口添加去耦電容(10~100uf)。

2、地線的設計

(1) 模擬地和數(shù)字地分開; (2) 盡量采用單點接地; (3) 盡量加寬地線; (4) 將敏感電路連接到穩(wěn)定的接地參考源; (5) 對pcb板進行分區(qū)設計,把高帶寬的噪聲電路與低頻電路分開; (6) 盡量減少接地環(huán)路(所有器件接地后回電源地形成的通路叫“地線環(huán)路”)的面積。

3、元器件的配置

(1) 不要有過長的平行信號線; (2) 保證pcb的時鐘發(fā)生器、晶振和cpu時鐘輸入端盡量靠近,同時遠離其他低頻器件; (3) 元器件應圍繞核心器件進行配置,盡量減少引線長度; (4) 對pcb板進行分區(qū)布局; (5) 考慮pcb板在機箱中的位置和方向; (6) 縮短高頻元器件之間的引線。

4、去耦電容的配置

(1) 每10個集成電路要增加一片充放電電容(10uf); (2) 引線式電容用于低頻,貼片式電容用于高頻; (3) 每個集成芯片要布置一個0.1uf的陶瓷電容; (4) 對抗噪聲能力弱,關斷時電源變化大的器件要加高頻去耦電容; (5) 電容之間不要共用過孔; (6) 去耦電容引線不能太長。

5、降低噪聲和電磁干擾原則

(1) 盡量采用45°折線而不是90°折線(盡量減少高頻信號對外的發(fā)射與耦合); (2) 用串聯(lián)電阻的方法來降低電路信號邊沿的跳變速率; (3) 石英晶振外殼要接地; (4) 閑置不用的們電路不要懸空; (5) 時鐘垂直于IO線時干擾??; (6) 盡量讓時鐘周圍電動勢趨于零; (7) IO驅動電路盡量靠近pcb的邊緣; (8) 任何信號不要形成回路; (9) 對高頻板,電容的分布電感不能忽略,電感的分布電容也不能忽略; (10) 通常功率線、交流線盡量在和信號線不同的板子上。

6、其他設計原則

(1)CMOS的未使用引腳要通過電阻接地或電源; (2)用RC電路來吸收繼電器等原件的放電電流; (3)總線上加10k左右上拉電阻有助于抗干擾; (4)采用全譯碼有更好的抗干擾性; (5)元器件不用引腳通過10k電阻接電源; (6)總線盡量短,盡量保持一樣長度; (7)兩層之間的布線盡量垂直; (8)發(fā)熱元器件避開敏感元件; (9)正面橫向走線,反面縱向走線,只要空間允許,走線越粗越好(僅限地線和電源線); (10)要有良好的地層線,應當盡量從正面走線,反面用作地層線; (11)保持足夠的距離,如濾波器的輸入輸出、光耦的輸入輸出、交流電源線和弱信號線等; (12)長線加低通濾波器。走線盡量短截,不得已走的長線應當在合理的位置插入C、RC、或LC低通濾波器; (13)除了地線,能用細線的不要用粗線。

7、布線寬度和電流

(1)一般寬度不宜小于0.2.mm(8mil); (2)在高密度高精度的pcb上,間距和線寬一般0.3mm(12mil); (3)當銅箔的厚度在50um左右時,導線寬度1~1.5mm(60mil) = 2A; (4)公共地一般80mil,對于有微處理器的應用更要注意。

8、電源線

電源線盡量短,走直線,最好走樹形,不要走環(huán)形。

9、布局

首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。 在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進行布局。
在確定特殊元件的位置時要遵守以下原則: (1)盡可能縮短高頻元器件之間的連線,設法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應盡量遠離。
(2)某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應盡量布置在調(diào)試時手不易觸及的地方。

(3)重量超過15g的元器件、應當用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應裝在整機的機箱底板上,且應考慮散熱問題。熱敏元件應遠離發(fā)熱元件。
(4)對于電位器、可調(diào)電感線圈、可變電容器、微動開關等可調(diào)元件的布局應考慮整機的結構要求。若是機內(nèi)調(diào)節(jié),應放在印制板上方便于調(diào)節(jié)的地方;若是機外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機箱面板上的位置相適應。 (5)應留出印制扳定位孔及固定支架所占用的位置。
根據(jù)電路的功能單元對電路的全部元器件進行布局時,要符合以下原則:
(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。
(2)以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。
(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。
(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長寬比為3:2成4:3。電路板面尺寸大于200x150mm時.應考慮電路板所受的機械強度。

10、布線

布線的原則如下: (1)輸入輸出端用的導線應盡量避免相鄰平行。最好加線間地線,以免發(fā)生反饋藕合。

(2)印制攝導線的最小寬度主要由導線與絕緣基扳間的粘附強度和流過它們的電流值決定。當銅箔厚度為0.05mm、寬度為 1 ~ 15mm 時.通過 2A的電流,溫度不會高于3℃,因此.導線寬度為1.5mm可滿足要求。 對于集成電路,尤其是數(shù)字電路,通常選0.02~0.3mm導線寬度。當然,只要允許,還是盡可能用寬線.尤其是電源線和地線。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對于集成電路,尤其是數(shù)字電路,只要工藝允許,可使間距小至5~8mm。
(3)印制導線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會影響電氣性能。此外,盡量避免使用大面積銅箔,否則.長時間受熱時,易發(fā)生銅箔膨脹和脫落現(xiàn)象。必須用大面積銅箔時,最好用柵格狀.這樣有利于排除銅箔與基板間粘合劑受熱產(chǎn)生的揮發(fā)性氣體。

11、焊盤

焊盤中心孔要比器件引線直徑稍大一些。焊盤太大易形成虛焊。焊盤外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對高密度的數(shù)字電路,焊盤最小直徑可取(d+1.0)mm。

12、PCB及電路抗干擾措施

印制電路板的抗干擾設計與具體電路有著密切的關系,這里僅就PCB抗干擾設計的幾項常用措施做一些說明。

13、電源線設計

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強抗噪聲能力。

14、地線設計

地線設計的原則是: (1)數(shù)字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應使它們盡量分開。低頻電路的地應盡量采用單點并聯(lián)接地,實際布線有困難時可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點串聯(lián)接地,地線應短而租,高頻元件周圍盡量用柵格狀大面積地箔。
(2)接地線應盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應將接地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應在2~3mm以上。
(3)接地線構成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團環(huán)路大多能提高抗噪聲能力。

15、退藕電容配置

PCB設計的常規(guī)做法之一是在印制板的各個關鍵部位配置適當?shù)耐伺弘娙荨? 退藕電容的一般配置原則是:
(1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。 (2)原則上每個集成電路芯片都應布置一個0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1 ~ 10pF的但電容。 (3)對于抗噪能力弱、關斷時電源變化大的器件,如 RAM、ROM存儲器件,應在芯片的電源線和地線之間直接接入退藕電容。 (4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關注

    關注

    173

    文章

    6088

    瀏覽量

    178938
  • 元器件
    +關注

    關注

    113

    文章

    5054

    瀏覽量

    100452
  • 抗干擾
    +關注

    關注

    5

    文章

    348

    瀏覽量

    35901

原文標題:怎樣進行電路板的抗干擾設計?

文章出處:【微信號:dianzidianlu,微信公眾號:電子電路】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速外部無源晶振(HEXT)抗干擾設計

    本帖最后由 jf_77210199 于 2026-1-19 09:50 編輯 高速外部無源晶振(HEXT)抗干擾設計 描述如何提高芯片使用外部無源晶體振蕩電路的穩(wěn)定性和抗干擾能力,特別
    發(fā)表于 01-16 14:03

    CW32系列MCU是如何達到這么高的抗干擾能力呢

    為了實現(xiàn)高的抗干擾性能,與事后補救或者保護的方式相比,主動防御明顯更有優(yōu)勢,也就是讓MCU不那么容易被外部干擾改變到內(nèi)部記憶。 首先,針對輻射騷擾能量的特性,盡量減少騷擾能量的引入,也就是說電路
    發(fā)表于 01-14 08:00

    單片機抗干擾技術的常用方法

    主要有以下手段。 2.1 抑制干擾源 抑制干擾源就是盡可能的減小干擾源的du/dt, di/dt。這是抗干擾設計中最優(yōu)先考慮和最重要的原則
    發(fā)表于 01-14 06:17

    請問單片機常見的硬件抗干擾技術有哪些?

    形成干擾的基本要素有哪些? 單片機常見的硬件抗干擾技術有哪些?
    發(fā)表于 01-07 07:15

    電子發(fā)燒友必看!電子水尺抗干擾電路設計的3個核心技巧

    電子水尺在隧道、河道等復雜場景中,常面臨工業(yè)電磁輻射、線纜耦合噪聲、電源紋波等多重干擾,這些干擾會導致電極感應信號失真,出現(xiàn)“假水位”或數(shù)據(jù)跳變。對于追求精準的電子發(fā)燒友而言,抗干擾電路
    的頭像 發(fā)表于 12-12 15:41 ?461次閱讀

    單片機硬件設計原則抗干擾常用方法

    產(chǎn)生噪聲的器件、小電流電路、大電流電路開關電路等,應盡量使其遠離單片機的邏輯控制電路和存儲電路(ROM、RAM),如果可能的話,可以將這些
    發(fā)表于 12-09 06:30

    提高單片機抗干擾能力的十個細節(jié)

    。因此,在進行PCB 設計時,必須遵守PCB 設計的一般原則,并應符合抗干擾設計的要求。下面著重說明兩點: 1、關鍵器件放置在器件布置方面與其它邏輯電路一樣,應把相互有關的器件盡量放得靠近些,這樣
    發(fā)表于 11-25 06:12

    網(wǎng)線抗干擾:打造無縫網(wǎng)絡連接的基石

    在數(shù)字化飛速發(fā)展的今天,網(wǎng)絡已經(jīng)成為我們生活中不可或缺的一部分。無論是工作、學習還是娛樂,我們都離不開穩(wěn)定、高效的網(wǎng)絡連接。而網(wǎng)線作為網(wǎng)絡連接的基礎設施,其抗干擾能力直接影響到網(wǎng)絡的質(zhì)量和穩(wěn)定性
    的頭像 發(fā)表于 11-12 10:31 ?684次閱讀

    合粵鋁電解電容在工業(yè)溫控器電源電路中的抗干擾應用

    在工業(yè)溫控器電源電路中,鋁電解電容的核心作用是構筑一道堅實的 “電源噪聲過濾網(wǎng)” ,通過 “儲能緩沖” 和 “低阻抗旁路” ,抵御來自電網(wǎng)和內(nèi)部的各類干擾,確保為溫度傳感器(如熱電偶、RTD
    的頭像 發(fā)表于 10-30 16:09 ?703次閱讀
    合粵鋁電解電容在工業(yè)溫控器電源<b class='flag-5'>電路</b>中的<b class='flag-5'>抗干擾</b>應用

    電能質(zhì)量在線監(jiān)測裝置有線通信技術的抗干擾性如何?

    電能質(zhì)量在線監(jiān)測裝置的有線通信技術(主要指光纖、工業(yè)級以太網(wǎng)、RS485)整體抗干擾性遠優(yōu)于無線通信,但不同有線技術的抗干擾能力存在差異 ——光纖通信抗干擾性最強(幾乎不受電磁干擾),
    的頭像 發(fā)表于 10-24 18:10 ?2832次閱讀

    羅氏線圈開口處靠近電流易受干擾:原因、影響與抗干擾對策?

    受到干擾,導致測量精度下降甚至數(shù)據(jù)失真,給工程實踐帶來挑戰(zhàn)。本文將從羅氏線圈的工作原理切入,深入解析開口處抗干擾能力弱的根源、干擾造成的實際影響,并提供針對性的抗干擾解決方案。 一、羅
    的頭像 發(fā)表于 10-20 09:23 ?1025次閱讀
    羅氏線圈開口處靠近電流易受<b class='flag-5'>干擾</b>:原因、影響與<b class='flag-5'>抗干擾</b>對策?

    為了減少電磁干擾,裝置在硬件設計時應該遵循哪些原則

    流程,具體原則如下: 一、元器件選型:優(yōu)先選用抗干擾性能優(yōu)異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩(wěn)定性等維度篩選,從源頭降低
    的頭像 發(fā)表于 09-19 15:41 ?1154次閱讀

    電壓擊穿試驗儀中微電流檢測電路抗干擾設計與精度保證

    在電壓擊穿試驗儀中,微電流檢測電路直接決定試驗數(shù)據(jù)可靠性,但微弱信號易受干擾。構建抗干擾體系、保障檢測精度,是優(yōu)化試驗儀性能的關鍵。 一、微電流檢測電路
    的頭像 發(fā)表于 09-03 11:07 ?767次閱讀
    電壓擊穿試驗儀中微電流檢測<b class='flag-5'>電路</b>的<b class='flag-5'>抗干擾</b>設計與精度保證

    耐電痕化指數(shù)測定儀的抗干擾設計與噪聲抑制

    耐電痕化指數(shù)測定儀的抗干擾設計與噪聲抑制,是保障其測試精度的關鍵環(huán)節(jié),能有效減少外界因素對測試過程的干擾,確保結果的可靠性。? 在抗干擾設計方面,儀器的整體結構布局需經(jīng)過精心規(guī)劃。將容易產(chǎn)生
    的頭像 發(fā)表于 08-12 09:05 ?591次閱讀
    耐電痕化指數(shù)測定儀的<b class='flag-5'>抗干擾</b>設計與噪聲抑制

    干貨|抗干擾天線的性能怎么測試?

    前幾個章節(jié)我們介紹了衛(wèi)星導航抗干擾天線的選型、抗干擾天線能不能同時做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?3023次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測試?
    深泽县| 大连市| 阜城县| 思南县| 娱乐| 精河县| 安图县| 前郭尔| 定襄县| 遵化市| 保康县| 酒泉市| 平顶山市| 神农架林区| 云霄县| 高邑县| 盐池县| 乐平市| 丹阳市| 余干县| 马尔康县| 德兴市| 修文县| 容城县| 保靖县| 曲麻莱县| 五指山市| 阳信县| 西丰县| 雅江县| 上栗县| 鄱阳县| 酉阳| 灯塔市| 安阳市| 沙洋县| 湖口县| 建德市| 木兰县| 环江| 利川市|