日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解MOS管及簡(jiǎn)單CMOS邏輯電平電路

璟琰乀 ? 來(lái)源:電子工程世界 ? 作者:電子工程世界 ? 2021-01-02 15:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。

MOS管

MOS管又分為兩種類(lèi)型:N型和P型。

如下圖所示:

VRNzIv.jpeg

以N型管為例,2端為控制端,稱(chēng)為“柵極”;3端通常接地,稱(chēng)為“源極”;源極電壓記作Vss,1端接正電壓,稱(chēng)為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱(chēng)為“互補(bǔ)型CMOS管”。

02

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過(guò)VDD的35%或0~1.5V。

+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。

近年來(lái),隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來(lái)電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

03

非門(mén)

ZvyQVn.jpeg

非門(mén)(反向器)是最簡(jiǎn)單的門(mén)電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

04

與非門(mén)

UfaUVb.jpeg

與非門(mén)工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類(lèi)似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

05

或非門(mén)

viQVRv.jpeg

或非門(mén)工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類(lèi)似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:將上述“與非”門(mén)、“或非”門(mén)邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門(mén)、“或”門(mén)的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門(mén)實(shí)際上比“與非”門(mén)復(fù)雜,延遲時(shí)間也長(zhǎng)些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

06

三態(tài)門(mén)

q2m6be.jpeg

三態(tài)門(mén)的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過(guò)反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過(guò)3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無(wú)法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱(chēng)為“高阻態(tài)”。

這個(gè)器件也稱(chēng)作“帶控制端的傳輸門(mén)”。帶有一定驅(qū)動(dòng)能力的三態(tài)門(mén)也稱(chēng)作“緩沖器”,邏輯符號(hào)是一樣的。

注:從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門(mén)就變成了“或非”門(mén)。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫(huà)的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門(mén)的邏輯符號(hào)也可以畫(huà)成下圖。

ZbANR3.jpeg

07

組合邏輯電路

“與非”門(mén)、“或非”門(mén)等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開(kāi)關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6236

    瀏覽量

    243448
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6088

    瀏覽量

    178938
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6078

    文章

    45593

    瀏覽量

    674032
  • MOS
    MOS
    +關(guān)注

    關(guān)注

    32

    文章

    1764

    瀏覽量

    101279
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入解析 FDS6690A 單 N 溝道邏輯電平 MOSFET

    深入解析 FDS6690A 單 N 溝道邏輯電平 MOSFET 在電子設(shè)計(jì)領(lǐng)域,MOSFET 作為關(guān)鍵的電子元件,其性能直接影響著電路的運(yùn)行效率和穩(wěn)定性。今天,我們將深入探討
    的頭像 發(fā)表于 04-20 16:40 ?156次閱讀

    詳解 onsemi NDT3055L 邏輯電平 N 溝道增強(qiáng)型 MOSFET

    詳解 onsemi NDT3055L 邏輯電平 N 溝道增強(qiáng)型 MOSFET 在電子設(shè)計(jì)領(lǐng)域,功率場(chǎng)效應(yīng)晶體管(MOSFET)是至關(guān)重要的元件,廣泛應(yīng)用于各類(lèi)電路中。今天,我們就來(lái)深入
    的頭像 發(fā)表于 04-20 10:20 ?126次閱讀

    74F382 4位算術(shù)邏輯單元:功能、特性與應(yīng)用詳解

    74F382 4位算術(shù)邏輯單元:功能、特性與應(yīng)用詳解 在數(shù)字電路設(shè)計(jì)領(lǐng)域,算術(shù)邏輯單元(ALU)是一個(gè)核心組件,它能夠執(zhí)行多種算術(shù)和邏輯運(yùn)算
    的頭像 發(fā)表于 04-10 14:15 ?156次閱讀

    高速CMOS邏輯4位二進(jìn)制全加器CDx4HC283和CDx4HCT283技術(shù)詳解

    高速CMOS邏輯4位二進(jìn)制全加器CDx4HC283和CDx4HCT283技術(shù)詳解 在電子設(shè)計(jì)領(lǐng)域,加法器是實(shí)現(xiàn)數(shù)字運(yùn)算的基礎(chǔ)元件之一。今天我們要深入探討的是TI公司的CD54HC283
    的頭像 發(fā)表于 12-28 16:05 ?945次閱讀

    一個(gè)MOSFET電平轉(zhuǎn)換電路原理

    電路原理很簡(jiǎn)單,分兩種情況: 1.從A到B A為高電平時(shí),MOS管關(guān)斷,B端通過(guò)上拉,輸出高電平; A為低
    發(fā)表于 12-04 06:27

    單片機(jī)TTL和CMOS電平知識(shí)

    1. TTL電平 TTL指雙極型三極管邏輯電路(transistor transistor logic),這種信號(hào)0對(duì)應(yīng)0V,1對(duì)應(yīng)3.3V或5V,與單片機(jī)、MCU、SOC的IO電平兼容。不過(guò)實(shí)際也
    發(fā)表于 12-03 08:10

    SN74AHCT244NSR 歸屬 74AHCT 系列的高速 CMOS 邏輯八路緩沖器 / 線(xiàn)路驅(qū)動(dòng)器

    與TTL邏輯電路對(duì)接,無(wú)需額外電平轉(zhuǎn)換器件,能靈活融入不同邏輯電平的數(shù)字系統(tǒng),降低電路設(shè)計(jì)復(fù)雜度。●高速低耗性能優(yōu)異:傳播延遲僅5-10ns
    的頭像 發(fā)表于 11-27 11:25 ?468次閱讀
    SN74AHCT244NSR   歸屬 74AHCT 系列的高速 <b class='flag-5'>CMOS</b> <b class='flag-5'>邏輯</b>八路緩沖器 / 線(xiàn)路驅(qū)動(dòng)器

    MDD 邏輯IC的邏輯電平不兼容問(wèn)題與解決方案

    在現(xiàn)代電子系統(tǒng)中,MDD辰達(dá)半導(dǎo)體邏輯IC(集成電路)扮演著至關(guān)重要的角色,廣泛應(yīng)用于數(shù)據(jù)處理、時(shí)序控制、信號(hào)轉(zhuǎn)換等各類(lèi)電路中。隨著技術(shù)的進(jìn)步,不同邏輯系列的IC(如TTL、
    的頭像 發(fā)表于 10-29 09:39 ?616次閱讀
    MDD <b class='flag-5'>邏輯</b>IC的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>不兼容問(wèn)題與解決方案

    Texas Instruments TLC3555-Q1高速CMOS定時(shí)器數(shù)據(jù)手冊(cè)

    Texas Instruments TLC3555-Q1高速CMOS定時(shí)器是采用TI CMOS工藝制造的單片式定時(shí)電路。該定時(shí)器與CMOS、TTL和
    的頭像 發(fā)表于 07-24 15:41 ?1004次閱讀
    Texas Instruments TLC3555-Q1高速<b class='flag-5'>CMOS</b>定時(shí)器數(shù)據(jù)手冊(cè)

    CMOS邏輯門(mén)如何應(yīng)用在電路

    電平時(shí),PMOS導(dǎo)通實(shí)現(xiàn)電流上拉;輸入高電平時(shí),NMOS導(dǎo)通完成信號(hào)下拉。兩種晶體管交替工作,構(gòu)成無(wú)直流通路的完美配合。合科泰采用的溝槽屏蔽柵工藝優(yōu)化了晶體管性能,讓CMOS互補(bǔ)管在開(kāi)關(guān)切換的
    的頭像 發(fā)表于 06-19 16:07 ?1971次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門(mén)如何應(yīng)用在<b class='flag-5'>電路</b>中

    推挽電路驅(qū)動(dòng)多個(gè)mos

    推挽電路是解決驅(qū)動(dòng)多個(gè)MOS管挑戰(zhàn)的關(guān)鍵技術(shù)。通過(guò)互補(bǔ)驅(qū)動(dòng),推挽電路可快速充電和放電,提高開(kāi)關(guān)速度。在5V邏輯信號(hào)驅(qū)動(dòng)15V MOS管的場(chǎng)景
    的頭像 發(fā)表于 06-18 10:10 ?3111次閱讀
    推挽<b class='flag-5'>電路</b>驅(qū)動(dòng)多個(gè)<b class='flag-5'>mos</b>

    BDR6307B 600V高壓半橋驅(qū)動(dòng)芯片中文手冊(cè)

    ? ? ? ?BDR6307B是一款耐壓600V的半橋柵極驅(qū)動(dòng)芯片,內(nèi)部集成了邏輯信號(hào)輸入處理電路、死區(qū)控制電路電平位移電路及輸出驅(qū)動(dòng)
    發(fā)表于 05-27 17:21 ?1次下載

    ADG3123 8通道CMOS邏輯轉(zhuǎn)高壓電平轉(zhuǎn)換器技術(shù)手冊(cè)

    ADG3123是一款8通道、同相CMOS轉(zhuǎn)高壓電平轉(zhuǎn)換器,采用增強(qiáng)型LC^2^MOS工藝制造,能夠以高電源電壓工作,同時(shí)保持超低功耗。 該器件的內(nèi)部結(jié)構(gòu)可確保與采用2.3 V至5.5 V電源
    的頭像 發(fā)表于 05-16 14:10 ?1200次閱讀
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>轉(zhuǎn)高壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14595高速、漏極開(kāi)路邏輯電平轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14595為雙通道、雙向邏輯電平轉(zhuǎn)換器,設(shè)計(jì)用于手持設(shè)備和電池供電等低功耗應(yīng)用。 外部電壓V~CC~和V~L~設(shè)置器件兩側(cè)的邏輯電平。 將V~L~側(cè)的
    的頭像 發(fā)表于 05-15 15:37 ?1127次閱讀
    MAX14595高速、漏極開(kāi)路<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14591高速、漏極開(kāi)路邏輯電平轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX14591為雙通道、雙向邏輯電平轉(zhuǎn)換器,為多電壓供電系統(tǒng)的數(shù)據(jù)傳輸提供必要的電平轉(zhuǎn)換。外部電壓V~CC~和V~L~設(shè)置器件兩側(cè)的邏輯電平
    的頭像 發(fā)表于 05-15 15:28 ?1082次閱讀
    MAX14591高速、漏極開(kāi)路<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)
    岢岚县| 义乌市| 登封市| 馆陶县| 盐山县| 工布江达县| 麻栗坡县| 桦川县| 汾阳市| 紫金县| 新龙县| 沙坪坝区| 乐清市| 红桥区| 合江县| 石林| 昌宁县| 连州市| 山丹县| 庆安县| 神池县| 莒南县| 邛崃市| 湖州市| 龙游县| 乌兰浩特市| 疏附县| 叶城县| 南昌市| 湟源县| 宣恩县| 湖州市| 封丘县| 洛扎县| 吉林省| 白城市| 正安县| 台北市| 古田县| 彭州市| 深泽县|