本文接續(xù)上一篇《FPGA雜記基礎(chǔ)篇》,繼續(xù)為大家分享IP例化和幾個基于FPGA芯片實現(xiàn)的Demo工程。
IP例化
IP即是一個封裝好的模塊,集成在相應(yīng)的開發(fā)環(huán)境里面,以安路的TD軟件為例,不同系列的芯片集成了不同的IP模塊,可以通過軟件例化調(diào)用。
以下是安路TD4.6.5集成的EF3L40CG332B的相關(guān)IP。
1.1 PLL&RAM
以例化PLL和RAM為例,實現(xiàn)兩個異步雙口 RAM。
讀寫時鐘都設(shè)置 100Mhz, 兩個 RAM 為 RAMA 和RAMB, 深度為 1024,位寬為 8bit,寫入數(shù)據(jù)為 8bit,100Mhz 持續(xù)數(shù)據(jù)流, 當(dāng) RAMA被寫入 1024 字節(jié)數(shù)據(jù)后切換到寫 RAMB, RAMB 被寫入 1024 字節(jié)后切換 RAMA。以此循環(huán)類推。
當(dāng) RAMA 被寫入 1024 字節(jié)時, 給讀時序提供一個啟動信號讀取 RAMA 的數(shù)據(jù), 讀取完 RAMA 的 1024 字節(jié)數(shù)據(jù)時, 切換讀 RAMB 以此類推。
這個工程的工程結(jié)構(gòu)如下圖:
首先EF3L40CG332B_DEV開發(fā)板提供了25Mhz的晶振時鐘輸入到EF3L40CG332B的時鐘管腳。
想要得到100Mhz的讀寫速率,需要先用PLL得到倍頻時鐘。
在tools目錄下點擊IP Generator進入IP core頁面,并選擇PLL,輸入時鐘填入板子晶振25Mhz。
輸出時鐘填入所需要的100Mhz,并從C0輸出。
設(shè)置完成后,生成的module聲明如下(完整模塊可參考代碼)
再生成ram的IP模塊。
在IP core中選擇RAM。
-
FPGA
+關(guān)注
關(guān)注
1664文章
22509瀏覽量
639543 -
芯片
+關(guān)注
關(guān)注
463文章
54463瀏覽量
469682 -
電力電子
+關(guān)注
關(guān)注
32文章
751瀏覽量
51105
發(fā)布評論請先 登錄
探索 ISL85413DEMO1Z 和 ISL85412DEMO1Z 同步降壓調(diào)節(jié)器演示板
ISL8018DEMO1Z 演示板:高效同步降壓調(diào)節(jié)器的理想之選
探索MCP1650 SEPIC Demo Board:低功耗電源設(shè)計的理想之選
汽車電子理想之選:LM7480-Q1理想二極管控制器詳解
Infineon DEMO_IMR_BMSPWR_V1:移動機器人電池管理系統(tǒng)的卓越之選
詳解SC1205 - 01UTG雙向離散TVS二極管:通用浪涌保護的理想之選
FSKV核心庫開發(fā)實戰(zhàn):API詳解與Demo演示
安信可VC-01/02二次開發(fā)篇: PWM輸出
智多晶AXI視頻通訊DEMO方案介紹
【HarmonyOS 5】鴻蒙中的UIAbility詳解(二)
FPGA調(diào)試方式之VIO/ILA的使用
FPGA雜記之基礎(chǔ)篇二及Demo案例詳解
評論