日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA布局及資源優(yōu)化

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-07 10:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.項目需求

FPGA :V7-690T兩片

Resource:兩片F(xiàn)PGA通過X12 gth互聯(lián);每片F(xiàn)PGA使用48路serdes走光口與板外連接;每片F(xiàn)PGA使用SIROx4通過VPX與外界互聯(lián);每片F(xiàn)PGA使用PCIE X8與板上CPU Intel XEON互聯(lián);每片F(xiàn)PGA使用20對LVDS互聯(lián);CPLD控制FPGA上電時序/CPU啟動/FPGA加載;每片F(xiàn)PGA掛載2路4GB DDR3。

2.FPGA架構(gòu)設(shè)計問題

我們知道,F(xiàn)PGA片上分布著各種資源,如時鐘,serdes,RAM,LUT,IO等。在進行FPGA規(guī)劃時候,應(yīng)當(dāng)需要知道項目設(shè)計需求,以及需求各模塊之間的數(shù)據(jù)交織情況,這樣可以避免后續(xù)FPGA RTL設(shè)計出現(xiàn)時序很難優(yōu)化的情況。

對應(yīng)這個情況,舉一個簡單的例子。如果一個FPGA工程中含有一個PCIE和一個DDR接口,并且,需要用到PCIE與外部設(shè)備進行大量數(shù)據(jù)塊上傳和下載方面的傳輸。那么DDR作為PCIE的一個緩存接口,最優(yōu)的方案是在FPGA內(nèi)部對PCIE接口和DDR接口盡量靠近放置。這樣FPGA RTL設(shè)計的時候時序很容易達到最優(yōu)。在V7-690T FPGA中,可以將PCIE放置的最優(yōu)位置如下圖。

e942e6f4-5079-11eb-8b86-12bb97331649.jpg

同時,我們也知道,在V7-690 FPGA中,DDR通??梢苑胖玫奈恢每梢允荁ANK34/35/36和BANK36/37/38。這時綜合上述兩個條件,我們可以得到最優(yōu)放置PCIE和DDR的位置。使得FPGA內(nèi)部編譯通過率或者說時序最好。

下面是兩種不同放置方式得到的example design編譯結(jié)果圖。

e9a2dc1c-5079-11eb-8b86-12bb97331649.jpg

3.前期碰到的問題

1).時鐘優(yōu)化

在管腳驗證的時候,本人將各個功能模塊都用XILINX FPGA的IP生成 example design并集成到一個工程下面,但是發(fā)現(xiàn)上面提出的功能集成下來FPGA的BUFG資源遠遠不夠。下圖是FPGA example design各模塊BUFG資源需求情況。因此做了一些資源優(yōu)化。

a.前期驗證中,發(fā)現(xiàn)SRIO是消耗BUFG資源最多的IP,因此能省出最多的BUFG。

b.DDR也消耗比較多時鐘,這個項目一個FPGA用到兩個DDR控制器,也能省出比較多BUFG。

2).PCIE不是在所有serdes下都能放的,對V7-690,需要放置在特殊的SERDES處,這樣,實際PCIE 程序編譯時候,這個特殊的serdes里PCIE 特殊資源離得最近,編譯出來的時序報告是最好的。如若不然,需要設(shè)置PCIE IP內(nèi)部特殊參數(shù),才能使得PCIE DEV被CPU看到,也就是PCIE link上。

3).DDR布局也要參考數(shù)據(jù)是如何在FPGA內(nèi)部交織的,勁量靠近會用到大數(shù)據(jù)流量的模塊放置,這樣后期設(shè)計時序會好很多。

4)FPGA功耗估計問題。

這個可以在XILINX官網(wǎng)下載一個XPE Excel表格,很實用的,用一兩次就熟悉了。但是本人認為這個工具對很多人也有個缺點,就是實際并不知道以后自己的代碼各種資源消耗有多少。所以可能評估不太準(zhǔn)。

本人是用example design工程查看編譯報告得出。當(dāng)涉及到調(diào)整溫度啊電流啊啥的時候,在vivado下需要打開implementation的結(jié)果后才可以改動電流/溫度的值進行評估的。

3.FPGA PCB布線時會遇到調(diào)整線序的問題。

1)這要根據(jù)項目需求看調(diào)整后的布局是否滿足項目需求,調(diào)整好后一定要原理圖工程師給出最新的原理圖,最后FPGA根據(jù)新布局重新驗證管腳等。千萬不要口口相傳丟失了信息。

2)DDR換線序可以參照XILINX的MIG手冊,仔細核對的。

e9dad9f0-5079-11eb-8b86-12bb97331649.jpg

3) DDR PCB布線所需的管腳延時信息,可以通過新建一個空白工程,在空白工程的tcl下輸入如下命令:

link_design -part xc7k160tfbg676

write_csv flight_time

4.CPLD調(diào)試

1)CPLD控制FPGA上電順序,XILINX又一個check list,各位可以根據(jù)check list表格對硬件板卡進行關(guān)鍵信號測量確認,對上電時序進行控制等。

2)對FPGA的配置控制也可以月底 xilinx ug470等。

e9f97fa4-5079-11eb-8b86-12bb97331649.png

責(zé)任編輯:xj

原文標(biāo)題:FPGA布局及資源優(yōu)化(開發(fā)隨筆)

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639541
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1259

    瀏覽量

    174210
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    2000

    瀏覽量

    135285

原文標(biāo)題:FPGA布局及資源優(yōu)化(開發(fā)隨筆)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    從翻轉(zhuǎn)率入手優(yōu)化FPGA功耗

    說起來,FPGA功耗優(yōu)化這個話題,在圈子里屬于那種"都知道重要,但真到實戰(zhàn)又不知道從哪下手"的類型。每次項目收尾,看到功耗報告里那些數(shù)字,很多工程師朋友估計跟我一樣——頭皮發(fā)麻。
    的頭像 發(fā)表于 04-10 10:55 ?238次閱讀
    從翻轉(zhuǎn)率入手<b class='flag-5'>優(yōu)化</b><b class='flag-5'>FPGA</b>功耗

    數(shù)字IC/FPGA設(shè)計中的時序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計的過程中,對PPA的優(yōu)化是無處不在的,也是芯片設(shè)計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3581次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計中的時序<b class='flag-5'>優(yōu)化</b>方法

    蜂鳥E203內(nèi)核優(yōu)化方法

    。 修改內(nèi)核參數(shù):對蜂鳥E203的內(nèi)核參數(shù)進行相應(yīng)修改,可以優(yōu)化內(nèi)核運行效率,提高系統(tǒng)性能,比如調(diào)整緩存大小、內(nèi)存分配策略等。 資源管理:進行有針對的資源管理,例如調(diào)度算法的修改,調(diào)整好CPU占用率等,以
    發(fā)表于 10-21 07:55

    如何在資源受限型應(yīng)用中使用 FPGA

    的性能需求,同時在嚴格的功耗、尺寸和成本限制內(nèi)運行?,F(xiàn)代現(xiàn)場可編程門陣列 (FPGA) 可以滿足這些相互競爭的需求。 本文回顧了為資源受限型應(yīng)用選擇 FPGA 時需要考慮的關(guān)鍵設(shè)計標(biāo)準(zhǔn)。然后,以 [Altera] 經(jīng)過[功率和成
    的頭像 發(fā)表于 10-03 17:31 ?2222次閱讀
    如何在<b class='flag-5'>資源</b>受限型應(yīng)用中使用 <b class='flag-5'>FPGA</b>

    工業(yè)物聯(lián)網(wǎng)如何促進生產(chǎn)資源優(yōu)化配置

    工業(yè)物聯(lián)網(wǎng)通過實時數(shù)據(jù)采集與監(jiān)控、預(yù)測性維護、生產(chǎn)流程優(yōu)化、供應(yīng)鏈協(xié)同管理、數(shù)據(jù)分析與決策支持等核心手段,實現(xiàn)了生產(chǎn)資源的動態(tài)調(diào)配與高效利用,顯著提升了制造業(yè)的生產(chǎn)效率、降低了成本,并推動了柔性生產(chǎn)
    的頭像 發(fā)表于 09-30 16:54 ?1480次閱讀

    三極管 PCB 布局問題與優(yōu)化建議

    的三極管,換一個PCB布局,性能差異竟然非常大。這說明三極管的PCB布局問題不容忽視。下面結(jié)合常見問題和優(yōu)化經(jīng)驗進行分析。一、三極管PCB布局常見問題走線過長,寄
    的頭像 發(fā)表于 09-25 14:00 ?917次閱讀
    三極管 PCB <b class='flag-5'>布局</b>問題與<b class='flag-5'>優(yōu)化</b>建議

    HarmonyOS NEXT應(yīng)用元服務(wù)布局優(yōu)化利用布局邊界減少布局計算

    對于組件的寬高不需要自適應(yīng)的情況下,建議在UI描述時給定組件的寬高數(shù)值,當(dāng)其組件外部的容器尺寸發(fā)生變化時,例如拖拽縮放等場景下,如果組件本身的寬高是固定的,理論上來講,該組件在布局階段不會參與
    發(fā)表于 06-26 11:13

    HarmonyOS NEXT應(yīng)用元服務(wù)布局優(yōu)化精簡節(jié)點數(shù)

    中出現(xiàn)該規(guī)則相關(guān)問題,可參考本章節(jié)提供的優(yōu)化建議進行調(diào)整。 布局階段是采用遞歸遍歷所有節(jié)點的方式進行組件位置和大小的計算, 如果嵌套層級過深,將帶來了更多的中間節(jié)點,在布局測算階段下,額外的節(jié)點數(shù)將導(dǎo)致
    發(fā)表于 06-26 10:21

    HarmonyOS NEXT應(yīng)用元服務(wù)布局優(yōu)化精簡節(jié)點數(shù)

    中出現(xiàn)該規(guī)則相關(guān)問題,可參考本章節(jié)提供的優(yōu)化建議進行調(diào)整。 布局階段是采用遞歸遍歷所有節(jié)點的方式進行組件位置和大小的計算, 如果嵌套層級過深,將帶來了更多的中間節(jié)點,在布局測算階段下,額外的節(jié)點數(shù)將導(dǎo)致
    發(fā)表于 06-26 10:21

    HarmonyOS NEXT應(yīng)用元服務(wù)布局優(yōu)化合理使用渲染控制語法

    合理控制元素顯示與隱藏 控制元素顯示與隱藏是一種常見的場景,使用Visibility.None、if條件判斷等都能夠?qū)崿F(xiàn)該效果。其中if條件判斷控制的是組件的創(chuàng)建、布局階段,visibility屬性
    發(fā)表于 06-24 16:21

    HarmonyOS NEXT應(yīng)用元服務(wù)布局優(yōu)化ArkUI框架執(zhí)行流程

    一、 ArkUI框架執(zhí)行流程 在使用ArkUI開發(fā)中,我們通過布局組件和基礎(chǔ)組件進行界面描述,這些描述會呈現(xiàn)出一個組件樹的結(jié)構(gòu),基礎(chǔ)組件在其中為葉子結(jié)點,布局組件則是中間節(jié)點,可以把這棵樹稱之為
    發(fā)表于 06-23 09:41

    鴻蒙5開發(fā)寶藏案例分享---優(yōu)化應(yīng)用時延問題

    就不用加班改bug了?** 趕緊整理出來分享給大家,附詳細代碼解析!** ?** 案例1:布局層級優(yōu)化(Flex vs 相對布局)** 問題 :留言箱列表加載1024條數(shù)據(jù)時卡頓(1096ms)
    發(fā)表于 06-13 10:08

    鴻蒙5開發(fā)寶藏案例分享---性能優(yōu)化案例解析

    ) } }) } } Code Linter警告 : ?? AvoidDeepNestLayout :檢測到3層嵌套布局,可能導(dǎo)致渲染卡頓! 優(yōu)化方案 :用<span class
    發(fā)表于 06-12 16:36

    HarmonyOS優(yōu)化應(yīng)用預(yù)置圖片資源加載耗時問題性能優(yōu)化

    一、概述 在開發(fā)應(yīng)用時,當(dāng)開發(fā)者預(yù)置圖片資源超過一定數(shù)量或者大小,由于圖片資源的格式需要通過CPU解壓縮為紋理格式才能直接被GPU讀取,這就增加了CPU的處理時間,可能會引起圖片完成時延增長。并且
    發(fā)表于 05-29 16:11

    提升AI訓(xùn)練性能:GPU資源優(yōu)化的12個實戰(zhàn)技巧

    在人工智能與機器學(xué)習(xí)技術(shù)迅速發(fā)展的背景下,GPU計算資源的高效利用已成為關(guān)鍵技術(shù)指標(biāo)。優(yōu)化的GPU資源分配不僅能顯著提升模型訓(xùn)練速度,還能實現(xiàn)計算成本的有效控制。根據(jù)AI基礎(chǔ)設(shè)施聯(lián)盟2024年發(fā)布
    的頭像 發(fā)表于 05-06 11:17 ?1698次閱讀
    提升AI訓(xùn)練性能:GPU<b class='flag-5'>資源</b><b class='flag-5'>優(yōu)化</b>的12個實戰(zhàn)技巧
    错那县| 海兴县| 区。| 周宁县| 温州市| 库车县| 抚松县| 会宁县| 嘉峪关市| 柳林县| 鄂尔多斯市| 磐安县| 宁陕县| 凌源市| 比如县| 旬阳县| 改则县| 塔河县| 调兵山市| 黑河市| 秦皇岛市| 耒阳市| 定西市| 乌拉特中旗| 南安市| 沈丘县| 齐齐哈尔市| 繁峙县| 唐山市| 喀喇沁旗| 昌吉市| 睢宁县| 项城市| 庆元县| 新化县| 泸定县| 陈巴尔虎旗| 沈丘县| 靖宇县| 栾城县| 察隅县|