日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

奇數(shù)分頻器的介紹和實現(xiàn)

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-03-12 15:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

因為偶數(shù)分頻器過于簡單,所以我們從奇數(shù)分頻器開始說起8

01 奇數(shù)分頻器

假設我們要實現(xiàn)一個2N+1分頻的分頻器,就需要高電平占N+0.5個周期,低電平占N+0.5個周期,這樣進行處理的最小時間段就變成了0.5個周期,就不能通過clk的計數(shù)直接實現(xiàn)了。

然而,時鐘信號的上升沿和下降沿之間正好相差0.5個周期,利用這個就可以實現(xiàn)奇數(shù)分頻啦

第一步:分別使用原時鐘上升沿和下降沿產生兩個計數(shù)器(基于上升沿計數(shù)的cnt1和基于下降沿計數(shù)的cnt2),計數(shù)器在計數(shù)到2N時,計數(shù)器歸零重新從零開始計數(shù),依次循環(huán)

第二步:cnt1計數(shù)到0和N時,clk1翻轉,從而得到占空比為N:2N+1的clk1;

第三步:cnt2計數(shù)到0和N時,clk2翻轉,從而得到占空比為N:2N+1的clk2;

第四步:clk1和clk2時鐘進行或操作后,即可得到輸出時鐘clk_out;

下面為3分頻的實現(xiàn)

module DIVCLK(

input wire clk,

input wire rst_n,

output wire clk_out

);

reg clk1;

reg clk2;

reg [1:0] cnt1;

reg [1:0] cnt2;

always @(posedge clk or negedge rst_n) begin

if (!rst_n) begin

cnt1 <= 2'd0;

clk1 <= 1'b0;

end

else if (cnt1==2'd2) begin

cnt1 <= 2'd0;

end

else if ((cnt1==2'd0)||(cnt1==2'd1))begin

clk1 <= ~clk1;

cnt1=cnt1+2'd1;

end

else

cnt1=cnt1+2'd1;

end

always @(negedge clk or negedge rst_n) begin

if (!rst_n) begin

cnt2 <= 2'd0;

clk2 <= 1'b0;

end

else if (cnt2==2'd2) begin

cnt2 <= 2'd0;

end

else if ((cnt2==2'd0)||(cnt2==2'd1))begin

clk2 <= ~clk2;

cnt2=cnt2+2'd1;

end

else

cnt2=cnt2+2'd1;

end

assign clk_out=clk1|clk2;

endmodule

02 任意小數(shù)分頻

在實際設計中,可能會需要小數(shù)分頻的辦法的到時鐘,如在38.88M的SDH同步系統(tǒng)中,對應STM-1的開銷的提取,需要2.048M的時鐘,無法通過整數(shù)分頻得到,只能用小數(shù)分頻。

小數(shù)分頻原理如下:設輸入時鐘頻率f0,輸出頻率為fx,則

4258f9b0-82f5-11eb-8b86-12bb97331649.jpg

即m為整數(shù)部分,n為小數(shù)部分。為了實現(xiàn)K分頻,可以對f0進行a次m分頻和b次m+1分頻,則有

4291de7e-82f5-11eb-8b86-12bb97331649.png

整理后得

42d4cda6-82f5-11eb-8b86-12bb97331649.jpg

由38.88M得到2.048M的時鐘,帶入上式可得到m=18,a=1,b=63,即對38.88M進行1次18分頻和63次19分頻后間插就得到2.048MHz啦

4303fd10-82f5-11eb-8b86-12bb97331649.jpg

原文標題:關于分頻器~

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 分頻器
    +關注

    關注

    43

    文章

    537

    瀏覽量

    53795

原文標題:關于分頻器~

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高頻分頻器/PLL 合成器 ADF4007:技術剖析與應用指南

    高頻分頻器/PLL 合成器 ADF4007:技術剖析與應用指南 在電子工程領域,高頻分頻器和 PLL 合成器是構建高性能通信系統(tǒng)的關鍵組件。今天,我們將深入探討 Analog Devices 公司
    的頭像 發(fā)表于 04-20 10:55 ?181次閱讀

    SN74LS292和SN74LS294可編程分頻器與數(shù)字定時的技術解析

    SN74LS292和SN74LS294可編程分頻器與數(shù)字定時的技術解析 在電子設計領域,可編程分頻器和數(shù)字定時是非常重要的組件,它們能夠為電路設計帶來極大的靈活性和精確性。今天,我
    的頭像 發(fā)表于 03-11 17:25 ?807次閱讀

    CDC5801A:低抖動時鐘倍頻分頻器的卓越之選

    倍頻分頻器,具備可編程延遲和相位對齊功能,能滿足多種應用場景的需求。 文件下載: cdc5801a.pdf 1. 關鍵特性概覽 1.1 倍頻與分頻功能 CDC5801A支持多種倍頻和分頻
    的頭像 發(fā)表于 02-10 11:10 ?302次閱讀

    LMX1214:高性能低噪聲時鐘緩沖及分頻器的技術剖析

    LMX1214:高性能低噪聲時鐘緩沖及分頻器的技術剖析 在電子設計領域,時鐘信號的處理至關重要,它直接影響著整個系統(tǒng)的性能和穩(wěn)定性。今天,我們就來深入探討一款高性能的時鐘緩沖及分頻器
    的頭像 發(fā)表于 02-06 15:40 ?253次閱讀

    LMX1204:低噪聲、高頻JESD緩沖/倍增/分頻器的卓越之選

    LMX1204:低噪聲、高頻JESD緩沖/倍增/分頻器的卓越之選 在電子設計領域,時鐘信號的精確性和穩(wěn)定性對于系統(tǒng)性能至關重要。今天,我們要深入探討一款高性能的時鐘處理器件——LMX1204
    的頭像 發(fā)表于 01-26 16:00 ?767次閱讀

    LMX1214:高性能低噪聲時鐘緩沖與分頻器的深度解析

    LMX1214:高性能低噪聲時鐘緩沖與分頻器的深度解析 在電子設計領域,時鐘信號的處理至關重要,它直接影響著系統(tǒng)的性能和穩(wěn)定性。TI推出的LMX1214低噪聲、高頻時鐘緩沖分頻器,憑借其出色
    的頭像 發(fā)表于 01-26 10:50 ?421次閱讀

    CW32L010+定時介紹

    :用于對時鐘信號進行分頻,以降低計數(shù)的計數(shù)頻率。通過預分頻器,可以實現(xiàn)更長的定時周期和更細粒度的定時控制。 控制寄存:用于配置定時
    發(fā)表于 12-01 07:53

    ?CDC5801A低抖動時鐘倍頻/分頻器技術文檔總結

    CDC5801A器件提供從單端參考時鐘 (REFCLK) 到差分輸出對 (CLKOUT/CLKOUTB) 的時鐘乘法和分頻。乘法和分頻端子 (MULT/DIV0:1) 提供倍頻比和分頻比選擇,生成
    的頭像 發(fā)表于 09-19 14:35 ?917次閱讀
    ?CDC5801A低抖動時鐘倍頻/<b class='flag-5'>分頻器</b>技術文檔總結

    ?CDCE706 可編程3-PLL時鐘合成器/乘法器/分頻器技術文檔總結

    CDCE706是當今最小、功能最強大的PLL合成器/乘法器/分頻器之一。盡管它的物理輪廓很小,但CDCE706非常靈活。它能夠從給定的輸入頻率產生幾乎獨立的輸出頻率。 輸入頻率可以來自LVCMOS、差分輸入時鐘或單晶。可以通過SMBus數(shù)據接口控制選擇合適的輸入波
    的頭像 發(fā)表于 09-19 11:30 ?1112次閱讀
    ?CDCE706 可編程3-PLL時鐘合成器/乘法器/<b class='flag-5'>分頻器</b>技術文檔總結

    ?CDCLVD1213 1:4低附加抖動LVDS緩沖分頻器 技術文檔摘要

    CDCLVD1213時鐘緩沖將輸入時鐘分配給4對差分LVDS 時鐘輸出具有低附加抖動,用于時鐘分配。輸入可以是LVDS, LVPECL,或 CML。 該CDCLVD1213包含一個用于一個輸出 (QD) 的高性能分頻器,該分頻器
    的頭像 發(fā)表于 09-16 13:53 ?952次閱讀
    ?CDCLVD1213 1:4低附加抖動LVDS緩沖<b class='flag-5'>器</b>帶<b class='flag-5'>分頻器</b> 技術文檔摘要

    ?CDCM6208 2:8時鐘發(fā)生與分數(shù)分頻器的抖動清除總結

    CDCM6208還為其四個輸出采用了創(chuàng)新的小數(shù)分頻器架構,可以生成任何頻率,頻率精度優(yōu)于 1ppm。CDCM6208可以通過 I 輕松配置^2^C 或 SPI 編程接口,在沒有串行接口的情況下,還提供引腳模式,可以使用控制引腳將器件設置為 32 種不同的預編程配置中的一種。
    的頭像 發(fā)表于 09-15 13:55 ?860次閱讀
    ?CDCM6208 2:8時鐘發(fā)生<b class='flag-5'>器</b>與分<b class='flag-5'>數(shù)分頻器</b>的抖動清除<b class='flag-5'>器</b>總結

    LMX1204高性能JESD緩沖/乘法器/分頻器技術解析與應用指南

    Texas Instruments LMX1204 JESD緩沖/多路復用器/分頻器具有高頻能力和極低抖動。這一特性可在不降低信噪比的情況下,很好地解決時鐘精度、高頻數(shù)據轉換問題。四個高頻時鐘
    的頭像 發(fā)表于 09-11 14:47 ?1025次閱讀
    LMX1204高性能JESD緩沖<b class='flag-5'>器</b>/乘法器/<b class='flag-5'>分頻器</b>技術解析與應用指南

    ?LMX1204 低噪聲高頻 JESD 緩沖/乘法器/分頻器技術文檔總結

    該器件的高頻能力和極低抖動,是時鐘精度、高頻數(shù)據轉換的絕佳方法,而不會降低信噪比。四個高頻時鐘輸出中的每一個,以及具有更大分頻器范圍的附加 LOGICLK 輸出,都與一個 SYSREF 輸出時鐘
    的頭像 發(fā)表于 09-11 11:03 ?1097次閱讀
    ?LMX1204 低噪聲高頻 JESD 緩沖<b class='flag-5'>器</b>/乘法器/<b class='flag-5'>分頻器</b>技術文檔總結

    LMX1204低噪聲高頻JESD緩沖/倍頻/分頻器技術解析

    Texas Instruments LMX1204EVM評估模塊 (EVM) 設計用于評估LMX1204的性能,LMX1204是一款四路輸出、超低附加抖動射頻 (RF) 緩沖、分頻器和乘法器。該
    的頭像 發(fā)表于 09-10 14:04 ?1211次閱讀
    LMX1204低噪聲高頻JESD緩沖<b class='flag-5'>器</b>/倍頻<b class='flag-5'>器</b>/<b class='flag-5'>分頻器</b>技術解析

    德州儀器LMX1214射頻緩沖分頻器技術解析

    Texas Instruments LMX1214射頻緩沖分頻器具有高輸出頻率、超低噪聲基底和極低偏斜時鐘分布。該設備有四個高頻輸出時鐘和一個低頻輔助時鐘輸出。Texas Instruments LMX1214支持高頻時鐘的緩沖和
    的頭像 發(fā)表于 09-06 09:37 ?1111次閱讀
    德州儀器LMX1214射頻緩沖<b class='flag-5'>器</b>與<b class='flag-5'>分頻器</b>技術解析
    汉沽区| 甘孜| 南投县| 平陆县| 朝阳县| 漳州市| 信阳市| 石狮市| 宝坻区| 闵行区| 尚义县| 临安市| 洞头县| 紫金县| 南投县| 大洼县| 专栏| 大余县| 和龙市| 郁南县| 饶平县| 界首市| 中卫市| 公主岭市| 华亭县| 颍上县| 贺兰县| 上杭县| 郁南县| 当雄县| 巫山县| 沙雅县| 灵宝市| 六安市| 文水县| 凤冈县| 尼勒克县| 南陵县| 改则县| 霍州市| 开封市|