日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RAM的Parity與ECC概念和實現(xiàn)

FPGA之家 ? 來源:FPGA自習(xí)室 ? 作者:FPGA自習(xí)室 ? 2021-03-22 10:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RAM的 Parity 與 ECC

一、概念介紹

1.1 Parity的概念

Parity,即奇偶校驗位,指在數(shù)據(jù)存儲和傳輸中,字節(jié)中額外增加一個比特位,用來檢驗錯誤。它常常是從兩個或更多的原始數(shù)據(jù)中產(chǎn)生一個冗余數(shù)據(jù)。一個字節(jié)數(shù)據(jù)的校驗位等于8bit數(shù)據(jù)異或即:p=x0^x1^x2^x3^x4^x5^x6^x7。此時,實際的數(shù)據(jù)傳輸序列為9bit:數(shù)據(jù)+奇偶校驗位。

Parity 這個概念可能最初接觸到可能是在使用串口調(diào)試助手時,它有個可選的奇偶校驗,就是為了指示數(shù)據(jù)傳輸過程中,發(fā)送方和接受方數(shù)據(jù)序列1的個數(shù)是否一致。如果不一致,說明數(shù)據(jù)在傳輸?shù)逆溌分锌赡艹鲥e了。

優(yōu)點:

結(jié)構(gòu)簡單,只需異或計算就可以實現(xiàn),數(shù)據(jù)量小時實現(xiàn)代價小。

缺點:

1、不能修正錯誤:只知道校驗的數(shù)據(jù)中有部分比特發(fā)生錯誤,無法判斷哪幾個比特發(fā)送錯誤。

2、有偶數(shù)個比特位時,則無法判斷出錯。

3、數(shù)據(jù)位寬較大時實現(xiàn)代價大:如1024比特數(shù)據(jù),需要256bit的校驗位。

1.2 ECC的概念

ECC是“Error Correcting Code”的簡寫,ECC是一種能夠?qū)崿F(xiàn)“錯誤檢查和糾正”的技術(shù)。通過上面的分析我們知道Parity機(jī)制是通過在原來數(shù)據(jù)位的基礎(chǔ)上增加一個數(shù)據(jù)位來檢查當(dāng)前8位數(shù)據(jù)的正確性,隨著數(shù)據(jù)位每增加8比特,檢驗位需要增加1比特。當(dāng)數(shù)據(jù)量為256字節(jié)時,需要256個比特位,并且出錯的數(shù)據(jù)無法恢復(fù)。由此,一種存儲檢錯糾錯機(jī)制出現(xiàn)了,這就是ECC。ECC同樣通過增加校驗位來進(jìn)行錯誤判斷,但是能夠進(jìn)行錯誤糾正。

優(yōu)點:

1):大量數(shù)據(jù)位實現(xiàn)代價低:8比特數(shù)據(jù)需要5個校驗位,256字節(jié)(256*8比特)的數(shù)據(jù)值需要5個列校驗位和11行校驗位

2)能夠糾正錯誤:在內(nèi)存中ECC能夠容許錯誤,并可以將錯誤更正,使系統(tǒng)得以持續(xù)正常的操作,不致因錯誤而中斷

缺點:

1):只能修復(fù)1比特錯誤

當(dāng)數(shù)據(jù)只有單比特錯誤時,ECC能夠進(jìn)行錯誤修復(fù);超過2比特的數(shù)據(jù)錯誤,將無法修復(fù),ECC只能輸出多比特錯誤信號。

2):不保證能檢測超過2比特的錯誤。

超過2比特的錯誤不一定能檢測出來。

3):算法復(fù)雜,邏輯級數(shù)比較深,時序不好收斂。

二、應(yīng)用場景

IC設(shè)計中RAM模塊需要輸出信號有Parity信號和ECC信號。這樣能夠在一定程度上確保芯片的可測性以及可靠性。特別是在邏輯設(shè)計中使用的鏈表RAM或者控制RAM,如果這類RAM底層有壞塊而導(dǎo)致RAM讀出的數(shù)據(jù)某bit發(fā)生錯誤,可能會導(dǎo)致系統(tǒng)掛死。為了減少出現(xiàn)這種情況的風(fēng)險,一般會對這類RAM做ECC計算邏輯,而像數(shù)據(jù)流RAM或者配置RAM可以只做Parity校驗。

事實上,在做Parity計算時,并不需要嚴(yán)格按照每字節(jié)增加1bit Parity校驗位,這樣對于大位寬的RAM而言,僅僅為了實現(xiàn)校驗錯誤,實現(xiàn)代價太大。因此,可以一個RAM做一個Parity校驗位。而對于ECC而言,一般針對位寬較小的RAM。

三、實現(xiàn)細(xì)節(jié)

Parity是同一個data所有比特的異或,在data_in寫入的時候進(jìn)行異或計算得到parity_in,同時寫入到RAM中,讀出data的得到data_out,對data_out進(jìn)行異或計算得到parity_out,若parity_out與parity_in(ram讀出數(shù)據(jù)所攜帶)不相等,則表示數(shù)據(jù)有錯誤。

此外,在RAM的寫側(cè)和讀側(cè)加入Parity計算邏輯時,特別是大位寬的RAM,則需要考慮reg2mem和mem2reg時序是否收斂的問題,一般情況下處理是寫側(cè)計算Parity后打拍后寫入,讀側(cè)打拍后再做Parity計算邏輯。

ECC負(fù)責(zé)糾錯,能夠修正1bit的數(shù)據(jù)。

原文標(biāo)題:IC基礎(chǔ):RAM 的 Parity 與 ECC

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22515

    瀏覽量

    639672
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6486

    瀏覽量

    186472

原文標(biāo)題:IC基礎(chǔ):RAM 的 Parity 與 ECC

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Modsemi ECC CryptoAuthentication Secure Elements:高安全認(rèn)證器的技術(shù)解析

    全認(rèn)證器,它提供了一系列核心的加密加速器,融合了集成的非對稱(ECC - P256/SM2)和對稱(SHA - 256/AES/SM4)安全功能。除了硬件實現(xiàn)的加密
    的頭像 發(fā)表于 04-28 14:45 ?135次閱讀

    如何清除 Pflash ECC 雙位/單位錯誤?

    如何清除 Pflash ECC 雙位/單位錯誤
    發(fā)表于 04-28 08:02

    RAM存儲器中的地址沖突場景

    RAM 是基于 FPGA 的系統(tǒng)設(shè)計中的關(guān)鍵組件,通常用于其高速數(shù)據(jù)存儲功能。然而,地址沖突可能會帶來重大挑戰(zhàn),影響系統(tǒng)的可靠性和性能。本文我們將探討簡單雙端口 RAM 模塊中地址沖突的概念,并
    的頭像 發(fā)表于 04-24 09:59 ?6659次閱讀
    塊<b class='flag-5'>RAM</b>存儲器中的地址沖突場景

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術(shù)剖析與設(shè)計考量

    32GB (x72, ECC, DR) 288 - Pin DDR4 RDIMM:技術(shù)剖析與設(shè)計考量 在當(dāng)今數(shù)字化時代,內(nèi)存技術(shù)的發(fā)展日新月異,DDR4內(nèi)存模塊憑借其高速、高效的特性,成為眾多
    的頭像 發(fā)表于 04-08 15:30 ?437次閱讀

    S32K314導(dǎo)入ECC公鑰ImportEccKeyReq函數(shù)返回錯誤0x055A5A399怎么解決?

    _PUB, 1U, WRP_ECC_KEY_SIZE}, { 0U, 0U, 0U, 0U, 0U } }; const hseKeyGroupCfgEntry_t RAM
    發(fā)表于 03-16 07:06

    CW32F030 RAM存儲器的介紹

    RAM_ISR.PARITY 被置位,如果設(shè)置 RAM 奇偶校驗出錯中斷使能控制位 RAM_IER.PARITY 為 1,CPU 會響應(yīng)中斷服務(wù)。用戶程序可設(shè)置 RAM_ICR.PARITY
    發(fā)表于 01-12 06:33

    Infineon SEMPER NOR Flash與HYPERRAM? 2.0 Gen2 Flash+RAM MCP產(chǎn)品解析

    Infineon SEMPER NOR Flash與HYPERRAM? 2.0 Gen2 Flash+RAM MCP產(chǎn)品解析 引言 在汽車集群和工業(yè)HMI應(yīng)用中,通常會使用NOR Flash來存儲
    的頭像 發(fā)表于 12-20 16:20 ?1408次閱讀

    這是誰家部將,都做到內(nèi)置ECC了!

    有沒有試過,設(shè)備突然宕機(jī),查了3天才發(fā)現(xiàn)是DDR 比特翻轉(zhuǎn) 搞的鬼;PCB尺寸卡得死死的,多一顆芯片都 沒地放 ;BOM成本要求一降再降, 外置ECC DDR芯片卻成了“減不下去的負(fù)擔(dān)” …… 但
    的頭像 發(fā)表于 12-18 16:05 ?356次閱讀
    這是誰家部將,都做到內(nèi)置<b class='flag-5'>ECC</b>了!

    芯片失效分析篇 —— 淺談MICRON Memory ECC 功能

    摘要:本文介紹了ECC(錯誤糾正碼)在存儲器中的關(guān)鍵作用,重點分析了其在NandFlash應(yīng)用中的重要性。文章指出,ECC功能未開啟可能導(dǎo)致系統(tǒng)誤報"壞塊"、啟動
    的頭像 發(fā)表于 11-25 16:12 ?1018次閱讀
    芯片失效分析篇 —— 淺談MICRON Memory <b class='flag-5'>ECC</b> 功能

    高速存儲器sram,帶ECC的異步SRAM系列存儲方案

    在要求高性能與高可靠性的電子系統(tǒng)中,存儲器的選擇往往成為設(shè)計成敗的關(guān)鍵。Netsol推出的高速異步SRAM系列,憑借其出色的性能表現(xiàn)與獨有的錯誤校正(ECC)能力,為工業(yè)控制、通信設(shè)備及高精度計算等應(yīng)用提供了值得信賴的存儲解決方案。
    的頭像 發(fā)表于 11-05 16:21 ?596次閱讀

    ram ip核的使用

    ram ,通過對這些bram存儲器模塊進(jìn)行配置,可以實現(xiàn)ram、移位寄存器、rom以及fifo緩沖器等各種存儲器的功能。 bram可以配置成3種ram: 單端口
    發(fā)表于 10-23 07:33

    ?Microchip ECC204安全認(rèn)證IC技術(shù)解析與應(yīng)用指南

    Microchip Technology ECC204安全認(rèn)證IC是Microchip Technology Inc. CryptoAuthentication?產(chǎn)品系列的一員。該器件適用于一次性
    的頭像 發(fā)表于 10-11 13:52 ?876次閱讀
    ?Microchip <b class='flag-5'>ECC</b>204安全認(rèn)證IC技術(shù)解析與應(yīng)用指南

    搞定英偉達(dá) H100 ECC 報錯:從原理到維修,一步到位解煩憂

    最近,捷智算GPU維修室收到了不少H100服務(wù)器需要維修,故障問題集中為ECC報錯。為了幫大家更好地認(rèn)識和了解情況,下面就詳細(xì)分享一下ECC報錯系統(tǒng)化排查方法和維修流程。一、ECC報錯
    的頭像 發(fā)表于 08-14 18:05 ?2752次閱讀
    搞定英偉達(dá) H100 <b class='flag-5'>ECC</b> 報錯:從原理到維修,一步到位解煩憂

    在對work flash進(jìn)行ecc inject(注入地址是0x14020000)測試成功之后,再次訪問0x14020000就會出現(xiàn)Hardfault問題,怎么解決?

    在對work flash進(jìn)行ecc inject(注入地址是0x14020000)測試成功之后,再次訪問0x14020000就會出現(xiàn)Hardfault問題。第一次是成功的,后續(xù)就會
    發(fā)表于 07-18 06:19

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現(xiàn)高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發(fā)表于 05-14 09:36 ?1307次閱讀
    黔东| 泰来县| 衡阳县| 莒南县| 内黄县| 小金县| 高青县| 湖南省| 楚雄市| 昌乐县| 明光市| 长武县| 泰来县| 钦州市| 武城县| 偃师市| 中方县| 神农架林区| 渭源县| 永川市| 雷山县| 平度市| 望江县| 大名县| 咸阳市| 嵊泗县| 襄樊市| 万荣县| 莆田市| 临邑县| 资中县| 南木林县| 怀仁县| 绥滨县| 嘉义县| 张家港市| 宜宾县| 梨树县| 衡南县| 铜鼓县| 云阳县|