日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL指定用戶定義原語(yǔ)U D P的能力

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2021-04-08 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

用戶定義的原語(yǔ)

在前一章中,我們介紹了Verilog HDL提供的內(nèi)置基本門。本章講述Verilog HDL指定用戶定義原語(yǔ)U D P的能力。

U D P的實(shí)例語(yǔ)句與基本門的實(shí)例語(yǔ)句完全相同,即 U D P實(shí)例語(yǔ)句的語(yǔ)法與基本門的實(shí)例語(yǔ)句語(yǔ)法一致。

6.1 UDP的定義

使用具有如下語(yǔ)法的U D P說(shuō)明定義U D P。

p r i m i t i v e U D P _ n a m e (OutputName, List_of_inputs )

O u t p u t _ d e c l a r a t i o n

L i s t _ o f _ i n p u t _ d e c l a r a t i o n s

[R e g _ d e c l a r a t i o n]

[I n i t i a l _ s t a t e m e n t]

t a b l e

L i s t _ o f _ t a b e l _ e n t r i e s

e n d t a b l e

e n d p r i m i t i v e

U D P的定義不依賴于模塊定義,因此出現(xiàn)在模塊定義以外。也可以在單獨(dú)的文本文件中

定義U D P。U D P只能有一個(gè)輸出和一個(gè)或多個(gè)輸入。第一個(gè)端口必須是輸出端口。此外,輸出可以取值0、1或x(不允許取z值)。輸入中出現(xiàn)值z(mì)以x處理。U D P的行為以表的形式描述。在U D P中可以描述下面兩類行為:

1) 組合電路

2) 時(shí)序電路(邊沿觸發(fā)和電平觸發(fā))

6.2 組合電路UDP

在組合電路U D P中,表規(guī)定了不同的輸入組合和相對(duì)應(yīng)的輸出值。沒(méi)有指定的任意組合輸出為x。下面以2 - 1多路選擇器為例加以說(shuō)明。

p r i m i t i v e MUX2x1 (Z, Hab, Bay, Sel ) ;

o u t p u t Z;

i n p u t Hab,Bay, Sel;

t a b l e

// Hab Bay Sel : Z 注:本行僅作為注釋。

0 ? 1 : 0 ;

1 ? 1 : 1 ;

? 0 0 : 0 ;

? 1 0 : 1 ;

0 0 x : 0 ;

1 1 x : 1 ;

e n d t a b l e

e n d p r i m i t i v e

字符?代表不必關(guān)心相應(yīng)變量的具體值,即它可以是0、1或x。輸入端口的次序必須與表中各項(xiàng)的次序匹配,即表中的第一列對(duì)應(yīng)于原語(yǔ)端口隊(duì)列的第一個(gè)輸入 (例子中為 H a b),第二列是 B a y,第三列是 S e l。在多路選擇器的表中沒(méi)有輸入組合 0 1x項(xiàng)(還有其它一些項(xiàng) );在這種情況下,輸出的缺省值為 x(對(duì)其它未定義的項(xiàng)也是如此 )。

b7494e7c-92eb-11eb-8b86-12bb97331649.png

圖6 - 1為使用2 - 1多路選擇器原語(yǔ)組成的4 - 1多路選擇器的示例。

b75b3c86-92eb-11eb-8b86-12bb97331649.png

如上例所示,在U D P實(shí)例中,總共可以指定 2個(gè)時(shí)延,這是由于U D P的輸出可以取值0、1或x(無(wú)截止時(shí)延)。

6.3 時(shí)序電路UDP

在時(shí)序電路U D P中,使用1位寄存器描述內(nèi)部狀態(tài)。該寄存器的值是時(shí)序電路U D P的輸出值。共有兩種不同類型的時(shí)序電路U D P:一種模擬電平觸發(fā)行為;另一種模擬邊沿觸發(fā)行為。時(shí)序電路U D P使用寄存器當(dāng)前值和輸入值決定寄存器的下一狀態(tài) (和后繼的輸出)。

6.3.1 初始化狀態(tài)寄存器

時(shí)序電路U D P的狀態(tài)初始化可以使用帶有一條過(guò)程賦值語(yǔ)句的初始化語(yǔ)句實(shí)現(xiàn)。形式如下:

i n i t i a l r e g _ n a m e = 0,1,or x;

初始化語(yǔ)句在U D P定義中出現(xiàn)。

6.3.2 電平觸發(fā)的時(shí)序電路UDP

下面是D鎖存器建模的電平觸發(fā)的時(shí)序電路 U D P示例。只要時(shí)鐘為低電平 0,數(shù)據(jù)就從輸入傳遞到輸出;否則輸出值被鎖存。

p r i m i t i v e Latch (Q, Clk, D) ;

o u t p u t Q;

r e g Q;

i n p u t Clk, D;

t a b l e

// Clk D Q(State) Q( n e x t )

0 1 : ? : 1 ;

0 0 : ? : 0 ;

1 ? : ? : - ;

e n d t a b l e

e n d p r i m i t i v e

“-”字符表示值“無(wú)變化”。注意U D P的狀態(tài)存儲(chǔ)在寄存器D中。

6.3.3 邊沿觸發(fā)的時(shí)序電路UDP

下例用邊沿觸發(fā)時(shí)序電路U D P為D邊沿觸發(fā)觸發(fā)器建模。初始化語(yǔ)句用于初始化觸發(fā)器的狀態(tài)。

b76b5486-92eb-11eb-8b86-12bb97331649.png

表項(xiàng)( 0 1 )表示從0轉(zhuǎn)換到1,表項(xiàng)( 0 x )表示從0轉(zhuǎn)換到x,表項(xiàng)( ? 0 )表示從任意值( 0 , 1或x)轉(zhuǎn)換到0,表項(xiàng)( ? ? )表示任意轉(zhuǎn)換。對(duì)任意未定義的轉(zhuǎn)換,輸出缺省為 x。

假定D _ E d g e _ F F為U D P定義,它現(xiàn)在就能夠象基本門一樣在模塊中使用,如下面的 4位寄存器所示。

b7796b3e-92eb-11eb-8b86-12bb97331649.png

6.3.4 邊沿觸發(fā)和電平觸發(fā)的混合行為

在同一個(gè)表中能夠混合電平觸發(fā)和邊沿觸發(fā)項(xiàng)。在這種情況下,邊沿變化在電平觸發(fā)之前處理,即電平觸發(fā)項(xiàng)覆蓋邊沿觸發(fā)項(xiàng)。下例是帶異步清空的D觸發(fā)器的U D P描述。

b78611ae-92eb-11eb-8b86-12bb97331649.png

6.4 另一實(shí)例

下面是3位表決電路的U D P描述。如果輸入向量中存在2個(gè)或更多的1,則輸出為1。

b791fb4a-92eb-11eb-8b86-12bb97331649.png

6.5 表項(xiàng)匯總

b7a02184-92eb-11eb-8b86-12bb97331649.png

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Verilog
    +關(guān)注

    關(guān)注

    31

    文章

    1374

    瀏覽量

    114737
  • 變量
    +關(guān)注

    關(guān)注

    0

    文章

    616

    瀏覽量

    29577
  • 選擇器
    +關(guān)注

    關(guān)注

    0

    文章

    111

    瀏覽量

    15163

原文標(biāo)題:Verilog入門-用戶定義的原語(yǔ)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入解析FDC642PP溝道2.5V指定PowerTrench? MOSFET

    安森美(onsemi)的FDC642PP溝道2.5V指定PowerTrench? MOSFET。 文件下載: FDC642P-D.PDF 產(chǎn)品概述 FDC642
    的頭像 發(fā)表于 04-21 14:25 ?125次閱讀

    深度剖析FDD306P P溝道1.8V指定功率溝槽MOSFET

    深度剖析FDD306P P溝道1.8V指定功率溝槽MOSFET 一、引言 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,功率管理器件的性能對(duì)整個(gè)系統(tǒng)的效率和穩(wěn)定性起著至關(guān)重要的作用。FDD306P作為一款
    的頭像 發(fā)表于 04-17 16:25 ?120次閱讀

    深入解析 NTLJS14D0P03P8Z P 溝道 MOSFET

    深入解析 NTLJS14D0P03P8Z P 溝道 MOSFET 在電子設(shè)計(jì)領(lǐng)域,MOSFET 作為關(guān)鍵的功率器件,廣泛應(yīng)用于各種電路中。今天我們來(lái)深入了解 ON Semiconductor(現(xiàn)
    的頭像 發(fā)表于 04-14 09:40 ?447次閱讀

    探索 onsemi NTLJS7D2P02P8Z P 溝道 MOSFET 的卓越性能

    NTLJS7D2P02P8Z 是一款采用 WDFN6 封裝的 P 溝道 MOSFET,具備 -20V 的耐壓能力。它專為緊湊型設(shè)計(jì)而打造,具有小尺寸封裝和低導(dǎo)通電阻等顯著優(yōu)勢(shì),適用于多種應(yīng)用場(chǎng)景。
    的頭像 發(fā)表于 04-14 09:25 ?450次閱讀

    深入解析 onsemi NVMFS2D3P04M8L P 溝道功率 MOSFET

    NVMFS2D3P04M8L 是一款 P 溝道功率 MOSFET,適用于汽車及其他對(duì)獨(dú)特場(chǎng)地和控制變更有要求的應(yīng)用。它具有低導(dǎo)通電阻((R_{DS(on)}))、高電流能力指定的雪
    的頭像 發(fā)表于 04-09 16:30 ?239次閱讀

    Onsemi NVMFS9D6P04M8L P溝道MOSFET:高效與緊湊的完美結(jié)合

    NVMFS9D6P04M8L是一款單P溝道功率MOSFET,具有 -40V 的耐壓能力,最大連續(xù)漏極電流可達(dá) -77A。其低導(dǎo)通電阻(RDS(on))和低電容的特性,使得它在降低傳導(dǎo)損耗和
    的頭像 發(fā)表于 04-09 09:30 ?169次閱讀

    Murata D1U54P-W-1500-12-HxxTC系列電源轉(zhuǎn)換器技術(shù)解析

    Murata D1U54P-W-1500-12-HxxTC系列電源轉(zhuǎn)換器技術(shù)解析 在電子設(shè)備的設(shè)計(jì)中,電源供應(yīng)是至關(guān)重要的一環(huán)。Murata Power Solutions推出
    的頭像 發(fā)表于 04-08 15:55 ?329次閱讀

    深度解析D1U54P-W-2000-12-HxxC系列AC - DC電源轉(zhuǎn)換器

    深度解析D1U54P-W-2000-12-HxxC系列AC - DC電源轉(zhuǎn)換器 引言 在電子設(shè)備的設(shè)計(jì)中,電源供應(yīng)是至關(guān)重要的一環(huán)。一個(gè)高效、穩(wěn)定的電源轉(zhuǎn)換器能夠?yàn)樵O(shè)備的正常運(yùn)行提供堅(jiān)實(shí)保障。今天
    的頭像 發(fā)表于 04-08 15:50 ?190次閱讀

    深入解析 onsemi NVMFS9D6P04M8L P 溝道 MOSFET

    深入解析 onsemi NVMFS9D6P04M8L P 溝道 MOSFET 在電子設(shè)計(jì)領(lǐng)域,MOSFET 是不可或缺的功率器件,其性能直接影響電路的效率和穩(wěn)定性。今天我們來(lái)深入了解 onsemi
    的頭像 發(fā)表于 04-03 15:20 ?596次閱讀

    探索NVTFS9D6P04M8L P溝道MOSFET:特性、參數(shù)與應(yīng)用考量

    探索NVTFS9D6P04M8L P溝道MOSFET:特性、參數(shù)與應(yīng)用考量 在電子設(shè)計(jì)領(lǐng)域,MOSFET作為關(guān)鍵的功率開(kāi)關(guān)器件,其性能直接影響著電路的效率和穩(wěn)定性。今天,我們就來(lái)深入了解一下安森美
    的頭像 發(fā)表于 04-02 10:40 ?437次閱讀

    Verilog HDL語(yǔ)法學(xué)習(xí)筆記

    Verilog HDL 語(yǔ) 言 最 初 是 作為 Gateway Design Automation 公 司 ( Gateway DesignAutomation 公司后來(lái)被著名的 Cadence Design Systems 公司收購(gòu))模擬器產(chǎn)品開(kāi)發(fā)的硬件建模語(yǔ)言。
    的頭像 發(fā)表于 03-04 15:04 ?5829次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語(yǔ)法學(xué)習(xí)筆記

    【產(chǎn)品介紹】Modelsim:HDL語(yǔ)言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語(yǔ)言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核
    的頭像 發(fā)表于 11-13 11:41 ?713次閱讀
    【產(chǎn)品介紹】Modelsim:<b class='flag-5'>HDL</b>語(yǔ)言仿真軟件

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對(duì).dasm文件中自定義指令反匯編結(jié)果分析

    硬件設(shè)計(jì)需要.verilog文件來(lái)運(yùn)行加NICE后的tb仿真、軟件組需要.dasm來(lái)確定自定義指令有無(wú)被正確編譯。今天,我們來(lái)分享一下NucleiStudio如何生成.verilog文件和.dasm
    發(fā)表于 10-24 06:33

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫測(cè)試,包括設(shè)計(jì)SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?4595次閱讀
    如何利用<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試

    使用Simulink自動(dòng)生成浮點(diǎn)運(yùn)算HDL代碼(Part 1)

    引言 想要實(shí)現(xiàn)浮點(diǎn)運(yùn)算功能,如果自己寫Verilog代碼,需要花費(fèi)較多的時(shí)間和精力。好在Simulink HDL Coder工具箱提供了自動(dòng)代碼生成技術(shù)。下圖展示了HDL Coder如何生成浮點(diǎn)運(yùn)算
    發(fā)表于 10-22 06:48
    东阿县| 凉城县| 台山市| 政和县| 县级市| 梓潼县| 灯塔市| 云安县| 岳西县| 临海市| 靖远县| 修文县| 平和县| 民权县| 庄浪县| 宁安市| 大化| 祁阳县| 临夏县| 怀仁县| 平邑县| 沙坪坝区| 萨嘎县| 连城县| 桦川县| 岚皋县| 潞西市| 农安县| 靖宇县| 栾川县| 清徐县| 大名县| 盘山县| 屯昌县| 阿巴嘎旗| 武定县| 新乡县| 阿合奇县| 师宗县| 桑日县| 巍山|