日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于阻塞賦值和非阻塞賦值的多級觸發(fā)器級聯(lián)實(shí)例

電子工程師 ? 來源:CSDN ? 作者:a14730497 ? 2021-05-08 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

下面給出一個基于阻塞賦值和非阻塞賦值的多級觸發(fā)器級聯(lián)實(shí)例,要求將輸入數(shù)據(jù)延遲 3 個時(shí)鐘周期再輸出,并給出對應(yīng)的 RTL 級結(jié)構(gòu)圖和仿真結(jié)果。

(1)基于 D觸發(fā)器的阻塞賦值語句代碼如下:

module pipeb1 (q3, d, clk);

output [7:0] q3;

input [7:0] d;

input clk;

reg [7:0] q3, q2, q1;

always @(posedge clk)

begin

q1 = d;

q2 = q1;

q3 = q2;

end

endmodule

上述代碼綜合后能得到所期望的邏輯電路嗎? 答案是否定的, 根據(jù)阻塞賦值語句的執(zhí)行過程可以得到執(zhí)行后的結(jié)果是 q1 = d;q2 = d。實(shí)際只會綜合出一個寄存器,如圖 8-33 所示,并列出下面的警告信息,而不是所期望的三個。其中的主要原因就是采用了阻塞賦值,首先將 d 的值賦給 q1,再將q1 的值賦給q2,依次到q3,但是 q1、q2、q3 的值在賦值前其數(shù)值已經(jīng)全部被修改為當(dāng)前時(shí)刻的 d 值,因此上述語句等效于 q3=d,這和圖 8-33 所示的 RTL 結(jié)構(gòu)是一致的。

pIYBAGCWNI-AKXz-AADOG74i4Xg491.jpg

(2) 如何才能得到所需要的電路呢?如果把 always 塊中的兩個賦值語句的次序顛倒后再進(jìn)行分析:先把 q2 的值賦于 q3、再把 q1 的值賦于 q2,最后把 d 賦于q1。這樣在先賦值再修改,可以使得 q2,q3 的值都不再是 d 的當(dāng)前值。修改后的代碼如下所列。

module pipeb2 (q3, d, clk);

output [7:0] q3;

input [7:0] d;

input clk;

reg [7:0] q3, q2, q1;

always @(posedge clk)

begin

q3 = q2;

q2 = q1;

q1 = d;

end

endmodule

原文標(biāo)題:FPGA學(xué)習(xí):verilog中阻塞的理解與例子

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639514
  • 電路圖
    +關(guān)注

    關(guān)注

    10496

    文章

    10764

    瀏覽量

    557737
  • Verilog
    +關(guān)注

    關(guān)注

    31

    文章

    1374

    瀏覽量

    114734

原文標(biāo)題:FPGA學(xué)習(xí):verilog中阻塞的理解與例子

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    深度解析 74HCT574:八位 D 型正邊沿觸發(fā)觸發(fā)器的多功能應(yīng)用

    深度解析 74HCT574:八位 D 型正邊沿觸發(fā)觸發(fā)器的多功能應(yīng)用 在電子設(shè)計(jì)的廣袤領(lǐng)域中,觸發(fā)器扮演著至關(guān)重要的角色,它們是構(gòu)建數(shù)字電路的基本單元,為數(shù)據(jù)的存儲和處理提供了堅(jiān)實(shí)的基礎(chǔ)。今天,我們
    的頭像 發(fā)表于 03-16 10:10 ?322次閱讀

    74LVC374A:8位D型正邊沿觸發(fā)觸發(fā)器的深度解析

    74LVC374A:8位D型正邊沿觸發(fā)觸發(fā)器的深度解析 在電子設(shè)計(jì)領(lǐng)域,觸發(fā)器是不可或缺的基礎(chǔ)元件,它們在數(shù)據(jù)存儲、信號處理等方面發(fā)揮著重要作用。今天,我們將深入探討SGMICRO推出
    的頭像 發(fā)表于 03-16 09:35 ?412次閱讀

    74LVTN16374:高性能16位D型邊緣觸發(fā)觸發(fā)器的深度解析

    電源設(shè)計(jì)的16位高性能D型邊緣觸發(fā)觸發(fā)器,帶有反相三態(tài)輸出。 文件下載: 74LVTN16374.pdf 一、概述與應(yīng)用場景 74LVTN16374可用于驅(qū)動高電容或低阻抗負(fù)載,因此在緩沖寄存
    的頭像 發(fā)表于 03-13 16:50 ?414次閱讀

    74LVC74:雙D型正邊沿觸發(fā)觸發(fā)器的深度解析

    74LVC74:雙D型正邊沿觸發(fā)觸發(fā)器的深度解析 在電子設(shè)計(jì)領(lǐng)域,觸發(fā)器是數(shù)字電路中不可或缺的基本元件,它能夠存儲一位二進(jìn)制數(shù)據(jù),在時(shí)序邏輯電路中發(fā)揮著關(guān)鍵作用。今天我們要深入探討的是SGMICRO
    的頭像 發(fā)表于 03-13 16:00 ?494次閱讀

    74LVC1G74:單D型正邊緣觸發(fā)觸發(fā)器的卓越之選

    74LVC1G74:單D型正邊緣觸發(fā)觸發(fā)器的卓越之選 電子工程師在設(shè)計(jì)電路時(shí),常常需要尋找性能可靠、功能豐富的觸發(fā)器來滿足各種應(yīng)用需求。今天,我們就來深入了解一下SGMICRO的74LVC1G74單
    的頭像 發(fā)表于 03-13 15:30 ?470次閱讀

    74HC574:八進(jìn)制D型正邊沿觸發(fā)觸發(fā)器的詳細(xì)解析

    74HC574:八進(jìn)制D型正邊沿觸發(fā)觸發(fā)器的詳細(xì)解析 在電子設(shè)計(jì)的領(lǐng)域中,觸發(fā)器是數(shù)字電路里極為關(guān)鍵的元件,它能夠存儲一位二進(jìn)制數(shù)據(jù),在時(shí)序邏輯電路中發(fā)揮著重要的作用。今天我們就來深入探討
    的頭像 發(fā)表于 03-13 14:45 ?566次閱讀

    解析SN65LVDS125A和SN65LVDT125A:4x4阻塞交叉點(diǎn)開關(guān)的卓越性能

    解析SN65LVDS125A和SN65LVDT125A:4x4阻塞交叉點(diǎn)開關(guān)的卓越性能 在電子設(shè)計(jì)領(lǐng)域,高速信號處理和靈活的信號路由是許多應(yīng)用的關(guān)鍵需求。德州儀器(TI)的SN65LVDS125A
    的頭像 發(fā)表于 12-29 17:40 ?755次閱讀

    探索SN65LVDS125A和SN65LVDT125A:4x4阻塞交叉點(diǎn)開關(guān)的卓越性能

    探索SN65LVDS125A和SN65LVDT125A:4x4阻塞交叉點(diǎn)開關(guān)的卓越性能 在當(dāng)今高速發(fā)展的電子領(lǐng)域,數(shù)據(jù)傳輸和信號處理的速度和效率至關(guān)重要。而SN65LVDS125A
    的頭像 發(fā)表于 12-29 17:40 ?964次閱讀

    飛凌嵌入式ElfBoard-文件I/O的深入學(xué)習(xí)之阻塞I/O與阻塞I/O

    可能會使程序阻塞等待,直到有數(shù)據(jù)可讀時(shí)才會被喚醒返回。 普通文件的讀寫操作是不會阻塞的,不管讀寫多少個字節(jié)數(shù)據(jù),read或 write一定會在有限的時(shí)間內(nèi)返回,所以普通文件一定是以阻塞
    發(fā)表于 12-01 13:07

    matlab appdesigner 表格組件賦值問題,求助

    如上圖所示,我在用matlab2021Ra APP模塊進(jìn)行編程的時(shí)候,想在表格中調(diào)入自己編寫的結(jié)構(gòu)數(shù)組,我從網(wǎng)上AI了一個程序語句,看著沒問題,但是就是給表格賦值不了,還請各位大神幫忙看一下這個是怎么回事,我是初學(xué)者,請各位幫忙看看
    發(fā)表于 07-12 11:45

    高速施密特觸發(fā)器密封光耦合 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()高速施密特觸發(fā)器密封光耦合相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有高速施密特觸發(fā)器密封光耦合的引腳圖、接線圖、封裝手冊、中文資料、英文資料,高速施密特
    發(fā)表于 07-09 18:31
    高速施密特<b class='flag-5'>觸發(fā)器</b>密封光耦合<b class='flag-5'>器</b> skyworksinc

    密封表面貼裝、高速施密特觸發(fā)器光耦合 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()密封表面貼裝、高速施密特觸發(fā)器光耦合相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有密封表面貼裝、高速施密特觸發(fā)器光耦合的引腳圖、接線圖、封裝手冊、中文資料、英文資料,密封表面
    發(fā)表于 07-04 18:37
    密封表面貼裝、高速施密特<b class='flag-5'>觸發(fā)器</b>光耦合<b class='flag-5'>器</b> skyworksinc

    用于混合組裝的微型高速施密特觸發(fā)器光耦合 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()用于混合組裝的微型高速施密特觸發(fā)器光耦合相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有用于混合組裝的微型高速施密特觸發(fā)器光耦合的引腳圖、接線圖、封裝手冊、中文資料、英文資料,
    發(fā)表于 07-03 18:34
    用于混合組裝的微型高速施密特<b class='flag-5'>觸發(fā)器</b>光耦合<b class='flag-5'>器</b> skyworksinc

    Texas Instruments SN74HC112雙路J-K觸發(fā)器數(shù)據(jù)手冊

    Texas Instruments SN74HC112雙路J-K觸發(fā)器包含兩個獨(dú)立的J-K負(fù)邊緣觸發(fā)觸發(fā)器。清零 (/CLR) 輸入或預(yù)設(shè) (/PRE) 上的低電平會復(fù)位或設(shè)置輸出,無論其他輸入
    的頭像 發(fā)表于 07-03 14:57 ?1072次閱讀
    Texas Instruments SN74HC112雙路J-K<b class='flag-5'>觸發(fā)器</b>數(shù)據(jù)手冊

    施密特觸發(fā)器光耦特性

    產(chǎn)品的典型代表。密特觸發(fā)器,對接收的光信號進(jìn)行整形和噪聲抑制。施密特觸發(fā)器的閾值電壓分為高閾值(V??)和低閾值(V??),可有效消除輸入信號的抖動或噪聲,確保輸出信號干
    的頭像 發(fā)表于 06-12 10:52 ?1493次閱讀
    施密特<b class='flag-5'>觸發(fā)器</b>光耦特性
    抚远县| 民勤县| 日土县| 黄浦区| 林周县| 资源县| 玉树县| 曲麻莱县| 安阳县| 深州市| 丹寨县| 昭苏县| 忻州市| 南投县| 刚察县| 临汾市| 玉环县| 喀喇| 南安市| 连城县| 金堂县| 察隅县| 富阳市| 宁都县| 永康市| 新营市| 策勒县| 邢台县| 北流市| 马公市| 清河县| 阳东县| 通化县| 无为县| 洛阳市| 安溪县| 循化| 无棣县| 库尔勒市| 北辰区| 正阳县|