日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

在FPGA中如何通過ICAP原語實現(xiàn)Multiboot?

FPGA之家 ? 來源:林深雜談 ? 作者:林深雜談 ? 2021-05-11 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的MultiBoot功能可以支持遠程動態(tài)更新bitstream images,實現(xiàn)bitstream images的實時切換。在MultiBoot配置過程中檢測到錯誤時,F(xiàn)PGA可以觸發(fā)fallback 功能,以確??梢詫⒁阎己玫脑O計加載到器件中。

MultiBoot的大致過程如下圖:

f204ff4a-b20b-11eb-bf61-12bb97331649.png

MultiBoot的配置文件由兩個比特流文件生成,第一個為備份文件,永遠都不會變,稱為Golden_image,從Flash的0地址存儲。

第二個為更新文件,后面遠程更新,更新的就是這個文件,稱為Update_image,存放在某個地址處,這個地址有熱啟動地址寄存器(WBSTAR)指定。

配置過程大致如下:FPGA從FLASH的0地址處讀取配置,遇到IPROG Command命令時,跳轉(zhuǎn)到WBSTAR寄存器指定的地址,該地址存放Update_image的地址,此時FPGA嘗試加載該地址處的比特流文件,配置成功的話,就執(zhí)行該配置的功能。如果遇到配置錯誤,則觸發(fā)FallBack,F(xiàn)PGA重新加載Golden_image。

1、ICAPE3 接口

FPGA實現(xiàn)IPROG通常有兩種方式,一種是通過ICAP配置,一種是把相關指令嵌入bit文件中。與通過bit文件實現(xiàn)IPROG相比,通過ICAP更靈活。

在Xilinx FPGA 中ICAP(Internal Configuration Access Port) 指的是內(nèi)部配置訪問端口,其主要作用是通過內(nèi)部配置訪問端口(ICAP),用戶可以在FPGA邏輯代碼中直接讀寫FPGA內(nèi)部配置寄存器(類似SelectMAP),從而實現(xiàn)特定的配置功能,例如Multiboot。

ICAP目前為止有三個版本,包括ICAP,ICAPE2以及ICAPE3。UltraScale系列對應ICAPE3,7系列對應ICAPE2,7系列之前的對應ICAP。

以下以ICAPE3 為例,ICAPE3 的接口如下:

f265be16-b20b-11eb-bf61-12bb97331649.png

f27218b4-b20b-11eb-bf61-12bb97331649.png

f2a5ad1e-b20b-11eb-bf61-12bb97331649.png

2、IPROG指令

每個UltraScale系列的FPAG包括2個ICAPE3,但實際使用時只能例化并使用一個,默認頂部ICAPE3, 初級玩家采用默認的即可。

IPROG指令的作用跟外部Program_B管腳的作用類似,都是對FPGA芯片進行復位操作,該復位操作對FPGA內(nèi)部的應用程序進行復位,復位過程中除專用配置管腳和JTAG管腳,其他輸入/輸出管腳均為高阻態(tài),同時IPROG指令不能復位專用重配置邏輯,如WBSTAR寄存器、TIMER寄存器、BSPI寄存器和BOOTSTS寄存器。IPROG指令能夠觸發(fā)FPGA開啟初始化流程,同時拉低INIT和Done信號。完成復位操作后,將默認的加載地址用熱啟動地址寄存器(Warm Boot Start Address,WB-STAR)中的新地址替換。

通過ICAP發(fā)送IPROG指令實現(xiàn)Multiboot的步驟如下:

f2d4d8d2-b20b-11eb-bf61-12bb97331649.png

首先寫入同步頭 32’hAA995566, 然后將需要跳轉(zhuǎn)到的bit文件的起始地址寫入WBSTAR寄存器,最后寫入IPROG(internal PROGRAM_B)指令。

WBSTAR寄存器的格式,根據(jù)自己的要為Update_image分配在FLASH的地址,按照下面的格式生成一個32位數(shù)據(jù)。例如,我為Update_image分配的flash地址為2000000。

(1)對于BPI模式來說,可以通過RS[1:0]來控制具體位流的讀取,也可以通過STAT_ADDR[28:0]地址來控制具體位流的讀取。

(2)對于SPI模式來說,只有STAT_ADDR[23:0]地址來表征FLASH器件的地址,當使用32位地址的SPI(容量大于等于256Mb)時,需要將實際存儲的高24地址賦值給STAT_ADDR[23:0]。因此在位流存儲的起始地址早于255時,這就要求位流中的dummy數(shù)目要大于256個,否則就會出現(xiàn)易失部分有效位流讀取,導致加載失敗。為了安全起見,在使用大于等于256Mb的FLASH時,可以適當在位流頭前加入Dummy。

這里需要注意一點,ICAP以及SelectMAP都存在位反轉(zhuǎn)(Bit Swapping),也就是說,上表中所有的數(shù)據(jù)需要進行位反轉(zhuǎn)之后才能接到ICAP的輸入接口,同理,ICAP輸出的值需要進行位反轉(zhuǎn)后才能與實際的值對應起來,位反轉(zhuǎn)的示例如下圖。

f2e99b1e-b20b-11eb-bf61-12bb97331649.png


3、ICAPE3 例化示例

ICAPE3 進行例化,示例如下:

// ICAPE3: Internal Configuration Access Port

// UltraScale

// Xilinx HDL Language Template, version 2019.1

ICAPE3 #(

.DEVICE_ID(32‘h03628093),//pre-programmed Device ID value,used for simulation

// purposes.

.ICAP_AUTO_SWITCH(“DISABLE”),//Enable switch ICAP using sync word

.SIM_CFG_FILE_NAME(“NONE”)//Raw Bitstream (RBT) file,parsed by the simulation

// model

ICAPE3_inst (

.AVAIL(AVAIL), // 1-bit output: Availability status of ICAP

.O(O), // 32-bit output: Configuration data output bus

.PRDONE(PRDONE),//1-bit output: Indicates completion of Partial Reconfiguration

.PRERROR(PRERROR),//1-bit output: Indicates Error during Partial Reconfiguration

.CLK(CLK), // 1-bit input: Clock input

.CSIB(CSIB), // 1-bit input: Active-Low ICAP enable

.I(I), // 32-bit input: Configuration data input bus

.RDWRB(RDWRB) // 1-bit input: Read/Write Select input

);

// End of ICAPE3_inst instantiation

其中設備號DEVICE_ID需要查找USER GUIDE手冊,而ICAP原語接口時序跟Select Map接口時序非常相似。SelectMap模式下,F(xiàn)PGA的配置和回讀是通過CSI_B,RDWR_B和CCLK來控制的。

4、程序步驟

在發(fā)送IPROG指令之前,將默認的加載地址用熱啟動地址寄存器(Warm Boot Start Address,WB-STAR)中的新地址。

然后對ICAP核進行預配置。重載控制模塊在收到觸發(fā)信號后,第一個時鐘周期將ICAP核的RDWRB信號和CSIBCSIB信號置高,第二個周期將RDWRB信號置底,CE信號置高,第三個周期將RDWRB信號置底,CSIB信號也置底。

接著在下面的8個時鐘周期里,將指令隊列中的控制命令逐個發(fā)出。

運行工程,生成位流Bit,在約束XDC文件中添加壓縮等命令即可。

f3269406-b20b-11eb-bf61-12bb97331649.png

固化Mcs生成。Xilinx系列的FPGA需要將后綴名為mcs的內(nèi)存鏡像文件固化到外部配置存儲器中,F(xiàn)PGA上電后才能自動加載配置文件。一般的mcs文件只包含一個bit流文件,多重啟動的mcs固化文件包含多個bit流文件。在將多個bit流整合到mcs文件的過程中,需要指定每個bit流的起始地址,這樣FPGA專用配置邏輯才能根據(jù)地址找到對應的bit流。在程序設計WBSTAR地址時,確定了Golden位流存儲的起始地址為0X00000000,Update位流存儲的起始地址為0X00800000,因此在將Bit整合到Mcs過程中需要指定對應的存儲起始地址,否則就無法加載成功了。

在SPI的flash里燒寫有A和B兩個程序,F(xiàn)PGA上電后,自動加載A程序,根據(jù)外部給FPGA指示信號,F(xiàn)PGA自動切換加載B的程序,同時在B程序運行期間,根據(jù)外部給FPGA指示信號,F(xiàn)PGA自動切換加載A的程序。

原文標題:FPGA中利用ICAP原語實現(xiàn)Multiboot功能

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1664

    文章

    22509

    瀏覽量

    639526

原文標題:FPGA中利用ICAP原語實現(xiàn)Multiboot功能

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera Agilex FPGA與SoC實現(xiàn)更智能的AI

    的架構演進。該系列相較上一代性能提升高達 2 倍,在內(nèi)部基準測試位頻率突破 650 MHz,還通過優(yōu)化資源配置,實現(xiàn)了功耗與成本的顯著下降。
    的頭像 發(fā)表于 04-02 14:24 ?464次閱讀

    Xilinx FPGA輸入延遲原語介紹

    高速接口設計,時序收斂往往是工程師面臨的最大“噩夢”。當數(shù)據(jù)傳輸速率突破 800Mbps 時,微小的 PCB 走線差異都足以讓系統(tǒng)崩潰。本文將深度剖析 Xilinx 7 系列(IDELAYE2)與 UltraScale 系列(IDELAYE3)的底層原理,帶你徹底攻克
    的頭像 發(fā)表于 03-11 09:29 ?2283次閱讀
    Xilinx <b class='flag-5'>FPGA</b>輸入延遲<b class='flag-5'>原語</b>介紹

    【ALINX 教程】FPGA Multiboot 功能實現(xiàn)——基于 ALINX Artix US+ AXAU25 開發(fā)板

    系統(tǒng)級設計 階段的學習者 Multiboot 功能概述 基礎實驗,FPGA 通常通過 JTAG 下載 bitstream,這種方式掉電
    的頭像 發(fā)表于 01-05 15:41 ?1703次閱讀
    【ALINX 教程】<b class='flag-5'>FPGA</b> <b class='flag-5'>Multiboot</b> 功能<b class='flag-5'>實現(xiàn)</b>——基于 ALINX Artix US+ AXAU25 開發(fā)板

    為什么FPGA設計中使用MicroBlaze V處理器

    各類行業(yè)與應用,經(jīng)常能看到許多 FPGA 設計。一個非常常見的現(xiàn)象是:設計者常常用復雜的有限狀態(tài)機(FSM)來實現(xiàn) I2C、SPI、GPIO 時序控制等功能。
    的頭像 發(fā)表于 12-19 15:29 ?8582次閱讀
    為什么<b class='flag-5'>在</b><b class='flag-5'>FPGA</b>設計中使用MicroBlaze V處理器

    易靈思FPGA DSP原語使用方法

    現(xiàn)代數(shù)字信號處理(DSP)應用,FPGA(現(xiàn)場可編程門陣列)憑借其高度并行性、可定制性和靈活性,已成為加速信號處理任務的核心硬件平臺之一。
    的頭像 發(fā)表于 12-10 10:32 ?5827次閱讀
    易靈思<b class='flag-5'>FPGA</b> DSP<b class='flag-5'>原語</b>使用方法

    如何使用FPGA實現(xiàn)SRIO通信協(xié)議

    本例程詳細介紹了如何在FPGA實現(xiàn)Serial RapidIO(SRIO)通信協(xié)議,并通過Verilog語言進行編程設計。SRIO作為一種高速、低延遲的串行互連技術,高性能計算和嵌
    的頭像 發(fā)表于 11-12 14:38 ?6109次閱讀
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>SRIO通信協(xié)議

    FPGA設計中集成事件斷點的實現(xiàn)過程

    如果對處于全速(at-speed)運行下的FPGA調(diào)試,工程師現(xiàn)有通用“能力技術”基礎上,再增加“硬件斷點”功能,那么對高速運行FPGA,也就擁有像調(diào)試軟件程序類似的完整可觀測能力(Full Visibility)和可控制能力
    的頭像 發(fā)表于 11-07 11:20 ?5556次閱讀
    <b class='flag-5'>在</b><b class='flag-5'>FPGA</b>設計中集成事件斷點的<b class='flag-5'>實現(xiàn)</b>過程

    以太網(wǎng)通訊FPGA上的實現(xiàn)

    一、介紹本項目由于我們需要使用PC實時的向FPGA發(fā)送將要識別的圖片,所以我們最終選擇使用以太網(wǎng)來從PC向FPGA發(fā)送圖片并暫存在DDR,下面是對以太網(wǎng)協(xié)議和硬件
    發(fā)表于 10-30 07:45

    基于FPGA平臺的蜂鳥E203 JTAG debug出錯問題的解決思路

    固化存在的問題并不大,只需要按照硬件電路完成管腳的刪減和映射(約束)即可,這里重點說明一下debug出錯問題的解決思路。 我FPGA固化文件完成后,在上位機SDKdebug helloworld
    發(fā)表于 10-28 07:38

    如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。FPGA
    的頭像 發(fā)表于 10-22 17:21 ?4593次閱讀
    如何利用Verilog HDL<b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b>SRAM的讀寫測試

    使用VerilogFPGA實現(xiàn)FOC電機控制系統(tǒng)

    自動駕駛、電動滑板車、無人機甚至工業(yè)自動化領域,高性能電機控制是不可或缺的核心技術。而如果你對硬件有足夠的熱情,你會發(fā)現(xiàn):傳統(tǒng)用 MCU 實現(xiàn) FOC(Field-Oriented Control,磁場定向控制)也能“搬”到 FPGA
    的頭像 發(fā)表于 08-21 15:27 ?5643次閱讀
    使用Verilog<b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b>FOC電機控制系統(tǒng)

    FPGA機器學習的具體應用

    ,越來越多地被應用于機器學習任務。本文將探討 FPGA 機器學習的應用,特別是加速神經(jīng)網(wǎng)絡推理、優(yōu)化算法和提升處理效率方面的優(yōu)勢。
    的頭像 發(fā)表于 07-16 15:34 ?3115次閱讀

    如何使用FPGA通過CYUSB3014連接U盤?

    你好, 我考慮使用CYUSB3014擴展FPGA的USB接口,然后通過USB接口連接U盤,這種情況下需要FPGA+CYUSB3014實現(xiàn)
    發(fā)表于 07-16 07:34

    基于FPGA的壓縮算法加速實現(xiàn)

    本設計,計劃實現(xiàn)對文件的壓縮及解壓,同時優(yōu)化壓縮中所涉及的信號處理和計算密集型功能,實現(xiàn)對其的加速處理。本設計的最終目標是證明充分并行化的硬件體系結構
    的頭像 發(fā)表于 07-10 11:09 ?2615次閱讀
    基于<b class='flag-5'>FPGA</b>的壓縮算法加速<b class='flag-5'>實現(xiàn)</b>

    PLL技術FPGA的動態(tài)調(diào)頻與展頻功能應用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關鍵因素之一。FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術
    的頭像 發(fā)表于 06-20 11:51 ?2917次閱讀
    PLL技術<b class='flag-5'>在</b><b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應用
    开远市| 石屏县| 临夏市| 临清市| 汉川市| 德兴市| 宁陵县| 定安县| 仲巴县| 浦北县| 恩平市| 株洲市| 中阳县| 玉溪市| 泰安市| 泗水县| 桦南县| 鄂尔多斯市| 庆云县| 天津市| 郧西县| 泸西县| 库伦旗| 宁都县| 新河县| 垦利县| 孝义市| 富阳市| 平和县| 温泉县| 松滋市| 宁阳县| 秭归县| 泰安市| 龙游县| 时尚| 仪陇县| 霍林郭勒市| 大理市| 义乌市| 门头沟区|