日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado的XDC設置輸出延時問題

電子工程師 ? 來源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-06-09 17:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado 的XDC設置輸出延時

Vivado 的XDC設置輸出延時,用于輸出伴隨時鐘和數(shù)據(jù)的,數(shù)據(jù)是由系統(tǒng)時鐘125M驅(qū)動,伴隨時鐘是由125M經(jīng)過Pll相位移動-90度。

設置輸出時鐘時,參考時鐘選擇相移的那個,發(fā)現(xiàn)不起作用,沒有路徑。

如果選擇系統(tǒng)時鐘,分析后是系統(tǒng)時鐘的最大最小延時,沒有相位移動后的信息,這是什么問題?

伴隨時鐘創(chuàng)建的Create_generated_clock中的Set_output_delay如下:

1f6a0dfe-c576-11eb-9e57-12bb97331649.png

Txc1 是鎖相環(huán)移動相位后直接送到輸出管腳,Rxc1是驅(qū)動數(shù)據(jù)的。

數(shù)據(jù)輸出路徑以及對應的Clock的連接Schematic截圖

Txc是Rx經(jīng)過鎖相環(huán)再經(jīng)過oddr生成的

數(shù)據(jù)輸出是Rxc驅(qū)動Oddr打出來的

軟件認為這個時鐘沒有路徑,這個問題在ISE上也遇到過,軟件時鐘始終不認伴隨時鐘

A1

ISE約束和Vivado的約束用法不同,Create_generated_clock的source指定的net是哪一段,改為用get_pins指定的ODDR的C pin試試。Report_clocks結(jié)果查一下你的clock約束都生效了嗎?

Q2

指定Obuf的O管腳和Edit Constraints重新編輯后,約束成功了,請問原因是什么?create_generated_clock在set_output_delay約束的簽名,有時候把鎖相環(huán)輸出的bufg改成no buffer但是生成的網(wǎng)表里仍然有,關閉再打開就沒了,但時序分析路徑卻有這個bug。

A2

是不是synthesized design沒有reload?如果synthesized design 已經(jīng)是打開的情況下,修改設計重新synthesize,已經(jīng)打開的synthesized design會提示需要reload,否則是修改之前的結(jié)果

如果發(fā)生約束沒有約束上的問題,可以查一下messages窗口里的critical warning或warning,看是否有提到關于這條約束的問題。

也可以在synthesized design或者implemented design的tcl console里,report_timing用-from -to指定路徑起始點來report下相應path看是如何分析的,可以從分析結(jié)果看下是path不存在還是約束有問題。

如果用edit constraints重新編輯并保存就好了,很可能是原來手寫的約束哪里有問題

原文標題:本周一問 | Vivado 的XDC設置輸出延時

文章出處:【微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2208

    瀏覽量

    131981
  • Vivado
    +關注

    關注

    19

    文章

    860

    瀏覽量

    71428

原文標題:本周一問 | Vivado 的XDC設置輸出延時

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado中IP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?591次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    變頻器模擬輸出設置問題分析

    ?變頻器模擬輸出設置是工業(yè)自動化控制中常見的技術環(huán)節(jié),其穩(wěn)定性直接影響設備運行精度和系統(tǒng)可靠性。在實際應用中,模擬輸出異??赡苡捎布渲?、參數(shù)設置或外部干擾等多重因素導致,需結(jié)合具體現(xiàn)
    的頭像 發(fā)表于 01-24 07:34 ?462次閱讀

    通過vivado HLS設計一個FIR低通濾波器

    Vivado HLS是一款強大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?566次閱讀
    通過<b class='flag-5'>vivado</b> HLS設計一個FIR低通濾波器

    vivado中常用時序約束指令介紹

    vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發(fā)表于 01-20 16:15 ?668次閱讀

    交流延時電源

    交流延時電源
    的頭像 發(fā)表于 12-25 12:57 ?557次閱讀
    交流<b class='flag-5'>延時</b>電源

    AMD Vivado Design Suite 2025.2版本現(xiàn)已發(fā)布

    AMD Vivado Design Suite 2025.2 版本現(xiàn)已發(fā)布,新增對 AMD Versal 自適應 SoC 的設計支持,包含新器件支持、QoR 功能及易用性增強。
    的頭像 發(fā)表于 12-09 15:11 ?1378次閱讀

    FPGA初學者求助

    是按照特權同學的教程來配置的,唯一的區(qū)別就是我的vivado版本為2025.1,請各位大佬救救我,附上配置文件和xdc文件,配置文件:*附件:DDR3 IP介紹與配置.pdf xdc文件內(nèi)容(由于上傳不了.
    發(fā)表于 12-07 11:43

    vivado時序分析相關經(jīng)驗

    vivado綜合后時序為例主要是有兩種原因?qū)е拢?1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    VIVADO中對NICE進行波形仿真的小問題的解決

    分別如下圖 可以看到,輸出運算結(jié)果的pritnf函數(shù)被#ifdef所定義,所以我們?nèi)绻朐?b class='flag-5'>VIVADO的控制臺看到輸出結(jié)果,要先在main.c中定義DEBUG_INFO,如下圖 這樣,將編譯后生成的.verilog文件再用
    發(fā)表于 10-27 06:41

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時,有時需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado ip核的soc系統(tǒng)進行仿真。在這種情況下
    發(fā)表于 10-24 07:28

    Vivado浮點數(shù)IP核的一些設置注意點

    Vivado浮點數(shù)IP核的一些設置注意點 我們在vivado2018.3中使用了Floating-point(7.1)IP核,可以自定義其計算種類及多模式選擇。有時多種計算可以用同一個IP核實
    發(fā)表于 10-24 06:25

    探頭的延時介紹

    探頭的延時是指信號從被測點傳輸?shù)绞静ㄆ鬏斎攵说臅r間間隔,即信號經(jīng)過探頭的探針、傳輸電纜、內(nèi)部電路等路徑后,到達示波器采樣系統(tǒng)的總時間延遲,(以下討論低速信號情景,忽略示波器通道間ps級的延時誤差)。不同型號的探頭延時存在差異,尤
    的頭像 發(fā)表于 09-17 17:32 ?1015次閱讀
    探頭的<b class='flag-5'>延時</b>介紹

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1618次閱讀
    <b class='flag-5'>vivado</b>仿真時GSR信號的影響

    Vivado無法選中開發(fā)板的常見原因及解決方法

    對應的器件信息和約束文件(XDC),大大簡化工程初始化流程。然而,在某些情況下,我們可能會發(fā)現(xiàn) Vivado 的界面中無法選中目標開發(fā)板,導致只能手動選擇器件。那么,遇到這種情況該如何處理呢?
    的頭像 發(fā)表于 07-15 10:19 ?1990次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?1518次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果
    朝阳区| 桐梓县| 南陵县| 宁南县| 巴林右旗| 修武县| 剑川县| 张家界市| 合山市| 隆子县| 德州市| 浙江省| 西丰县| 江华| 共和县| 阿拉尔市| 湄潭县| 通海县| 托克托县| 措美县| 乌拉特后旗| 汉沽区| 从化市| 加查县| 康乐县| 黄山市| 五大连池市| 广昌县| 英吉沙县| 屯留县| 秭归县| 龙胜| 黑河市| 闸北区| 元氏县| 西安市| 淳安县| 萨嘎县| 灯塔市| 永顺县| 德阳市|