日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談Verilog-95、Verilog-2001與System Verilog之間的區(qū)別

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-06-21 14:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

發(fā)展歷史

1984年,Verilog開始作為一種專用的硬件建模語言使用,取得了相當大的成功。1990年,Cadence Design Systems公司將該語言面向公眾開放,作為試圖與VHDL相抗衡的競爭手段的一部分。1995年,Verilog成為IEEE標準1364-1995,也就是所謂的Verilog-95。

Verilog-95以后不斷演變,2001年成為IEEE的另一個標準1364-2001,即所謂的Verilog-2001。與過去的標準相比,它包含了很多擴展,克服了原來標準的缺點,并引入了一些新的語言特征。2005年,IEEE發(fā)布了1364-2005標準,稱為Verilog 2005。它修改了一些規(guī)范,并具有一些新的語言特征。

IEEE發(fā)布了一些System Verilog的標準。最新的標準是1800-2009,是在2009年發(fā)布的。System Verilog是Verilog的一個超集,旨在更好地支持設計驗證功能,提高仿真性能,使語言變得更加強大、更易于使用。

Verilog-2001是大多數(shù)FPGA設計者主要使用的Verilog版本,得到了所有的綜合和仿真工具支持。

Verilog-2001

Xilinx 的 XST 和其他 FPGA 綜合工具都有一個選項, 可啟用或禁用 Verilog-2001 標準。XST 使用-Verilog2001 命令行選項, 而 Synplify 使用“ set_option-vlog_std v2001 ” 命令。下面簡要概括了 Verilog-95 和 Verilog-2001 之間最主要的區(qū)別。

Verilog-2001 增加了對帶符號數(shù)補碼算術運算的支持。而在 Verilog-95 中, 開發(fā)者需要使用按位操作進行帶符號數(shù)的運算。Verilog-2001 中的相同功能可以使用內置操作符和關鍵字進行描述。在自動擴展‘bz 和’bx 賦值方面, Verilog-95 中的代碼:

wire [63:0] mydata = ‘bz;

將為 mydata [31:0]分配數(shù)值 z,并為 mydata [63:32]分配數(shù)值 0。而Verilog-2001將’bz和‘bx賦值擴展到變量的全部寬度。generate結構通過使用if/else/case語句,允許Verilog-2001控制實例和語句例化。通過使用generate結構,設計者可以很容易例化具有正確連接的一組實例。以下是使用generate結構的幾個例子。

/ / 一組實例module adder array(input [63:0] a,b, output [63:0] sum);generategenvar ix; for (ix=0; ix《=7; ix=ix+l) begin : adder_array adder add (a[8*ix+7 -:8], b[8*ix+7 -:8], sum[8*ix+7 - :8]); endendgenerateendmodule // adder

//arraymodule adder(input [7:0] a,b, output [7:0] sum ); assign sum = a + b;endmodule // adder// if.。。。。。.else 語句module adder_array(input [63:0] a,b, output [63:0] sum);

parameter WIDTH = 4;

generateif (WIDTH 《 64) begin : adder_gen2 assign sum[63 -: (64-WIDTH)] =’b0; adder # (WIDTH) adder1(a[WIDTH-1 -:WIDTH], b[WIDTH-1 -:WIDTH],sum[WIDTH-1 -: WIDTH]);endelse begin:adder_default adder # (64) adder1(a, b, sum);endendgenerateendmodule // adder_array

// case statementmodule adder_array(input [63:0] a,b, output [63:0] sum);generatecase (WIDTH) 1: begin : ease1 assign sum[63 -: 63] = ‘b0; adder #(WIDTH) adder1(a[0], b[0], sum[0]); end default: begin : def adder # (64) adder1(a, b, sum); endendcaseendgenerateendmodule // adder_array

Verilog-2001增加了對多維數(shù)組的支持。綜合工具對多維數(shù)組的綜合設置了一些限制。例如,XST支持的數(shù)組維數(shù)最多為2,不允許一次選擇多個數(shù)組元素。不能將多維數(shù)組傳遞給任務或函數(shù)。下面舉例說明如何描述一個256x16線網(wǎng)型元素的數(shù)組,寬度為4位。

wire [3:0] multi_dim_array [0:255][0:15];

更簡潔的端口說明如下所示。

/ / Verilog-95module adder(a,b,sum); input [7:0] a,b; output [7:0] sum;assign sum = a + b;endmodule // adder

// Verilog-2001module adder(input [7:0] a,b, output [7:0] sum ); assign sum = a + b;endmodule // adder

Verilog-2001增加了對指數(shù)或冪運算符“**”的支持。在許多應用中,例如用于計算存儲器的深度,這是非常方便的。

綜合工具支持指數(shù)時有一些限制。XST要求兩個操作數(shù)都是常數(shù),并且第二個數(shù)為非負數(shù)。數(shù)值x和z是不允許使用的。如果第一個操作數(shù)是2,則第二個數(shù)是可變的。公眾號:OpenFPGA

下面舉例說明如何使用指數(shù)。localparam BASE = 3, EXP = 4;assign exp_out2 = BASE**EXP;

/ / 該代碼綜合為移位寄存器assign exp_out1 = 2**exp_in;

使用逗號分隔敏感信號列表。// Verilog-95always @(a or b); sum = a + b;

/ / Verilog-2001always @(a,b); sum=a + b;always @(*); sum=a + b;

要求的線網(wǎng)型信號說明Verilog-95 要求所有不是端口且被連續(xù)賦值驅動的 1 位線網(wǎng)型信號必須要說明。這一要求在 Verilog-2001 中已被刪除。

取而代之的是, Verilog-2001 標準中增加了一個新的’default_nettype 編譯器指令。如果該指令被賦值為“none“,則必須聲明所有1位線網(wǎng)型信號。公眾號:OpenFPGA

/ / Verilog-95wire sum;assign sum = a+b;

// Verilog-2001wire sum; / / 不 需 要assign sum = a + b;

‘default_nettype nonewire sum; // 必須的assign sum = a + b;

System Verilog

System Verilog標準被設計為一個統(tǒng)一的硬件設計、規(guī)范和驗證語言。這是一個大型標準,由幾個部分組成,包括設計規(guī)范方法、嵌入式說明語言、函數(shù)覆蓋、面向對象編程及約束。System Verilog的主要目標是建立統(tǒng)一的設計和驗證環(huán)境,兼具VerilogVHDL和硬件驗證語言的最好功能及編譯優(yōu)勢。

System Verilog將多樣化的工具和方法進行合并,消除了軟件和硬件工程師在系統(tǒng)設計上的隔閡,以便共享成果。System Verilog中包含幾個現(xiàn)有Verilog規(guī)范的擴展,用于減少代碼行數(shù),鼓勵設計復用,并提高仿真性能。

同時,它還完全兼容以前的Verilog的各種版本。System Verilog得到多數(shù)商業(yè)模擬器的支持,包括ModelSim、VCS、NCSim等。System Verilog標準的可綜合部分能被Synplify和Precision綜合工具支持。設計綜合及驗證環(huán)境經(jīng)常要使用System Verilog和Verilog語言編寫。

頂層模塊既在Verilog中實現(xiàn),又在SystemVerilog中實現(xiàn)。這使得它與所有不支持System Verilog的FPGA綜合工具相兼容。該設計可以很容易地與System Verilog編寫的驗證庫集成在一起。以下簡要概述System Verilog的一些獨特功能。公眾號:OpenFPGA數(shù)據(jù)類型

2個狀態(tài)的數(shù)據(jù)類型接受數(shù)值0和1。4個狀態(tài)的數(shù)據(jù)類型接受數(shù)值0、1、z和x。System Verilog提供了創(chuàng)建信號和變量的自定義分組,這類似于C語言。自定義分組定義了以下功能:類型定義、枚舉類型、結構、合并和靜態(tài)強制類型轉換casting)。下面的例子中使用了幾個System Verilog的數(shù)據(jù)類型。

bit x;enum {STATE1, STATE2, STATE3} state;typedef enum{ red=0,green,yellow } Colors;integer a,b; a=green*3 // 3賦值給a b = yellow+green;struct { bit [31:0] characteristic; bit [31:0] mantissa; } float_num;float_num.characteristic = 32’h1234_5678;float num.mantissa = 32‘h0000_0010;typedef union{ int u1; shortint u2;} my_union;

System Verilog 提供了強類型功能,以避免困擾 Verilog 設計的多種解譯和條件競爭。端口連接SystemVerilog提供了“.name”和隱含的“.*”方法來描述端口連接,這大大壓縮了代碼長度。公眾號:OpenFPGA

/ / Verilogadder_add (a,b,sum);// SystemVerilogadder_add (.a,.b,.sum);adder_add (。 *);

interface 和 modportSystem Verilog中的interface(接口)和modport(模塊端口)說明模塊實例之間的端口列表和互連。下面給出一個簡單的例子。

/ / 定 義 接 口interface adder_if; logic [7:0] a, b; logic [7:0] sum;endinterface: adder_if

module top;/ / 例 化 接 口 adder_if adder_if1(); adder_if adder_if2();/ / 將 接 口連接到模塊實例 adder add1(adder_if1); adder add2 (adder_if2);endmodulemodule adder(adder_if if);/ / 訪 問 接 口 assign if.sum = if.a + if.b;endmodule / / adder

面向對象編程(OOP)System Verilog可以更好地支持面向對象編程(OOP)。OOP通過建立帶自包含功能的數(shù)據(jù)結構而提高了抽象層次,這種數(shù)據(jù)結構允許數(shù)據(jù)封裝(encapsulation)隱藏實現(xiàn)細節(jié)和增強代碼的復用。

約束、覆蓋和隨機度System Verilog為覆蓋驅動驗證(coverage-driven verification)、定向(directed)和約束隨機測試平臺(constrained random testbench)開發(fā)提供了廣泛的支持。斷言斷言(assertion)通過在設計中設置多個觀測點進行功能覆蓋。

通常,RTL設計者和驗證工程師都會在設計中使用它。斷言既可以放在RTL代碼之內,也可以放在RTL代碼之外。放在里面使更新和管理更加容易,放在外面使代碼的可綜合和行為部分保持獨立。System Verilog提供斷言規(guī)范,可用于許多ASIC設計驗證的環(huán)境中。

System Verilog斷言可用于設計的多個方面:變量說明、條件語句、內部接口和狀態(tài)機。公眾號:OpenFPGA斷言得到了一些商業(yè)模擬器的支持,如ModelSim和VCS。System Verilog斷言規(guī)范的一小部分子集支持可綜合斷言。遺憾的是,只有極少數(shù)的FPGA設計工具支持可綜合斷言。其中的一個是Synopsys Identify Pro,它具有斷言綜合和調試功能。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1664

    文章

    22509

    瀏覽量

    639540
  • IEEE
    +關注

    關注

    7

    文章

    418

    瀏覽量

    50409
  • Verilog
    +關注

    關注

    31

    文章

    1374

    瀏覽量

    114736
  • 代碼
    +關注

    關注

    30

    文章

    4977

    瀏覽量

    74419

原文標題:Verilog 版本:Verilog-95、Verilog-2001與System Verilog區(qū)別簡談

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Verilog HDL語法學習筆記

    Verilog HDL 語 言 最 初 是 作為 Gateway Design Automation 公 司 ( Gateway DesignAutomation 公司后來被著名的 Cadence Design Systems 公司收購)模擬器產(chǎn)品開發(fā)的硬件建模語言。
    的頭像 發(fā)表于 03-04 15:04 ?5822次閱讀
    <b class='flag-5'>Verilog</b> HDL語法學習筆記

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?747次閱讀
    FPGA 入門必看:<b class='flag-5'>Verilog</b> 與 VHDL 編程基礎解析!

    請問測試用例.verilog文件是怎么生成的呢?

    在仿真時可以通過添加.verilog文件,直接讀入ITCM中,從而在仿真時我們就可以知道處理器的運行結果,例如打印hello_world字樣。
    發(fā)表于 11-11 07:56

    verilog testbench中運行測試用例時,運行到make run_test出錯怎么解決?

    按照胡老師書上的在verilog testbench中運行測試用例時,在運行到make run_test步驟時出錯,查了很多方案沒有解決。
    發(fā)表于 11-11 06:52

    你覺得哪個軟件寫verilog體驗最好?有什么優(yōu)勢?

    你覺得哪個軟件寫verilog體驗最好?有什么優(yōu)勢?請在評論區(qū)留言跟大家分享一下吧。
    發(fā)表于 11-10 07:47

    如果將蜂鳥的risc-v移植到其他的fpga中想實現(xiàn)一些外設功能有什么辦法?可以不用操作系統(tǒng)直接添加verilog代碼嗎?

    請問如果將蜂鳥的risc-v移植到其他的fpga中想實現(xiàn)一些外設功能有什么辦法?可以不用操作系統(tǒng)直接添加verilog代碼嗎?
    發(fā)表于 11-10 06:35

    請問verilog文件開頭部分的@00080000是什么意思?

    請問verilog文件開頭部分的@00080000是什么意思??
    發(fā)表于 11-06 08:10

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE進行設置,實現(xiàn)將c
    發(fā)表于 11-05 07:07

    芯來e203移植開發(fā)分享(二)——仿真文件簡述與itcm固化程序

    可以在makefile中設置自己想要仿真的testcase,這里使用的rv32ui-p-add.verilog,這里我們把的這個文件復制的上次分享建立的文件testcase中,讀取仿真。 仿真主要流程
    發(fā)表于 10-27 06:04

    基于MCU200T的蜂鳥E203不上板跑分教程

    : (1)System文件 地址:e203_hbirdv2-master/e203_hbirdv2-master/fpga/mcu200t/src/system.v (這里我們選用的是mcu200t
    發(fā)表于 10-24 11:54

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對.dasm文件中自定義指令反匯編結果分析

    硬件設計需要.verilog文件來運行加NICE后的tb仿真、軟件組需要.dasm來確定自定義指令有無被正確編譯。今天,我們來分享一下NucleiStudio如何生成.verilog文件和.dasm
    發(fā)表于 10-24 06:33

    Demo_NICE軟件源碼解讀及應用

    : riscv-nuclei-elf-objcopy-O verilog "${BuildArtifactFileBaseName}.elf""
    發(fā)表于 10-23 08:30

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA中實現(xiàn)SRAM讀寫測試,包括設計SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?4593次閱讀
    如何利用<b class='flag-5'>Verilog</b> HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    為什么我選擇VHDL入門

    在群里交流提問的時候,大家總是驚訝并疑惑:為什么我要選擇 VHDL入門?因為好像 99% 搞 FPGA 開發(fā)的人都在用 Verilog。 我的選擇,是通過網(wǎng)上搜索的討論而做出的,為了留存,我這里水一
    的頭像 發(fā)表于 06-25 11:18 ?1430次閱讀
    為什么我選擇VHDL入門

    SVA斷言的用法教程

    SVA是System Verilog Assertion的縮寫,即用SV語言來描述斷言。斷言是對設計的屬性的描述,用以檢查設計是否按照預期執(zhí)行。
    的頭像 發(fā)表于 05-15 11:39 ?3813次閱讀
    SVA斷言的用法教程
    读书| 平利县| 九龙城区| 水富县| 武汉市| 长治县| 石嘴山市| 桦南县| 合山市| 定结县| 勃利县| 通辽市| 安溪县| 石棉县| 金川县| 双桥区| 孟州市| 呼伦贝尔市| 天台县| 黄浦区| 横峰县| 四会市| 吴桥县| 东乡| 集安市| 且末县| 巍山| 远安县| 余干县| 绥棱县| 张家川| 榆林市| 汤原县| 陆良县| 鄂托克旗| 宝鸡市| 乌兰察布市| 延边| 本溪| 永平县| 金溪县|