日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx SelectIO IP的GUI參數(shù)詳解及應(yīng)用設(shè)計

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-07-02 17:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

雷達(dá)信號處理離不開高速ADC/DAC的使用,而高速ADC/DAC的信號處理對時序的要求非??量?。Xilinx SelectIO IP的出現(xiàn)滿足了大多數(shù)芯片對于時序的處理需求,開發(fā)者可以高效的完成ADC/DAC驅(qū)動設(shè)計。

本文主要針對Xilinx SelectIO IP的GUI(圖形用戶界面),對每個參數(shù)進(jìn)行詳細(xì)解釋,理解其中的內(nèi)涵,快速完成驅(qū)動設(shè)計。下文詳細(xì)講述各個參數(shù)含義,內(nèi)容上有些枯燥,后續(xù)進(jìn)行FPGA設(shè)計實(shí)戰(zhàn),理論與實(shí)際相結(jié)合。

介紹

Xilinx SelectI IP是一個VHDL/Veilog封裝文件,根據(jù)用戶配置生成實(shí)例化的I/O邏輯,滿足了輸入SERDES、輸出SERDES和延遲模塊的應(yīng)用要求。另外,它也可以例化生成所需的I/O時鐘原語,將它連接到I/O引腳。

特色

支持輸入、輸出或雙向總線,數(shù)據(jù)總線寬達(dá)16位,滿足絕大多數(shù)器件的設(shè)計要求;

創(chuàng)建驅(qū)動I/O所需的時鐘電路邏輯,分為內(nèi)部時鐘或外部時鐘電路邏輯;

可選數(shù)據(jù)或時鐘延遲插入,對數(shù)據(jù)信號進(jìn)行同步或數(shù)據(jù)信號與時鐘信號之間進(jìn)行同步;

支持單、雙數(shù)據(jù)速率,實(shí)現(xiàn)信號與數(shù)據(jù)的相互轉(zhuǎn)換;

支持多種數(shù)據(jù)總線標(biāo)準(zhǔn):芯片對芯片、相機(jī)接收器、相機(jī)發(fā)射器、數(shù)字視覺接口(DVI)接收接口、發(fā)送接口和串行千兆媒體獨(dú)立接口(SGMII);

產(chǎn)品說明書

SelectIO接口提供了源代碼HDL,包括輸入、輸出或雙向總線I/O電路,緩沖區(qū),任何所需的延遲元件,ISERDES和OSERDES、寄存器和I/O時鐘驅(qū)動的實(shí)現(xiàn)。電路設(shè)計包含兩個主要組件:時鐘緩沖和處理,以及數(shù)據(jù)路徑。

2924faea-d9e2-11eb-9e57-12bb97331649.png

SelectIO內(nèi)部框圖

時鐘緩沖和處理

SelectIO向?qū)еС謱r鐘I/O邏輯使用BUFG或BUFIO2。一個帶有BUFIO2原語的輸入數(shù)據(jù)如下圖所示??梢詾檩斎霑r鐘添加插入延遲。

29462030-d9e2-11eb-9e57-12bb97331649.png

I/O網(wǎng)絡(luò)時鐘連接

數(shù)據(jù)路徑

SelectIO向?qū)椭贗/O中實(shí)例化和配置組件互連。你可以選擇:

使用或繞過延遲功能。

通過使用輸入SERDES或輸出SERDES來使用串并轉(zhuǎn)換/并串轉(zhuǎn)換功能。

支持雙數(shù)據(jù)速率(DDR)數(shù)據(jù)。

為單速率數(shù)據(jù)使用I/O寄存器。

2952d28a-d9e2-11eb-9e57-12bb97331649.png

數(shù)據(jù)流細(xì)節(jié)

標(biāo)準(zhǔn)

該接口支持下列I/O標(biāo)準(zhǔn)。

單端信號:??HSTL_I, HSTL_II, HSTL_III, HSTL_I_18, HSTL_II_18, HSTL_III_18, HSTL_I_12, LVCMOS33, LVCMOS25, LVCMOS18, LVCMOS15, LVCMOS12, SSTL15SSTL18_I, SSTL18_II

差分信號:??DIFF HSTL I, DIFF HSTL I 18, DIFF HSTL II, DIFF HSTL II 18, DIFFSSTL15, DIFF SSTL18 I, DIFF SSTL18 II, LVDS25, TMDS_33, MINI_LVDS_25, PPDS_25,BLVDS_25、LVDS RSDS_25

295b79da-d9e2-11eb-9e57-12bb97331649.png

SelectIO單端輸入輸出電平

29739d12-d9e2-11eb-9e57-12bb97331649.png

SelectIO差分輸入輸出電平

更多關(guān)于Select IO邏輯資源的詳細(xì)介紹(比如LOGIC、DELAY、DELAYCTRL、SERDES等),請閱讀ug471_7Series_SelectIO.pdf

設(shè)計流程

本章描述了定制和生成核、約束核和的仿真、合成和實(shí)現(xiàn)步驟。

Data Bus Setup

297ff31e-d9e2-11eb-9e57-12bb97331649.png

Data Bus Setup界面

Interface Template

選擇向?qū)еС諷GMII, DVI接收器,DVI發(fā)射器,Camera link接收器數(shù)據(jù)總線格式,攝像頭連接發(fā)射器和芯片對芯片接口。SelectIO接口向?qū)H為上面提到的所有接口配置數(shù)據(jù)引腳。一般選擇Custom或者Chip to Chip來完成高速ADC、DAC芯片或者AD/DA芯片的時序設(shè)計。

Data Bus Direction

總線的方向可以選擇。選擇向?qū)еС州斎耄敵?,雙向和單獨(dú)的I/O總線。單獨(dú)的輸入和輸出選項(xiàng)創(chuàng)建獨(dú)立的輸入和輸出引腳。開發(fā)者根據(jù)所用芯片的引腳實(shí)際方向進(jìn)行選擇。

Data Rate

如果數(shù)據(jù)在上升沿觸發(fā)時,請選擇SDR。如果上升沿與下降沿都觸發(fā),選擇DDR。數(shù)據(jù)速率的選擇影響序列化因子限制。

Serialization Factor

如果選擇了序列化因子,將實(shí)例化ISERDESE2(串并轉(zhuǎn)換器)和/或OSERDESE2(并串轉(zhuǎn)換器)。所有數(shù)據(jù)由時間片,然后從右到左連接。例如,假設(shè)輸出數(shù)據(jù)總線是8位寬的,序列化因子為4。如果數(shù)據(jù)在引腳上顯示為:00,01、02、03時,呈現(xiàn)給設(shè)備的數(shù)據(jù)將為03020100。如果選擇了10或14的序列化因子,那么每個I/O將實(shí)例化兩個SERDES塊因?yàn)槊總€SERDES的最大序列化能力是8:1。當(dāng)數(shù)據(jù)速率為SDR時,序列化因子的可能值為2-8。當(dāng)數(shù)據(jù)速率為DDR時,序列化因子可設(shè)置為4、6、8、10或14。Bitslip對于網(wǎng)絡(luò)模式總是啟用功能。如果不是,則將此引腳綁定到邏輯0。

如果所用ADC/DAC芯片為串行數(shù)據(jù)輸入輸出,選擇序列化因子,可以方便的實(shí)現(xiàn)串并、并串?dāng)?shù)據(jù)之間的轉(zhuǎn)換。

298b376a-d9e2-11eb-9e57-12bb97331649.png

串行數(shù)據(jù)時序

如果選擇了序列化因子,IP自動生成ISERDESE2或者OSERDESE2,IP引腳會多出Bitslip,其用來實(shí)現(xiàn)并行數(shù)據(jù)的邊界對齊。比如串行輸入的8bit的數(shù)據(jù),經(jīng)過ISERDESE2后,得到8bit的并行數(shù)據(jù),但這并行數(shù)據(jù)可能存在前后8bit數(shù)據(jù)之間的錯位,也即無法正確判斷最高位、最低位, Bitslip就是用來找到并行數(shù)據(jù)的邊界。

下圖展示了Bitslip是如何確定并行數(shù)據(jù)的邊界:對于SDR模式,Bitslip使能1次,則數(shù)據(jù)會左移1次,對于8bit并行數(shù)據(jù),移動8次完成一個循環(huán),可以這樣無止境的循環(huán)。對于DDR模式,Bitslip工作方式不同,Bitslip使能1次,數(shù)據(jù)會右移1次或者左移3次,兩者交替進(jìn)行,同樣移動8次完成一個循環(huán)。

29a0c80a-d9e2-11eb-9e57-12bb97331649.png

不同模式Bitslip操作

External Data Width

芯片的并行輸入、輸出引腳的數(shù)目,比如:并行16位ADC芯片,數(shù)據(jù)寬度填寫16。

I/O Signaling

所有的I/O信號標(biāo)準(zhǔn)都顯示為所選擇的I/O信號類型。根據(jù)實(shí)際外部芯片ADC/DAC引腳的實(shí)際信號類型進(jìn)行設(shè)置。

Input DDR Data Alignment

OPPOSITE_EDGE

上升沿觸發(fā)的數(shù)據(jù)通過輸出端Q1呈現(xiàn),下降沿觸發(fā)的數(shù)據(jù)通過輸出端Q2呈現(xiàn)。

29ace28e-d9e2-11eb-9e57-12bb97331649.png

OPPOSITE_EDGE模式

SAME_EDGE

在時序圖中,同一時刻輸出對Q1和Q2不再是D0A和D1A,而是第一對呈現(xiàn)的是一對D0A和(不關(guān)心),然后下一個時鐘輸出一對D2A和D1A。

29c50c42-d9e2-11eb-9e57-12bb97331649.png

SAME_EDGE模式

SAME_EDGE_PIPELINED

輸出對Q1和Q2在同一時刻輸出。

29eacd74-d9e2-11eb-9e57-12bb97331649.png

SAME_EDGE_PIPELINED模式

Clock Setup

29f5eae2-d9e2-11eb-9e57-12bb97331649.png

Clock Setup界面

External Clock

如果在輸出數(shù)據(jù)路徑上設(shè)置了任何延遲,則將同樣的延遲分配給時鐘,使數(shù)據(jù)和時鐘保持同步。

Internal Clock

如果你的時鐘來自時鐘輸出模塊,你會想要選擇內(nèi)部時鐘,但是需要確保實(shí)例化一個MMCM來驅(qū)動時鐘。

Clocking Signaling

您可以為輸入時鐘指定信令類型和標(biāo)準(zhǔn)。I / O信號標(biāo)準(zhǔn)將嵌入所提供的HDL源代碼。

Data And Clock Delay

2a04299a-d9e2-11eb-9e57-12bb97331649.png

Data And Clock Delay界面

Delay Type

FIXED

在固定延遲模式下,延遲值由屬性IDELAY_VALUE確定。一旦設(shè)置,該值不能為改變了。在此模式下使用時,必須實(shí)例化IDELAYCTRL原語。

VARIABLE

在可變延遲模式下,延遲值可以通過控制信號CE和INC配置。在此模式下使用,IDELAYCTRL原語必須實(shí)例化。

2a11d9b4-d9e2-11eb-9e57-12bb97331649.png

VARIABLE模式延時控制

VAR_LOAD

IDELAY tap可以通過5輸入位CNTVALUEIN[4:0]設(shè)置。當(dāng)LD脈沖時,CNTVALUEIN[4:0]的值將是新值。作為這個功能的結(jié)果,IDELAY_VALUE屬性是忽略了。在此模式下使用時,必須實(shí)例化IDELAYCTRL原語。

2a1b00ca-d9e2-11eb-9e57-12bb97331649.png

VAR_LOAD模式延時控制

Include DELAYCTRL

只適用于固定/可變的延遲。如果選中,則包含IODELAYCTRL在設(shè)計中實(shí)例化。

Include Global Buffer

如果選中,則在設(shè)計中實(shí)例化BUFG。當(dāng)未選擇包含DELAYCTRL時,沒有啟用BUFG以供選擇。

Enable DELAY High Performance

如果啟用,則設(shè)置IDELAY塊的HIGH_PERFORMANCE_MODE屬性為true,否則設(shè)置值為false。

文章出處:【微信公眾號:FPGA之家】

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7950

    瀏覽量

    557022
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131979
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2856

    瀏覽量

    197668

原文標(biāo)題:Xilinx SelectIO IP使用說明(一)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于Xilinx K7 325t的千兆網(wǎng)UDP協(xié)議實(shí)現(xiàn)小記

    基于xilinx k7 325t實(shí)現(xiàn)的千兆網(wǎng)udp協(xié)議,只需要設(shè)置好IP,端口,就可以直接給數(shù)據(jù),基本等同于透傳,可以不用管底層協(xié)議。
    的頭像 發(fā)表于 04-27 15:04 ?117次閱讀
    基于<b class='flag-5'>Xilinx</b> K7 325t的千兆網(wǎng)UDP協(xié)議實(shí)現(xiàn)小記

    Xilinx FPGA中的混合模式時鐘管理器MMCME2_ADV詳解

    在 FPGA 的浩瀚宇宙中,時鐘系統(tǒng)不僅是驅(qū)動邏輯運(yùn)轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clocking Wizard IP 核點(diǎn)點(diǎn)鼠標(biāo),往往會在面對復(fù)雜的時序收斂、動態(tài)頻點(diǎn)切換或低
    的頭像 發(fā)表于 04-10 11:20 ?237次閱讀
    <b class='flag-5'>Xilinx</b> FPGA中的混合模式時鐘管理器MMCME2_ADV<b class='flag-5'>詳解</b>

    GINKGO MICRO 銀杏微半導(dǎo)體MOS管在汽車車燈的應(yīng)用參數(shù)詳解與選型指南

    GINKGO MICRO 銀杏微半導(dǎo)體MOS管在汽車車燈的應(yīng)用參數(shù)詳解與選型指南 一、概述 汽車車燈已全面進(jìn)入LED/矩陣/像素化時代, MOSFET 作為車燈驅(qū)動、調(diào)光、保護(hù)、升壓/降壓核心開關(guān)
    的頭像 發(fā)表于 03-12 17:59 ?1185次閱讀
    GINKGO MICRO 銀杏微半導(dǎo)體MOS管在汽車車燈的應(yīng)用<b class='flag-5'>參數(shù)</b><b class='flag-5'>詳解</b>與選型指南

    分享SD卡協(xié)議、分類及IP設(shè)計詳解

    SCR 初始化流程 數(shù)據(jù)傳輸流程 卡狀態(tài)跳轉(zhuǎn)表 傳輸數(shù)據(jù)格式 CRC 時序要求 參數(shù) 命令及響應(yīng) 讀操作 寫操作 接口時序 超時條件 IP 設(shè)計 SPI 模式 IP 例化界面 IP
    發(fā)表于 10-30 17:14

    恩智浦GUI Guider 1.10.0正式上線

    GUI Guider 1.10.0正式上線啦!新版本軟件帶來了更智能的UI開發(fā)工具、更高效的圖片資源性能優(yōu)化,以及更廣泛的開發(fā)板支持。
    的頭像 發(fā)表于 10-27 09:18 ?1893次閱讀

    基于E203的DMA ip的使用

    1.BD設(shè)計 2.AXI DMA寄存器 編寫SDK代碼,需要根據(jù)xilinx的官方例程和dma ip使用手冊進(jìn)行寄存器的配置。 重要寄存器: MM2S S2MM
    發(fā)表于 10-22 06:00

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項(xiàng),比如flash與FPGA的上電時序。
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文<b class='flag-5'>詳解</b><b class='flag-5'>xilinx</b> 7系列FPGA配置技巧

    GUI設(shè)計】顏色對GUI的影響

    【LabviewGUI】顏色對GUI的影響 GUI最后一期了 后面回歸主線
    發(fā)表于 08-26 04:51

    GUI Guider全新優(yōu)化方案GUI xTurbo-VeloRender初體驗(yàn):基于i.MX RT平臺的LVGL渲染能力突破

    ,并在GUI Guider V1.9.1及以后版本工具中支持基于該技術(shù)方案不斷衍生出來的最新成果。 該技術(shù)方案旨在將恩智浦在GUI領(lǐng)域深耕多年的經(jīng)驗(yàn),結(jié)合自身的MCU控制器IP底層技術(shù),轉(zhuǎn)化為能夠顯著提升用戶
    的頭像 發(fā)表于 07-10 09:21 ?4057次閱讀
    <b class='flag-5'>GUI</b> Guider全新優(yōu)化方案<b class='flag-5'>GUI</b> xTurbo-VeloRender初體驗(yàn):基于i.MX RT平臺的LVGL渲染能力突破

    IP防水各等級詳解

    在工業(yè)生產(chǎn)中,尤其是那些需要在戶外使用的電子電器產(chǎn)品,設(shè)備的防塵防水能力是極其重要的。這種能力通常通過自動化儀表設(shè)備的外殼防護(hù)等級來衡量,也就是我們常說的IP代碼。IP代碼是國際防護(hù)等級的縮寫,它是
    的頭像 發(fā)表于 06-11 12:53 ?3967次閱讀
    <b class='flag-5'>IP</b>防水各等級<b class='flag-5'>詳解</b>

    EtherNet/IP轉(zhuǎn)DeviceNet協(xié)議網(wǎng)關(guān)詳解

    一,設(shè)備主要功能 疆鴻智能JH-DVN-EIP本產(chǎn)品是自主研發(fā)的一款EtherNet/IP從站功能的通訊網(wǎng)關(guān)。該產(chǎn)品主要功能是連接DeviceNet總線和EtherNet/IP網(wǎng)絡(luò),本網(wǎng)關(guān)
    的頭像 發(fā)表于 06-06 13:57 ?889次閱讀
    EtherNet/<b class='flag-5'>IP</b>轉(zhuǎn)DeviceNet協(xié)議網(wǎng)關(guān)<b class='flag-5'>詳解</b>

    ip6808參數(shù)詳細(xì)解釋

    IP6808芯片憑借其卓越性能和寬幅電壓設(shè)計成為無線充電領(lǐng)域的核心解決方案。通過創(chuàng)新的PID控制算法,IP6808實(shí)現(xiàn)了高效能、高精度的電力調(diào)度和能耗控制,能支持多協(xié)議兼容架構(gòu),包括WPC Qi v1.2.4標(biāo)準(zhǔn)。
    的頭像 發(fā)表于 05-24 08:57 ?2010次閱讀
    <b class='flag-5'>ip</b>6808<b class='flag-5'>參數(shù)</b>詳細(xì)解釋

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該
    的頭像 發(fā)表于 05-14 09:36 ?1305次閱讀

    AWTK,開啟屬于你的GUI之美

    在當(dāng)今數(shù)字化時代,軟件界面設(shè)計的高效性和一致性至關(guān)重要。本文將探討GUI設(shè)計從傳統(tǒng)代碼編寫到所見即所得工具的演變,并介紹AWTK如何通過一致的渲染技術(shù),為開發(fā)者帶來高效且直觀的開發(fā)體驗(yàn)。傳統(tǒng)GUI
    的頭像 發(fā)表于 05-13 11:31 ?1468次閱讀
    AWTK,開啟屬于你的<b class='flag-5'>GUI</b>之美

    ip6806芯片的詳細(xì)參數(shù)解析

    本文深入解析了英集芯IP6806無線充電發(fā)射端控制芯片的技術(shù)細(xì)節(jié),包括其基礎(chǔ)架構(gòu)、核心參數(shù)、功能特性、應(yīng)用場景以及智能控制和安全防護(hù)功能。其輸入電壓范圍寬,輸出功率高,效率高,過壓、過流、過溫保護(hù)機(jī)制完善,兼容性強(qiáng)。
    的頭像 發(fā)表于 05-10 09:03 ?2650次閱讀
    <b class='flag-5'>ip</b>6806芯片的詳細(xì)<b class='flag-5'>參數(shù)</b>解析
    武鸣县| 温州市| 柯坪县| 鸡东县| 宾川县| 开平市| 阿图什市| 玛沁县| 宣汉县| 合江县| 比如县| 信阳市| 库尔勒市| 定西市| 乌兰县| 会泽县| 山丹县| 五台县| 乌兰察布市| 汉源县| 陈巴尔虎旗| 黔江区| 扎兰屯市| 林甸县| 隆子县| 什邡市| 康马县| 海安县| 阳曲县| 蒙城县| 安达市| 嫩江县| 满城县| 株洲县| 日喀则市| 石屏县| 湖南省| 洱源县| 罗城| 五华县| 汉阴县|