日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

JTAG簡介 JTAG和SWD之間的區(qū)別

FPGA之家 ? 來源:知曉編程 ? 作者:知曉編程 ? 2021-07-23 17:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01JTAG簡介

JTAG(JointTest ActionGroup)是一個接口,為了這個接口成立了一個小組叫JTAG小組,它成立于1985年。在1990年IEEE覺得一切妥當,于是發(fā)布了IEEE Standard 1149.1-1990,并命名為Standard Test Access Port and Boundary-ScanArchitecture,這就是大名鼎鼎的JTAG了。

JTAG的三大功能你知道嗎,響當當?shù)模?/p>

1.下載器,即下載軟件到FLASH里。

2. DEBUG,跟醫(yī)生的聽診器似的,可探聽芯片內(nèi)部小心思。

3. 邊界掃描,可以訪問芯片內(nèi)部的信號邏輯狀態(tài),還有芯片引腳的狀態(tài)等等。

JTAG根本沒有標準的接口定義,甚至每家公司定義都不一樣。在ARM的《系統(tǒng)和接口設計參考》文檔中

文檔下載地址:

鏈接:https://pan.baidu.com/s/13aQXOXR73_wiERz2kwN15w

提取碼:xaaf

(提示:公眾號不支持外鏈接,請復制鏈接到瀏覽器下載)

這篇文檔列舉了不同的JTAG接口

而我們經(jīng)常在互聯(lián)網(wǎng)看到的下圖,是SEGGER公司的Jlink的JTAG接口。

d88ba2c6-eb90-11eb-a97a-12bb97331649.jpg

J-Link是德國SEGGER公司推出基于JTAG的仿真器。簡單地說,是給一個JTAG協(xié)議轉(zhuǎn)換盒,即一個小型USB到JTAG的轉(zhuǎn)換盒,其連接到計算機用的是USB接口,而到目標板內(nèi)部用的還是jtag協(xié)議。它完成了一個從軟件到硬件轉(zhuǎn)換的工作。

同時Jlink也是個人覺的最流行的調(diào)試器。通過《系統(tǒng)和接口設計參考》可知,這個ARM官方的JTAG20pin并不相同。

在這里希望大家明白,ARM,Jlink,JTAG之間的關系。

使用頻率也挺高的ST-linkV2的接口由上文可知,這也是ST公司自己定義的接口

Ulink、CMSIS_DAP和其他STM32仿真器是一樣的道理。

02JTAG介紹

邊界測試:

舉個例子你有兩個芯片,這兩個芯片之間連接了很多很多的線,怎么確保這些線之間的連接是OK的呢,用JTAG,它可以控制所有IC的引腳。這叫做芯片邊界測試。

d8f98764-eb90-11eb-a97a-12bb97331649.png

在JTAG接口中,最常用的信號有四個,分別是TCK/TMS/TDO/TDI。JTAG接口可以一對一的使用,也可以組成菊花鏈的一對多拓撲結構,兩種拓撲結構如下圖所示。多核的芯片,其芯片內(nèi)部已經(jīng)接成了菊花鏈的形式。

d905779a-eb90-11eb-a97a-12bb97331649.png

JTAG的菊花鏈還有很多玩法

CPUFPGA制造商允許JTAG用來端口debug;FPGA廠商允許通過JTAG配置FPGA,使用JTAG信號通入FPGA核。

03JTAG和SWD

SWD接口:串行調(diào)試(SerialWireDebug),應該可以算是一種和JTAG不同的調(diào)試模式,最直接的體現(xiàn)在調(diào)試接口上,與JTAG的20個引腳相比,SWD只需要4(或者5)個引腳。

VCC、SWDIO、SWCLK、GND(有些情況,也加上了RESET腳)。

SWD和傳統(tǒng)的調(diào)試方式區(qū)別:

SWD模式比JTAG在高速模式下面更加可靠。在大數(shù)據(jù)量的情況下面JTAG下載程序會失敗,但是SWD發(fā)生的幾率會小很多?;臼褂肑TAG仿真模式的情況下是可以直接使用SWD模式的,只要你的仿真器支持,所以推薦大家使用這個模式。

當CPU的GPIO不夠用的時候,可以使用SWD仿真,這種模式支持更少的引腳。

在硬件PCB的體積有限的時候推薦使用SWD模式,它需要的引腳少,當然需要的PCB空間就小,可以選擇一個很小的2.54間距的5芯端子做仿真接口。

Keil環(huán)境下Jlink調(diào)試器的JTAG模式和SWD模式

IAR環(huán)境下Jlink調(diào)試器的JTAG模式和SWD模式

Jlink的JTAG模式和SWD模式對比圖

d9dd2924-eb90-11eb-a97a-12bb97331649.png

04關于Vref引腳

上面我們提到Vref引腳,屬于IO接口的電源域,目的是為了使芯片邏輯電平與調(diào)試器的邏輯電平一致,避免邏輯錯誤,甚至對設備造損壞。

在Jlink上有Vref的跳線帽。

三個排針:①是NC,②是Vref,是和輸出的1腳相連的,③是3.3V

如果要Jlink的1腳Vref輸出3.3V,直接將②和③短接即可。

05關于TRST引腳

JTAG定義中的TRST引腳,用來復位TAP控制器的。在STM32系列單片機中,并沒有TRST引腳,名字為NJTRST。

以STM32F207為例,NJTRST引腳在JTAG和SWD模式中的說明。

STM32F207的SWJI/O引腳可用性

06RESET引腳作用

在一些STM32的產(chǎn)品仿真時使用4線的SWD模式,發(fā)布版通常會將JTAG口設置為普通IO,或者由于管腳不夠用,在發(fā)布版用作其他用途。我們在調(diào)試發(fā)布版,因為禁止了JTAG模式,沒有辦法仿真了。

這個時候,最常用的做法是,拉高BOOT0管腳,進入MainFlash memory模式,進行debug仿真。

對比STM32的官方開發(fā)板,我們在使用SWD模式?jīng)]有引出RST引腳,當然屬于SWD的還有SWO信號,這是個監(jiān)視用的,也是非常有用。這兩個信號都可以連接仿真器的。

db2d2e6e-eb90-11eb-a97a-12bb97331649.png

仿真器有UnderReset的方式,因此,仿真器在需要仿真的時候,會把RST信號送到MCU,讓MCU處于RST,或者采用Reset后仿真,代碼還沒執(zhí)行到禁止JTAG狀態(tài)下,所以可以直接仿真。當然,也可以主動復位供電,也是可以脫離原來的JTAG禁止狀態(tài)。也可以拉高boot0管腳。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • JTAG
    +關注

    關注

    6

    文章

    415

    瀏覽量

    75294

原文標題:關于JTAG,你知道的和不知道的都在這里

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    JTAG各類接口針腳定義、含義及SWD接線方式

    JTAG有10pin的、14pin的和20pin的,盡管引腳數(shù)和引腳的排列順序不同,但是其中有一些引腳是一樣的,各個引腳的定義如下。一、引腳定義 Test Clock Input (TCK
    發(fā)表于 01-22 06:11

    用于SWD/JTAG調(diào)試器的多功能轉(zhuǎn)接板設計

    這款多功能轉(zhuǎn)接板主要設計用于與 J-Link 調(diào)試器配合使用(同時兼容其他采用標準 20 引腳 JTAG/SWD 引腳定義的調(diào)試器),允許用戶在 0.1" (2.54mm
    的頭像 發(fā)表于 01-19 09:46 ?3589次閱讀
    用于<b class='flag-5'>SWD</b>/<b class='flag-5'>JTAG</b>調(diào)試器的多功能轉(zhuǎn)接板設計

    KEIL燒錄時顯示“SWD/JTAG communication failure”的解決方案

    問題描述 提示:這里描述項目中遇到的問題: 由于其中一個端口電平只能輸出到3.3V,導致電機無法被驅(qū)動,但其余端口都能夠輸出符合要求的高電平,且在下載燒錄程序時顯示“SWD/JTAG
    發(fā)表于 01-19 08:03

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    在之前文章中,我們介紹了如何使用 XSCT 工具通過 JTAG 在 Zynq SoC 上啟動嵌入式 Linux 鏡像(從 JTAG 啟動 Zynq-7000 嵌入式 Linux:使用 XSCT 全
    的頭像 發(fā)表于 01-13 11:45 ?5073次閱讀

    深入解析 SCANSTA111:增強型掃描橋多分支可尋址 IEEE 1149.1(JTAG)端口芯片

    深入解析 SCANSTA111:增強型掃描橋多分支可尋址 IEEE 1149.1(JTAG)端口芯片 在電子測試領域,IEEE 1149.1(JTAG)標準一直是板級和系統(tǒng)級測試的重要手段。而
    的頭像 發(fā)表于 12-31 11:25 ?507次閱讀

    探索SCANSTA112:多端口JTAG復用器的技術奧秘與應用

    探索SCANSTA112:多端口JTAG復用器的技術奧秘與應用 在電子測試領域,邊界掃描技術憑借其高效、準確的特性,成為了電路板測試和編程的重要手段。而德州儀器(TI)的SCANSTA112作為一款
    的頭像 發(fā)表于 12-30 10:55 ?436次閱讀

    cw32L系列是不是用不了JTAG?只是用SWD接口?

    cw32L系列是不是用不了JTAG?只是用SWD接口?
    發(fā)表于 12-08 06:21

    請問jtag和jlink有什么區(qū)別啊?

    jtag和jlink有什么區(qū)別啊?
    發(fā)表于 11-28 06:46

    嵌入式開發(fā)調(diào)試神器全解析:JTAG、SWD、串口打印

    寫嵌入式代碼只是第一步,調(diào)試才是決定項目能不能順利推進的關鍵。MCU不跑?外設不響應?代碼跑飛?沒有合適的調(diào)試手段,排查問題就像摸黑找路。本文帶你搞懂三大調(diào)試利器——JTAG、SWD、串口打印。不僅
    的頭像 發(fā)表于 11-24 19:04 ?1239次閱讀
    嵌入式開發(fā)調(diào)試神器全解析:<b class='flag-5'>JTAG</b>、<b class='flag-5'>SWD</b>、串口打印

    JTAG引腳用作普通IO

    JTAG引腳用作普通IO時,需要通過復用功能重映射來釋放調(diào)試接口占用的引腳資源。 void JTAG_To_GPIO_Config(void) { // 關閉JTAG功能(保留SWD
    發(fā)表于 11-13 06:39

    基于FPGA平臺的蜂鳥E203 JTAG debug出錯問題的解決思路

    demo時發(fā)現(xiàn)hello_world.elf文件無法下載成功。 因為自己用的是芯來專用的JTAG debugger,但是沒有用芯來專用的FPGA開發(fā)板,因此是使用跳線連接JTAG。因此我首先懷疑
    發(fā)表于 10-28 07:38

    vivado JTAG鏈、連接、IP關聯(lián)規(guī)則介紹

    這列出了定義板上可用的不同JTAG鏈。每個鏈都列在下面以及鏈的名稱,以及定義名稱和鏈中組件的位置。
    的頭像 發(fā)表于 10-15 10:21 ?700次閱讀
    vivado <b class='flag-5'>JTAG</b>鏈、連接、IP關聯(lián)規(guī)則介紹

    JTAG標準的狀態(tài)機實現(xiàn)

    JTAG作為一項國際標準測試協(xié)議(IEEE1149.1兼容),主要用于芯片內(nèi)部測試和調(diào)試。目前的主流芯片均支持JTAG協(xié)議,如DSP、FPGA、ARM、部分單片機等。標準的JTAG接口是20Pin,但
    的頭像 發(fā)表于 08-21 15:12 ?3036次閱讀
    <b class='flag-5'>JTAG</b>標準的狀態(tài)機實現(xiàn)

    是否可以使用 SEGGER J-Link(JTAG/SWD)重寫 PMG1-S3 的量產(chǎn)固件?

    是否可以使用 SEGGER J-Link(JTAG/SWD)重寫 PMG1-S3 的量產(chǎn)固件?
    發(fā)表于 07-31 06:31

    RISC-V JTAG:開啟MCU 芯片調(diào)試之旅

    基于 RISC-V 架構的 MCU 芯片JTAG 調(diào)試過程及操作,為后續(xù)類似調(diào)試工作提供詳實參考的依據(jù),助力研發(fā)團隊高效推進芯片研發(fā)進程。 RISC-V 架構以其開源、模塊化等優(yōu)勢在 MCU 芯片領域嶄露頭角。JTAG(Joint Test Action Group)調(diào)試
    的頭像 發(fā)表于 05-07 17:57 ?3025次閱讀
    RISC-V <b class='flag-5'>JTAG</b>:開啟MCU 芯片調(diào)試之旅
    永宁县| 景洪市| 泸西县| 宁都县| 永州市| 中山市| 宁强县| 和田县| 吴旗县| 嵩明县| 永登县| 南平市| 乐平市| 慈利县| 灌南县| 兰考县| 达日县| 丽水市| 平凉市| 安吉县| 紫阳县| 崇礼县| 温泉县| 三台县| 娄烦县| 金秀| 会泽县| 修水县| 普兰店市| 临汾市| 册亨县| 屏南县| 枣庄市| 鄂托克前旗| 德安县| 达拉特旗| 依兰县| 西林县| 龙口市| 淳化县| 中山市|