日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思Versal自適應(yīng)計(jì)算加速平臺指南

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-11 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思 Versal 自適應(yīng)計(jì)算加速平臺 (ACAP) 設(shè)計(jì)方法論是旨在幫助精簡 Versal 器件設(shè)計(jì)進(jìn)程的一整套最佳實(shí)踐。鑒于這些設(shè)計(jì)的規(guī)模與復(fù)雜性,因此必須通過執(zhí)行特定步驟與設(shè)計(jì)任務(wù)才能確保設(shè)計(jì)每個(gè)階段都能成功完成。

本指南將分為以下五大章節(jié),遵循指南里的步驟和最佳實(shí)踐進(jìn)行操作,將有助于您以盡可能最快且最高效的方式實(shí)現(xiàn)期望設(shè)計(jì)目標(biāo)。

PART 1

仿真流程

為了應(yīng)對仿真范圍、仿真抽象和仿真目的等方面的不同需求,賽靈思為 Versal ACAP 設(shè)計(jì)的各組件提供了專用的流程,包括 AI 引擎、PS 和 PL。此外,賽靈思還支持對由 PL、PS 和(可選)AI 引擎組件組成的完整系統(tǒng)進(jìn)行協(xié)同仿真。

具體章節(jié)提供了有關(guān)每個(gè)仿真流程的范圍和目的的詳細(xì)信息,請您下載完整版指南進(jìn)行查閱。

PART 2

設(shè)計(jì)收斂

設(shè)計(jì)收斂包括滿足所有系統(tǒng)性能、時(shí)序和功耗要求,并成功確認(rèn)硬件中的功能。在設(shè)計(jì)收斂階段,您可開始通過實(shí)現(xiàn)工具運(yùn)行設(shè)計(jì),因此首先需要考量的就是時(shí)序和功耗注意事項(xiàng)。

在此設(shè)計(jì)收斂階段、估算設(shè)計(jì)利用率,時(shí)序和功耗可以得到準(zhǔn)確性更高的結(jié)果。這樣即可為您提供機(jī)會來重新確認(rèn)時(shí)序和功耗目標(biāo)是可達(dá)成的。為確認(rèn)設(shè)計(jì)能夠滿足其要求,賽靈思建議制定時(shí)序基線和功耗基線。時(shí)序基線側(cè)重于在定義準(zhǔn)確的時(shí)序約束之后,評估時(shí)序路徑。功耗基線則需要為 Vivado 提供正確的翻轉(zhuǎn)信息,以便確定準(zhǔn)確的動態(tài)功耗信息。

當(dāng)您基于基線開始迭代后,應(yīng)在改善時(shí)序時(shí)復(fù)檢功耗數(shù)值。通常,建議您盡早開啟整套功耗節(jié)省功能,然后對導(dǎo)致出現(xiàn)時(shí)序問題的個(gè)別項(xiàng)進(jìn)行縮減,這樣有助于達(dá)成適當(dāng)?shù)钠胶猓瑥亩鴿M足設(shè)計(jì)收斂目標(biāo)。在實(shí)現(xiàn)階段盡早聯(lián)動開展功耗分析和時(shí)序分析能夠節(jié)省工程設(shè)計(jì)時(shí)間,實(shí)現(xiàn)更準(zhǔn)確的工程規(guī)劃。這樣即可留出更多時(shí)間用于探索各種工程設(shè)計(jì)解決方案,不至于在設(shè)計(jì)周期后期才發(fā)現(xiàn)更合適的解決方案。

PART 3

系統(tǒng)性能收斂

Versal 器件是圍繞異構(gòu)計(jì)算引擎來構(gòu)建的,這些引擎通過 NoC 或 PL 彼此相連并通過高性能收發(fā)器和 I/O 連接到外部系統(tǒng)。在系統(tǒng)應(yīng)用與映射階段,器件接口和總體計(jì)算要求可用于指定器件中實(shí)現(xiàn)的每個(gè)計(jì)算和控制功能的目標(biāo)性能。每個(gè)功能都設(shè)計(jì)為映射到最合適的硬件資源,此類資源使用對應(yīng)編程語言和編譯軟件(例如,對應(yīng)嵌入式處理器系統(tǒng)使用系統(tǒng)軟件,對應(yīng) AI 引擎或 PL 內(nèi)核使用 C/C++ 語言、對應(yīng)高性能 PL 內(nèi)核或固件則使用 RTL 等)。

各設(shè)計(jì)團(tuán)隊(duì)必須先在功能級別確認(rèn)功能和期望的性能,然后再將其集成到部分系統(tǒng)應(yīng)用或整個(gè)系統(tǒng)中。在集成階段中,功能可能失效,且性能可能降級。由于 Versal 器件所支持的系統(tǒng)應(yīng)用的復(fù)雜性和異構(gòu)性質(zhì),因此必須事先明確并規(guī)劃分析和調(diào)試方法論。

Vitis 和 Vivado 工具均為綜合性且互補(bǔ)性的設(shè)計(jì)環(huán)境,可提供在硬件中進(jìn)行功能仿真、設(shè)計(jì)特性報(bào)告以及數(shù)據(jù)測量或探測所需的所有功能。具體章節(jié)提供了分步驟分析方法建議,詳情請下載完整版指南進(jìn)行查閱。

PART 4

配置與調(diào)試

成功完成設(shè)計(jì)實(shí)現(xiàn)后,下一步就是將設(shè)計(jì)加載到器件中并在硬件上運(yùn)行。配置是指將特定應(yīng)用的數(shù)據(jù)加載到器件內(nèi)部存儲器中的過程。如果設(shè)計(jì)在硬件上不滿足要求,則需要進(jìn)行調(diào)試。具體詳細(xì)信息,可參閱相關(guān)資源獲取。

PART 5

確認(rèn)

Versal ACAP 的多種不同計(jì)算域給傳統(tǒng) FPGA 確認(rèn)方法帶來了諸多挑戰(zhàn)。除了可編程邏輯和處理器子系統(tǒng)外,Versal器件還包含 AI 引擎,使系統(tǒng)確認(rèn)任務(wù)比傳統(tǒng) FPGA 更復(fù)雜。

此確認(rèn)方法是圍繞以下關(guān)鍵概念構(gòu)建的:

? 塊/IP 確認(rèn):PL 內(nèi)各 RTL 和 HLS IP 可先單獨(dú)確認(rèn),然后再執(zhí)行系統(tǒng)集成。

? AI 引擎確認(rèn):位于接口級別的 AI 引擎可視作為 AXI-MM 或 AXI4-Stream IP。

? 系統(tǒng)確認(rèn):完成各塊確認(rèn)后,即可確認(rèn)整個(gè)系統(tǒng)、使用處理器來協(xié)調(diào)數(shù)據(jù)流、測試矢量生成、監(jiān)控等。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    55

    文章

    4540

    瀏覽量

    138706
  • ACAP
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    8765

原文標(biāo)題:Versal ACAP 系統(tǒng)集成和確認(rèn)方法指南

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Versal Gen 2開發(fā)實(shí)戰(zhàn)進(jìn)階工坊系列活動即將舉辦

    在人工智能與邊緣計(jì)算深度融合的當(dāng)下,如何用新一代自適應(yīng)計(jì)算技術(shù)實(shí)現(xiàn)系統(tǒng)高效加速,已經(jīng)成為產(chǎn)品落地與技術(shù)升級的核心。為了幫大家快速掌握硬核開發(fā)能力,AMD 分別聯(lián)手 AVNET 和 COMTECH
    的頭像 發(fā)表于 04-15 11:37 ?445次閱讀

    FPGA電源解決方案全解析

    FPGA電源解決方案全解析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,現(xiàn)場可編程門陣列(FPGA)憑借其出色的設(shè)計(jì)靈活性和較低的工程成本,在眾多應(yīng)用和終端市場中占據(jù)了重要地位。然而,F(xiàn)PGA的電源設(shè)計(jì)和管理卻是一
    的頭像 發(fā)表于 04-02 15:45 ?250次閱讀

    第二代AMD VERSAL AI EDGE系列全面賦能汽車ADAS系統(tǒng)

    選擇 AMD 自適應(yīng) SoC 和 FPGA 第二代 AMD Versal AI Edge 系列自適應(yīng) SoC 帶來一種高性能單芯片解決方案,為自動駕駛賦能助力。該系列器件配備用于 ISP 等功能
    的頭像 發(fā)表于 03-27 16:30 ?980次閱讀
    第二代AMD <b class='flag-5'>VERSAL</b> AI EDGE系列全面賦能汽車ADAS系統(tǒng)

    AMD Versal自適應(yīng)SoC中eMMC燒錄/啟動調(diào)試檢查表(上)

    本篇博文提供了有關(guān) AMD Versal 自適應(yīng) SoC 中 eMMC 燒錄和啟動設(shè)置的技巧和指南。它還可用于調(diào)試 eMMC 燒錄/啟動失敗。提交服務(wù)申請個(gè)案前,應(yīng)先復(fù)查以下檢查表。
    的頭像 發(fā)表于 03-09 10:24 ?2008次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC中eMMC燒錄/啟動調(diào)試檢查表(上)

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時(shí)鐘設(shè)置以及復(fù)位拓?fù)浣Y(jié)構(gòu)的詳細(xì)信息。
    的頭像 發(fā)表于 01-13 14:04 ?3853次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC的對接

    工程師必入!288 元解鎖開發(fā)板

    做項(xiàng)目、練技術(shù)、備賽事卻找不到高性價(jià)比開發(fā)板?合眾恒躍重磅福利——ZYNQ系列開發(fā)板限時(shí)特惠,HZ-XC-7Z010-SP_EVM寵粉價(jià)僅需288元!
    的頭像 發(fā)表于 12-17 17:48 ?1061次閱讀
    工程師必入!288 元解鎖<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>開發(fā)板

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4444次閱讀

    高壓放大器驅(qū)動:基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺的探索

    實(shí)驗(yàn)名稱: 基于FPGA的SPGD自適應(yīng)光學(xué)控制平臺整體設(shè)計(jì) 測試目的: 在分析優(yōu)化式自適應(yīng)光學(xué)系統(tǒng)平臺的基礎(chǔ)上,結(jié)合SPGD算法原理以及項(xiàng)目實(shí)際需求,對SPGD
    的頭像 發(fā)表于 10-11 17:48 ?1003次閱讀
    高壓放大器驅(qū)動:基于FPGA的SPGD<b class='flag-5'>自適應(yīng)</b>光學(xué)控制<b class='flag-5'>平臺</b>的探索

    MicroBlaze V處理器嵌入式設(shè)計(jì)用戶指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 09-25 16:56 ?1239次閱讀
    MicroBlaze V處理器嵌入式設(shè)計(jì)用戶<b class='flag-5'>指南</b>

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析
    的頭像 發(fā)表于 09-17 16:12 ?869次閱讀
    電磁干擾<b class='flag-5'>自適應(yīng)</b>抑制系統(tǒng)<b class='flag-5'>平臺</b>全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺全面解析

    電磁干擾自適應(yīng)抑制系統(tǒng)平臺精簡解析 北京華盛恒輝電磁干擾自適應(yīng)抑制系統(tǒng)平臺,是針對復(fù)雜電磁環(huán)境下電子設(shè)備穩(wěn)定運(yùn)行需求設(shè)計(jì)的綜合性解決方案,通過整合多元技術(shù)實(shí)現(xiàn)動態(tài)、智能的干擾抑制。以下
    的頭像 發(fā)表于 09-17 16:11 ?652次閱讀

    在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計(jì)流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進(jìn)行確認(rèn)。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應(yīng) SoC
    的頭像 發(fā)表于 08-06 17:21 ?2228次閱讀
    在AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC上使用QEMU+協(xié)同仿真示例

    利用AMD VERSAL自適應(yīng)SoC的設(shè)計(jì)基線策略

    您是否準(zhǔn)備將設(shè)計(jì)遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計(jì)基線是一種行之有效的時(shí)序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL 設(shè)計(jì)奠定堅(jiān)實(shí)的基礎(chǔ)。跳過這些步驟可能會導(dǎo)致
    的頭像 發(fā)表于 06-04 11:40 ?954次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)
    的頭像 發(fā)表于 06-03 14:25 ?976次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品<b class='flag-5'>指南</b>

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應(yīng)SoC設(shè)計(jì)

    設(shè)計(jì)、編譯、交付,輕松搞定。更快更高效。 Vivado 設(shè)計(jì)套件提供經(jīng)過優(yōu)化的設(shè)計(jì)流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應(yīng) SoC 設(shè)計(jì)。 面向硬件開發(fā)人員的精簡設(shè)計(jì)流程
    的頭像 發(fā)表于 05-07 15:15 ?1514次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b>SoC設(shè)計(jì)
    宕昌县| 当雄县| 广州市| 万州区| 武汉市| 瑞金市| 卢龙县| 昭平县| 阳原县| 汪清县| 荥阳市| 日土县| 邮箱| 沭阳县| 盖州市| 乡宁县| 和政县| 大荔县| 高唐县| 达尔| 平顺县| 马边| 庐江县| 上林县| 江阴市| 峡江县| 织金县| 竹北市| 博爱县| 瑞金市| 广宁县| 昭平县| 阿拉善盟| 二手房| 乐都县| 芦溪县| 西平县| 油尖旺区| 锡林浩特市| 南雄市| 越西县|