設計、編譯、交付,輕松搞定。更快更高效。
Vivado 設計套件提供經(jīng)過優(yōu)化的設計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應 SoC 設計。
面向硬件開發(fā)人員的精簡設計流程

- 頂層 RTL 流程 -
通過使用頂層 RTL,用戶能夠像配置片上網(wǎng)絡和收發(fā)器一樣配置關(guān)鍵的硬核 IP,從而獲得類似于傳統(tǒng) FPGA 設計的體驗。
- 快速編譯 -
全新“高級流程”實現(xiàn)算法融合了分層設計優(yōu)化和并行執(zhí)行機制,可有效解決擁塞、可布線性和運行時等問題。
- 優(yōu)先啟動處理子系統(tǒng) -
優(yōu)先啟動處理子系統(tǒng)以加快操作系統(tǒng)初始化,同時支持多種啟動順序,并且可選擇關(guān)閉可編程邏輯并在需要時重新開啟。
滿足 FMAX 目標
Versal 自適應 SoC 雖然采用經(jīng)過實踐檢驗的 FPGA 方法,但開創(chuàng)了一種全新的系統(tǒng)設計范式。Versal 架構(gòu)和 Vivado 設計套件中的以下功能有助于實現(xiàn)時序收斂:
?
優(yōu)化的編譯流程,旨在減少布線擁塞
?
時鐘區(qū)域自動校準功能,旨在充分消減時鐘偏移
?
全新時鐘緩沖器技術(shù),旨在實現(xiàn)時鐘偏移消減目標
?
經(jīng)過增強的裸片間連接能力,適用于基于 SSIT 的器件
借助 Vivado 工具中的全新增強功能以及內(nèi)置芯片功能,實現(xiàn)自動化和用戶控制,從而加快完成時序收斂。
快速編譯和靈活啟動
編譯速度
提升

編譯速度提升最高可達 2 倍1,2
Versal 自適應 SoC 提供更多邏輯資源和硬核 IP,可勝任更為復雜的設計。然而,更為復雜的設計可能需要更長的編譯時間。Vivado 設計套件現(xiàn)推出“高級流程”,在每個實現(xiàn)階段都進行了優(yōu)化改進,與先前版本相比,編譯速度提升最高可達 2 倍:
自動分區(qū)以實現(xiàn)并行布局布線
布局更智能以充分減少擁塞
高級布線算法加快時序收斂
靈活的處理器啟動方式
對于需要快速啟動操作系統(tǒng)、嚴格控制電源排序、動態(tài)重配置 PL 而不中斷軟件運行時的應用,Vivado Design Suite 提供了多個選項,支持將處理系統(tǒng)配置為優(yōu)先啟動。全新的分段配置流程:
?
優(yōu)先啟動處理器、存儲器和操作系統(tǒng)
?
將 PL 配置推遲到后續(xù)階段
?
在運行時通過 Linux 或 U-Boot 交付 PL PDI(配置文件)
分段配置在 2024.2 版中作為搶先體驗( EA )功能推出。更多詳情,可參閱 GitHub 教程。
頂層 RTL 流程
對于 Versal 自適應 SoC,硬件開發(fā)人員可以使用 IP Integrator 通過基于模塊的系統(tǒng)方法來映射設計,或者繼續(xù)使用頂層 RTL 以便通過以下兩項新功能輕松遷移上一代 FPGA 設計:
?
模塊化 NoC 流程采用系統(tǒng)級方法,支持通過 RTL 和 IP integrator 環(huán)境進行例化處理,從而簡化設計輸入。
?
新增的 Versal 收發(fā)器向?qū)?/strong>提供基于 GT 原語創(chuàng)建的 RTL 封裝,支持進行基本的自定義設置。
在 Versal 自適應 SoC 設計流程中,IP integrator 仍可用于構(gòu)建各種 IP 塊,而通過頂層 RTL 流程可靈活導入具有復雜拓撲的設計。
1.基于 AMD 于 2024 年 12 月進行的一項測試,該測試分別使用 Vivado Design Suite 2024.2 和 Vivado Design Suite 2024.1 處理 124 個 Versal 堆疊芯片互聯(lián) (SSI) 技術(shù)器件的設計工作,以衡量平均編譯時間(小時/分鐘)。測出的編譯時間因器件、設計、配置和其他因素而異。(VIV-011)
2.基于 AMD 于 2024 年 12 月進行的一項測試,該測試分別使用 Vivado Design Suite 2024.2 和 Vivado Design Suite 2024.1 處理 151 個 Versal 單片器件的設計工作,以衡量平均編譯時間(小時/分鐘)。測出的編譯時間因器件、設計、配置和其他因素而異。(VIV-010)
-
FPGA
+關(guān)注
關(guān)注
1664文章
22509瀏覽量
639526 -
amd
+關(guān)注
關(guān)注
25文章
5708瀏覽量
140452 -
soc
+關(guān)注
關(guān)注
40文章
4635瀏覽量
230281 -
Vivado
+關(guān)注
關(guān)注
19文章
860瀏覽量
71425 -
Versal
+關(guān)注
關(guān)注
1文章
176瀏覽量
8546
原文標題:適用于 Versal 的 AMD Vivado
文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
AMD Versal Gen 2開發(fā)實戰(zhàn)進階工坊系列活動即將舉辦
AMD Versal CPM5 QDMA Gen4x8 ST Only Performance Design CED示例
AMD Versal自適應SoC中eMMC燒錄/啟動調(diào)試檢查表(下)
AMD Versal自適應SoC中eMMC燒錄/啟動調(diào)試檢查表(上)
使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接
AMD Vivado Design Suite 2025.2版本現(xiàn)已發(fā)布
AMD Versal自適應SoC內(nèi)置自校準的工作原理
在AMD Versal自適應SoC上使用QEMU+協(xié)同仿真示例
基于AMD Versal器件實現(xiàn)PCIe5 DMA功能
AMD Vivado Design Suite 2025.1現(xiàn)已推出
AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實現(xiàn)單芯片智能
利用AMD VERSAL自適應SoC的設計基線策略
Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南
適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應SoC設計
評論