日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 18:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、前言

可能很多FPGA初學(xué)者在剛開始學(xué)習(xí)FPGA設(shè)計的時候(當(dāng)然也包括我自己),經(jīng)常聽到類似于”這個信號需要打一拍、打兩拍(寄存),以防止亞穩(wěn)態(tài)問題的產(chǎn)生“這種話,但是對這個打拍和亞穩(wěn)態(tài)問題還是一知半解,接下來結(jié)合一些資料談下自己的理解。

2、觸發(fā)器的建立時間和保持時間

時序電路的基礎(chǔ)是觸發(fā)器(FF、Flip-Flop),觸發(fā)器正常工作需要滿足建立時間和保持時間的時序要求。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

建立時間(Tsu:set up time)

是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間,如果建立時間不夠,數(shù)據(jù)將不能在這個時鐘上升沿被穩(wěn)定的打入觸發(fā)器,Tsu就是指這個最小的穩(wěn)定時間

保持時間(Th:hold time)

是指在觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間,如果保持時間不夠,數(shù)據(jù)同樣不能被穩(wěn)定的打入觸發(fā)器,Th就是指這個最小的保持時間

3、亞穩(wěn)態(tài)

亞穩(wěn)態(tài) (Metastability):如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時觸發(fā)器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時間稱為決斷時間Tmet(resolution time)。經(jīng)過resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機的,與輸入沒有必然的關(guān)系。

亞穩(wěn)態(tài)振蕩時間 Tmet 關(guān)系到后級寄存器的采集穩(wěn)定問題,Tmet 影響因素包括:器件 的生產(chǎn)工藝、溫度、環(huán)境以及寄存器采集到亞穩(wěn)態(tài)里穩(wěn)定態(tài)的時刻等。甚至某些特定條 件,如干擾、輻射等都會造成 Tmet 增長。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

只要系統(tǒng)中有異步元件,亞穩(wěn)態(tài)就是無法避免的,亞穩(wěn)態(tài)主要發(fā)生在異步信號檢測、跨時鐘域信號傳輸以及復(fù)位電路等常用設(shè)計中。由于產(chǎn)生亞穩(wěn)態(tài)后,寄存器Q端輸出在穩(wěn)定下來之前可能是毛刺、振蕩、固定的某一電壓值。在信號傳輸中產(chǎn)生亞穩(wěn)態(tài)就會導(dǎo)致與其相連其他數(shù)字部件將其作出不同的判斷,有的判斷到“1”有的判斷到“0”,有的也進入了亞穩(wěn)態(tài),數(shù)字部件就會邏輯混亂。

4、如何防止亞穩(wěn)態(tài)

首先,在同步系統(tǒng)中,輸入信號總是系統(tǒng)時鐘同步,能夠達到寄存器的時序要求,所以亞穩(wěn)態(tài)肯定不會發(fā)生。在異步系統(tǒng)的信號輸出過程中,如果無法滿足建立時間和保持時間的要求則會發(fā)生亞穩(wěn)態(tài)。

預(yù)防亞穩(wěn)態(tài)的方法就是將輸入信號(單bit信號)打拍,也就是在要使用的時鐘域下,將信號寄存。

如何理解FPGA設(shè)計中的打拍(寄存)和亞穩(wěn)態(tài)

rx是相對于時鐘域sys_clk的異步信號,rx_reg1、rx_reg2分別是rx在時鐘域sys_clk打一拍(寄存一次、可以理解為延遲一個時鐘周期 )、打兩拍(寄存一兩次、可以理解為延遲兩個時鐘周期)的信號??梢钥吹絩x_reg1可能還存在低概率的亞穩(wěn)態(tài)現(xiàn)象,當(dāng)然rx_reg2雖然在示意圖里是穩(wěn)定的,不過實際過程中也仍然存在亞穩(wěn)態(tài)發(fā)生的概率。

單比特信號從慢速時鐘域同步到快速時鐘域需要使用打兩拍的方式消除亞穩(wěn)態(tài)。 第一級寄存器產(chǎn)生亞穩(wěn)態(tài)并經(jīng)過自身后可以穩(wěn)定輸出的概率為 70%~80%左右,第二級寄存 器可以穩(wěn)定輸出的概率為 99%左右,后面再多加寄存器的級數(shù)改善效果就不明顯了,所以 數(shù)據(jù)進來后一般選擇打兩拍即可。這里注意,該方法僅僅適用單比特信號從慢速時鐘域同步到快速時鐘域,單比特信號從快速時鐘域同步到慢速時鐘域還僅僅使用打兩拍的方式則會漏采數(shù)據(jù)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639538
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2065

    瀏覽量

    63576
  • 亞穩(wěn)態(tài)
    +關(guān)注

    關(guān)注

    0

    文章

    47

    瀏覽量

    13752
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于XILINXPWR - 083的DC/DC轉(zhuǎn)換器電源管理解決方案

    基于XILINXPWR - 083的DC/DC轉(zhuǎn)換器電源管理解決方案 引言 在電子設(shè)計領(lǐng)域,電源管理解決方案對于FPGA等設(shè)備的穩(wěn)定運行至關(guān)重要。今天要介紹的是基于XILINXPWR - 083
    的頭像 發(fā)表于 04-26 13:15 ?135次閱讀

    基于TPS64203開關(guān)DC/DC控制器的Spartan?-3電源管理解決方案

    基于TPS64203開關(guān)DC/DC控制器的Spartan?-3電源管理解決方案 引言 在電子設(shè)計,為FPGA提供穩(wěn)定、高效的電源是至關(guān)重要的。本文將詳細(xì)介紹基于TPS64203開關(guān)DC/DC控制器
    的頭像 發(fā)表于 04-26 13:05 ?129次閱讀

    MC14528B雙單穩(wěn)態(tài)多諧振蕩器:電子設(shè)計的實用選擇

    MC14528B雙單穩(wěn)態(tài)多諧振蕩器:電子設(shè)計的實用選擇 在電子設(shè)計領(lǐng)域,單穩(wěn)態(tài)多諧振蕩器是一種常用的電路元件,能夠產(chǎn)生固定時長的脈沖信號。今天我們要深入了解的是ON Semiconductor
    的頭像 發(fā)表于 01-22 16:50 ?541次閱讀

    LAT1170+如何理解 RAMECC FAR 寄存器的值

    電子發(fā)燒友網(wǎng)站提供《LAT1170+如何理解 RAMECC FAR 寄存器的值.pdf》資料免費下載
    發(fā)表于 01-09 16:12 ?0次下載

    深入解析CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器

    深入解析CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器 在電子設(shè)計領(lǐng)域,多諧振蕩器是一種常用的電路元件,可用于產(chǎn)生各種脈沖信號。今天,我們將詳細(xì)探討德州儀器(Texas
    的頭像 發(fā)表于 12-29 16:55 ?805次閱讀

    CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計與應(yīng)用

    CD4047B:CMOS低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計與應(yīng)用 在電子設(shè)計領(lǐng)域,多諧振蕩器是一種常見且重要的電路元件,它能產(chǎn)生方波信號,廣泛應(yīng)用于各種數(shù)字設(shè)備。今天,我們要深入探討的是德州儀器
    的頭像 發(fā)表于 12-28 16:20 ?1299次閱讀

    CD4047B:低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計與應(yīng)用

    CD4047B:低功耗單穩(wěn)態(tài)/無穩(wěn)態(tài)多諧振蕩器的設(shè)計與應(yīng)用 在電子設(shè)計領(lǐng)域,多諧振蕩器是一種常見且重要的電路元件,它能產(chǎn)生方波信號,廣泛應(yīng)用于各種數(shù)字設(shè)備。今天我們要深入探討的是德州儀器
    的頭像 發(fā)表于 12-11 10:40 ?1140次閱讀
    CD4047B:低功耗單<b class='flag-5'>穩(wěn)態(tài)</b>/無<b class='flag-5'>穩(wěn)態(tài)</b>多諧振蕩器的設(shè)計與應(yīng)用

    一文讀懂穩(wěn)態(tài)太陽光模擬器

    在光伏產(chǎn)業(yè)、材料科學(xué)、航空航天等領(lǐng)域,模擬自然太陽光的光照環(huán)境是開展測試的核心需求。穩(wěn)態(tài)太陽光模擬器作為實現(xiàn)這一需求的關(guān)鍵設(shè)備,憑借其能持續(xù)穩(wěn)定輸出符合太陽光譜特性光照的能力,成為科研與生產(chǎn)
    的頭像 發(fā)表于 11-05 18:03 ?1901次閱讀
    一文讀懂<b class='flag-5'>穩(wěn)態(tài)</b>太陽光模擬器

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    、建立讀寫操作、配置地址計數(shù)器、模擬數(shù)據(jù)流、綜合與仿真以及下載到FPGA進行硬件測試。通過實踐,掌握SRAM在FPGA的使用和基本讀寫方法,加深對FPGA工作原理的
    的頭像 發(fā)表于 10-22 17:21 ?4593次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現(xiàn)SRAM的讀寫測試

    聊聊FPGA的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA ,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時間”——這就是時間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?2665次閱讀
    聊聊<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的TDC原理

    UPS電源—確保UPS電源穩(wěn)態(tài)測試靠譜的妙招

    在UPS電源穩(wěn)態(tài)測試,確保測試的準(zhǔn)確性和可靠性是至關(guān)重要的。匯智天源工程師給大家分享一些關(guān)鍵措施,旨在提高測試過程的精確度和可信度。
    的頭像 發(fā)表于 08-28 18:19 ?915次閱讀
    UPS電源—確保UPS電源<b class='flag-5'>穩(wěn)態(tài)</b>測試靠譜的妙招

    AI狂飆, FPGA會掉隊嗎? ()

    在上篇,我們介紹了FPGA的前面兩個特點:硬件可編程、并行與實時,也列舉了這兩個特點帶來的諸多機會。在本文中,我們將繼續(xù)介紹另外兩個特點,以集齊FPGA的四大特點和生存機會。FPGA
    的頭像 發(fā)表于 08-08 09:36 ?1218次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (<b class='flag-5'>中</b>)

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado,VIO(Virtual Input/Output)是一種用于調(diào)試和測試FPGA設(shè)計的IP核,它允許設(shè)計者通過JTAG接口實時讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)
    的頭像 發(fā)表于 06-09 09:32 ?4416次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    使用寄存器點亮LED燈

    學(xué)習(xí)本章時,配合以上芯片手冊的“19. I/O Ports”章節(jié)一起閱讀,效果會更佳,特別是涉及到寄存器說明的部分。本章內(nèi)容涉及到較多寄存器方面的深入內(nèi)容,對于初學(xué)者而言這些內(nèi)容豐富也較難
    的頭像 發(fā)表于 05-28 17:37 ?1513次閱讀
    使用<b class='flag-5'>寄存</b>器點亮LED燈

    跨異步時鐘域處理方法大全

    該方法只用于慢到快時鐘域的1bit信號傳遞。在Xilinx器件,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個
    的頭像 發(fā)表于 05-14 15:33 ?1733次閱讀
    跨異步時鐘域處理方法大全
    黄石市| 泰和县| 衡南县| 舞钢市| 本溪| 呼伦贝尔市| 句容市| 屏东县| 嵩明县| 平湖市| 平顺县| 丰原市| 宜昌市| 滦南县| 永城市| 东莞市| 年辖:市辖区| 延寿县| 汾西县| 江华| 海口市| 通城县| 济宁市| 望都县| 南开区| 青岛市| 自贡市| 太康县| 合山市| 西畴县| 瑞安市| 柏乡县| 承德县| 晋城| 札达县| 会昌县| 巴里| 临夏市| 和硕县| 上饶市| 姚安县|