日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR仿真需要提取到多少頻率?

微云疏影 ? 來源:一博科技 ? 作者:黃剛 ? 2022-04-07 15:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR仿真作為一個(gè)非常普遍的仿真模塊,基本上入門SI行業(yè)的人都會(huì)首先接觸到。記得本人剛接觸這個(gè)行業(yè)的時(shí)候,也是先接觸DDR模塊的仿真。從DDR2到DDR4,可能很多同行都一直使用同一套的仿真方法,就是先提取無源鏈路(RLC鏈路或者S參數(shù)),再加入有源的模型(例如IBIS模型),然后碼型跑起來,芯片驅(qū)動(dòng)接收配置調(diào)起來就能看到掃描的結(jié)果。

有源的模型這個(gè)沒什么好說的,就擺在這里,我們也只能管管模型對(duì)不對(duì)。那我們說說提取鏈路的無源參數(shù)吧。我們以DDR4的數(shù)據(jù)信號(hào)(2400Mbps)為例來說明。我們看到2400Mbps,大家都知道該速率對(duì)于的最高碼型的頻率為1200MHz,也就是我們所說的基頻。那我們?cè)谔崛℃溌返腟參數(shù)時(shí),是不是只需要提取到1200MHz就好了呢?

我們首先來看看提取到下面三個(gè)頻率后加入有源模型的波形差異。

pYYBAGJOmQyANvdUAABXfI1dCRQ360.jpg

信號(hào)波形如下所示:

poYBAGJOmQyAWy1YAABiMtH_KEk710.jpg

可以看到提取到不同的頻率對(duì)波形的差別很大,尤其在1.2GHz和2.4GHz的差別,幾乎上升/下降沿都對(duì)不上,而2.4GHz和4.8GHz時(shí)在穩(wěn)定電平上的波形也有不小的差異。

那我們?cè)偬崛「叩念l率看看,如下:

pYYBAGJOmQyAZM8KAABGViKXCR4106.jpg

然后我們?cè)賮砜纯床ㄐ谓Y(jié)果,可以看到在這幾個(gè)頻率下,無論是沿還是穩(wěn)定電平的振蕩情況都比較接近,區(qū)別不大了。

poYBAGJOmQ2APOHdAABn6xxFmm0166.jpg

看來我們提取無源參數(shù)的時(shí)候還真不能只按照基頻來提取。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    351

    瀏覽量

    43350
  • 有源
    +關(guān)注

    關(guān)注

    0

    文章

    153

    瀏覽量

    23641
  • 數(shù)據(jù)信號(hào)

    關(guān)注

    0

    文章

    61

    瀏覽量

    12321
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選

    MAX17000:DDR2和DDR3內(nèi)存電源管理解決方案的卓越之選 一、引言 在當(dāng)今的電子設(shè)備中,內(nèi)存電源管理至關(guān)重要。對(duì)于筆記本電腦等設(shè)備中的DDR、DDR2和
    的頭像 發(fā)表于 03-12 15:35 ?261次閱讀

    高速DDR開關(guān)TS3DDR4000的技術(shù)解析與應(yīng)用實(shí)踐

    高速DDR開關(guān)TS3DDR4000的技術(shù)解析與應(yīng)用實(shí)踐 在電子工程師的日常設(shè)計(jì)工作中,高速DDR開關(guān)的選擇與應(yīng)用至關(guān)重要。今天,我們就來深入剖析德州儀器(TI)的TS3DDR4000
    的頭像 發(fā)表于 01-14 09:50 ?452次閱讀

    Amphenol FCI Basics MicroSpaceXS? 提取工具解析

    Amphenol 的 FCI Basics 提取工具是專門為線束返工而設(shè)計(jì)的。當(dāng)需要對(duì)線束進(jìn)行重新加工時(shí),它可以專業(yè)地移除端子定位保險(xiǎn)裝置(Terminal Positioning Assurance,TPA)和壓
    的頭像 發(fā)表于 12-11 16:00 ?622次閱讀

    DDR training的產(chǎn)生原因

    信號(hào)完整性(Signal Integrity, SI)問題:隨著DDR內(nèi)存頻率的提高,信號(hào)完整性問題變得更加突出。高速信號(hào)在傳輸過程中會(huì)受到各種因素的影響,如反射、串?dāng)_、噪聲干擾等,這些問題會(huì)導(dǎo)致
    的頭像 發(fā)表于 11-17 10:25 ?4374次閱讀
    <b class='flag-5'>DDR</b> training的產(chǎn)生原因

    銣原子頻率標(biāo)準(zhǔn) 石英頻標(biāo) 基準(zhǔn)頻率

    頻率
    jf_47371611
    發(fā)布于 :2025年11月12日 14:27:06

    到底DDR走線能不能參考電源層啊?

    設(shè)計(jì),我們需要更謹(jǐn)慎的去對(duì)待它,最好有一些仿真數(shù)據(jù)的支撐來確認(rèn)更大的成功率才行! 問題:大家有沒有做過一些覺得是非常規(guī)的DDR設(shè)計(jì),可以分享下? 關(guān)于一博: 一博科技成立于2003年3月,深圳創(chuàng)業(yè)板
    發(fā)表于 11-11 17:46

    銣原子頻率標(biāo)準(zhǔn)特點(diǎn)介紹

    頻率
    落秋的大西北
    發(fā)布于 :2025年11月05日 11:27:32

    DDR存儲(chǔ)拓展教程

    的XC7A200T系列,他們的開發(fā)板FPGA型號(hào)也和我們今年比賽用板有很大的不同。這些地方都需要我們仔仔細(xì)細(xì)地閱讀源碼去做平臺(tái)的移植工作。 三、平臺(tái)移植 關(guān)于DDR的拓展工程都在yrtl
    發(fā)表于 10-28 07:25

    DDR5 設(shè)計(jì)指南(一):DDR5 VS LPDDR5

    “ ?本文將詳細(xì)介紹 DDR5、LPDDR5 的技術(shù)細(xì)節(jié)以及 Layout 的規(guī)范要求。然后比較 CAMM2 模組與 SODIMM 的差別。? ” ?? 本文將介紹什么是 DDR5,DDR5 和之前
    的頭像 發(fā)表于 10-27 19:28 ?1.2w次閱讀
    <b class='flag-5'>DDR</b>5 設(shè)計(jì)指南(一):<b class='flag-5'>DDR</b>5 VS LPDDR5

    E203分享之DDR擴(kuò)展方案實(shí)施流程(中)

    的S00_AXI_ACLK、M00_AXI_ACLK,分別接系統(tǒng)頂層時(shí)鐘hfextclk、mig產(chǎn)生的用戶時(shí)鐘ui_clk,以此來實(shí)現(xiàn)跨時(shí)鐘域。 (2)例化DDR3模型(仿真的時(shí)候需要用,vivado
    發(fā)表于 10-24 07:25

    基于FPGA的DDR控制器設(shè)計(jì)

    DDR控制協(xié)議 DDR3讀寫控制器主要用于生成片外存儲(chǔ)器DDR3 SDRAM進(jìn)行讀寫操作所需要的時(shí)序,繼而實(shí)現(xiàn)對(duì)片外存儲(chǔ)器的讀寫訪問。由攝像頭采集得到的圖像數(shù)據(jù)通常數(shù)據(jù)量較大,使用片內(nèi)
    發(fā)表于 10-21 14:30

    基于DDR200T開發(fā)板的e203進(jìn)行DDR3擴(kuò)展

    ,本隊(duì)將clock period設(shè)置為400MHZ,使得DDR引出的clk時(shí)鐘為100MHZ,通過該時(shí)鐘分頻出E203所需要的時(shí)鐘頻率(基于多次測試,本隊(duì)將E203的時(shí)鐘頻率設(shè)置為20
    發(fā)表于 10-21 12:43

    DDR器件管腳說明

    DDR是硬件設(shè)計(jì)的重要一環(huán),作為一名硬件工程師除了對(duì)DDR基礎(chǔ)和原理要有了解外,最重要的也就是對(duì)DDR控制器的掌握。本文章從DDR外部管腳的角度進(jìn)行描述,學(xué)習(xí)
    的頭像 發(fā)表于 10-10 09:15 ?3436次閱讀
    <b class='flag-5'>DDR</b>器件管腳說明

    AD設(shè)計(jì)DDR3時(shí)等長設(shè)計(jì)技巧

    ? ? ? 本文講述了使用Altium designer設(shè)計(jì)SOC和DDR等高速PCB時(shí)候,如何設(shè)計(jì)信號(hào)線等長。DDR信號(hào)線分成兩大部分。一是數(shù)據(jù)線部分,二是地址線、控制信號(hào)線部分。本文著重詳細(xì)
    發(fā)表于 07-28 16:33 ?5次下載

    一文詳解頻率合成技術(shù)

    離散的值,可以通過濾波器和開關(guān)的選擇性提取出我們需要的指定輸出頻率,最后通過放大濾波電路輸出。直接模擬頻率合成技術(shù)屬于發(fā)展的早期階段,它的特點(diǎn)是較高分辨率和穩(wěn)定度,跳變頻時(shí)間短,但是也
    的頭像 發(fā)表于 05-20 14:05 ?1.7w次閱讀
    一文詳解<b class='flag-5'>頻率</b>合成技術(shù)
    名山县| 弥渡县| 赤峰市| 永福县| 山东| 舟曲县| 彭水| 建始县| 宁陕县| 珲春市| 营山县| 石泉县| 西吉县| 丹寨县| 都江堰市| 天全县| 贺州市| 宁国市| 两当县| 东兰县| 江阴市| 武陟县| 河北区| 娄烦县| 宜黄县| 东城区| 城固县| 浑源县| 清徐县| 石家庄市| 永登县| 清远市| 远安县| 浦江县| 怀集县| 东莞市| 新宾| 满城县| 锡林浩特市| 定襄县| 大洼县|