日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence中Calculator的使用

模擬混合信號設計驗證 ? 來源:王小云 ? 作者:王小云 ? 2022-04-16 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目錄

近期打算寫一些Cadence的使用總結,一來是可以加深自己對Cadence的熟悉程度,二來也可以替廣大讀者節(jié)約摸索時間。如有出入和需補充的地方,歡迎大家在評論區(qū)或私聊中指出。本期,作者擬介紹Cadence中Calculator的使用。我會在開頭介Calculator的啟動與界面,接著分別介紹Calculator的各個模塊與使用方法。考慮到PDK版權問題,所有數(shù)值的結果均進行遮擋或者打碼處理,請見諒。

1. Calculator的啟動與界面

ADE L --> Tools --> Caculator

pYYBAGJag3OAUgZOAAMPLuNwbMw339.png
圖1. 從AEL啟動Caculator.

Calculator的界面由上至下分為以下幾個板塊,如圖2所示。圖2的界面可能與大家的界面不完全相同,這是因為我在View里面修改了設置。

  • 菜單

  • 數(shù)學公式

  • 原理圖選擇器

  • Buffer 與Stack

  • Function

25d7500e-bbd7-11ec-aa7f-dac502259ad0.jpg
圖2. Caculator界面

“數(shù)學公式”比較簡單,在此我就不做過多介紹了。下面,我會對其他版塊進行逐一的介紹。

2. Buffer與Stack

Buffer和Stack是最為常用的板塊之一,它們存儲了你“輸入數(shù)據(jù)”和“表達式”。下面以“晶體管T21的直流工作點ids”為例講解功能,如圖3所示。

poYBAGJag_mATveJAAGMY45qo4M394.png
圖3. Buffer與Stack界面

2.1 繪制曲線

點擊圖3所示“Plot”按鈕,即可繪制“ids”曲線。

2.2 生成Table

點擊圖3所示的“Table”按鈕,可生成如圖4所示的Table。第一列是參數(shù)掃描的變量“VGS”,第二列是晶體管T21的“ids”。

pYYBAGJahHOAM21dAAC_NIQvGR0769.png
圖4. Table

2.3 導出Table

在圖4界面,F(xiàn)ile --> export (可以選擇.csv)

之后可通過Matlab,Origin等軟件進行處理或者繪圖

2.4 生成多欄Table

保持圖4中的Table打開

回到圖3,在Buffer中輸入晶體管T21的跨導表達式。

OP("/T21","gm")

接著點擊圖3中的“Table”按鈕,即可生成如圖5所示的多欄Table。新增加的第三列就是晶體管“T21”的跨導。

備注:“Table”按鈕右側選擇“Append”才會添加新列,如果是“Replace”則是進行替換。

pYYBAGJahLCAGO25AAGBrkMBvtk551.png
圖5. 多欄Table

2.5 表達式送入AEL

點擊圖3所示的“AEL”按鈕,可將“Buffer”中的表達式送入AEL。

2.6 Buffer與Stack交互

點擊圖3中的“Enter”按鈕,可將“Buffer”中的表達式送入“Stack”。

點擊圖3中的“Insert”按鈕,可將“Stack”中的表達式送入“Buffer”。

2.7 Stack內(nèi)部操作

點擊圖3中“Stack操作”,我們可以對“Stack”內(nèi)部存儲的表達式進行“添加”,“刪除”,和“順序”調(diào)整。

3. 原理圖選擇器

262f16c2-bbd7-11ec-aa7f-dac502259ad0.png
圖6. 原理圖選擇器

我們可以通過如圖6所示的“原理圖選擇器”在原理圖中選擇我們感興趣的“元件”,“電壓”和“電流”并將表達式送入“Buffer”。

我們以晶體管直流工作點“op”為例。點擊op --> 自動跳轉原理圖 -->選擇T21晶體管 --> 自動彈出List --> 選擇gm --> 表達式進入“Buffer”,如圖7所示。

pYYBAGJahPmAbzSAAAFN9_-PIUI867.png
圖7. 直流工作點操作流程

4. 菜單

4.1 Tools

如圖8所示為“Tools”的功能。我已在第二節(jié)中進行了詳細介紹。

265c223e-bbd7-11ec-aa7f-dac502259ad0.png圖8. Tools

4.2 Views

可以選擇是否顯“數(shù)學公式”,“Stack”,“原理圖選擇器”等板塊。

5 Function

Function的功能十分強大,可以對幾乎所有的電路參數(shù)進行計算,可以顯著提升設計效率。

5.1 常用函數(shù)

bandwidth(帶寬):放大器設計常用

groupdelay(群時延):系統(tǒng)設計常用

NF(噪聲系數(shù)):低噪放設計常用

Phasenoise(相位噪聲):振蕩器設計常用

還有擺率,功率譜密度,jitter等等常用函數(shù)都可以找到,使用非常簡單。下面我以其中比較復雜的“上升延遲”舉例。

5.2 舉例“上升延遲”

(1)如圖9所示,在“Function”中搜索“delay”并選中

(2)在Signal1和2中分別填入我們所關注的信號

(3)VDD=1.2V,因此我們這里的臨界電壓設置為 0.6 0.6

(4)我們關注的是輸入上升沿到輸出上升沿的延遲,所以選擇“rising”,“rising”。

(5)點擊“Apply”,在Buffer中出現(xiàn)如圖表達式,并用Table導出為722.2 ps。

poYBAGJahT2AXIjnAAEsPGREgkQ665.png2686a6bc-bbd7-11ec-aa7f-dac502259ad0.png
圖9. Rise delay of the circuit

為了論證該結果的正確性,作者用Marker手動獲得了上升延遲。將圖10的結果與公式對比,容易證明是一致的。

pYYBAGJahXyAdnQAAAFBizyTorQ263.png
圖10:手動尋找的上升延遲

原文標題:仿真軟件:Cadence中的Calculator使用總結

文章出處:【微信公眾號:模擬混合信號設計驗證】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    68

    文章

    1031

    瀏覽量

    147394
  • Calculator
    +關注

    關注

    0

    文章

    6

    瀏覽量

    7019

原文標題:仿真軟件:Cadence中的Calculator使用總結

文章出處:【微信號:yaliDV,微信公眾號:模擬混合信號設計驗證】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence 與 Google 合作,利用 ChipStack AI Super Agent 在 Google Cloud 上擴展 AI 驅動的芯片設計

    Cadence ChipStack AI Super Agent 集成 Google Gemini 模型,加速新一代代理驅動型設計自動化 Cadence近日宣布與 Google Cloud 達成戰(zhàn)略
    的頭像 發(fā)表于 04-24 13:22 ?151次閱讀

    Cadence與Google合作,利用ChipStack AI Super Agent在Google Cloud上擴展AI驅動的芯片設計

    Cadence ChipStack AI Super Agent 集成 Google Gemini 模型,加速新一代代理驅動型設計自動化 中國上海,2026 年 4 月 24 日 —— 半導體與系統(tǒng)
    的頭像 發(fā)表于 04-24 10:36 ?1197次閱讀

    Cadence Conformal AI Studio三大核心引擎重塑IC驗證

    Cadence 以 Conformal AI Studio 結合強化學習與分布式架構,全面升級 LEC、低功耗驗證和 ECO,在 AI 設計時代開創(chuàng)新范式。
    的頭像 發(fā)表于 01-05 10:12 ?735次閱讀

    Cadence Conformal AI Studio榮獲2025亞洲金選獎年度最佳EDA獎

    Cadence Conformal AI Studio 在 2025 年亞洲 EE 大獎榮獲“年度最佳 EDA”稱號!
    的頭像 發(fā)表于 12-26 09:55 ?927次閱讀

    利用Cadence Fidelity CFD軟件解決渦輪機械的二次流效應

    提升渦輪性能對實現(xiàn)渦輪機械更高的效率和可靠性是至關重要的。二次流是顯著影響渦輪性能的關鍵因素,在軸流式渦輪,它可造成高達 50% 的總氣動損失。對于旨在優(yōu)化渦輪設計和功能的工程師而言,通過先進
    的頭像 發(fā)表于 12-11 10:22 ?911次閱讀
    利用<b class='flag-5'>Cadence</b> Fidelity CFD軟件解決渦輪機械<b class='flag-5'>中</b>的二次流效應

    Cadence榮膺2025全球電子成就獎之年度EDA/IP/軟件產(chǎn)品獎

    在全球電子設計加速演進的浪潮,Cadence 楷登電子再度以卓越的創(chuàng)新實力贏得行業(yè)矚目。
    的頭像 發(fā)表于 11-30 14:10 ?914次閱讀

    今日看點:Cadence宣布收購ChipStack;德州儀器啟用馬六甲第二組裝測試工廠

    Cadence宣布收購 ChipStack 業(yè)內(nèi)消息指出,半導體軟件巨頭 Cadence Design Systems 同意收購ChipStack,這是一家位于西雅圖的初創(chuàng)公司,致力于開發(fā)
    發(fā)表于 11-11 10:25 ?559次閱讀

    Cadence電子設計仿真工具標準搭載村田制作所的產(chǎn)品數(shù)據(jù)

    株式會社村田制作所(以下簡稱“村田”)已在?Cadence Design Systems, Inc.(總部:美國加利福尼亞州,以下簡稱“Cadence”)提供的?EDA 工具 (1) ?“OrCAD
    的頭像 發(fā)表于 10-21 11:31 ?2372次閱讀

    2025 Cadence 中國技術巡回研討會即將開啟 ——系統(tǒng)設計與分析專場研討會(上海站)

    電子設計自動化領域領先的供應商 Cadence,誠邀您參加“ 2025 Cadence 中國技術巡回研討會”,會議將集聚 Cadence 的開發(fā)者與 Cadence 資深技術專家,探索
    的頭像 發(fā)表于 10-20 16:09 ?953次閱讀
    2025 <b class='flag-5'>Cadence</b> 中國技術巡回研討會即將開啟 ——系統(tǒng)設計與分析專場研討會(上海站)

    Cadence攜手NVIDIA革新功耗分析技術

    Cadence 全新 Palladium Dynamic Power Analysis 應用程序助力 AI/ML 芯片和系統(tǒng)設計工程師打造高能效設計,縮短產(chǎn)品上市時間。
    的頭像 發(fā)表于 08-20 17:53 ?1508次閱讀

    Cadence推出Cerebrus AI Studio

    為了滿足高復雜度半導體芯片設計面臨的時間節(jié)點緊迫、設計目標極具挑戰(zhàn)性以及設計專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首個支持代理式 AI 的多模塊、多用戶設計平臺
    的頭像 發(fā)表于 07-07 16:12 ?1671次閱讀

    Cadence Conformal AI Studio助力前端驗證設計

    Cadence 推出最新的前端驗證設計方案 Conformal AI Studio,專為解決日益復雜的前端設計挑戰(zhàn)而打造,旨在提升設計人員的工作效率,進而優(yōu)化全流程功耗、效能和面積(PPA)等設計目標。
    的頭像 發(fā)表于 06-04 11:16 ?2112次閱讀

    Cadence推出HBM4 12.8Gbps IP內(nèi)存系統(tǒng)解決方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出業(yè)界速度最快的 HBM4 12.8Gbps 內(nèi)存 IP 解決方案,以滿足新一代 AI 訓練和 HPC 硬件系統(tǒng)對 SoC 日益增長的內(nèi)存帶寬
    的頭像 發(fā)表于 05-26 10:45 ?1771次閱讀

    Cadence SPB OrCAD Allegro22.1安裝包

    包括了Capture原理圖設計、PSpice仿真、Alelgro PCB Editor及PCB SI組件?系統(tǒng)需求Cadence SPB 22.1 的安裝包不再支持Windows 7 以及
    發(fā)表于 05-22 16:50 ?10次下載

    Cadence SPB OrCAD Allegro24.1安裝包

    Cadence SPB(Silicon Package Board)是一套電子設計自動化(EDA)軟件套件,主要用于集成電路、封裝和PCB的設計、仿真和驗證。它提供了一整套從設計到生產(chǎn)的工具,支持
    發(fā)表于 05-22 16:45 ?49次下載
    莱州市| 吉林省| 成都市| 洪泽县| 克拉玛依市| 广元市| 清远市| 饶平县| 常州市| 荃湾区| 化德县| 新田县| 汽车| 珠海市| 嘉峪关市| 犍为县| 台安县| 大冶市| 莲花县| 浦县| 闵行区| 龙南县| 城市| 敦化市| 嘉祥县| 井冈山市| 邹平县| 平远县| 麦盖提县| 香格里拉县| 佛学| 泾源县| 剑川县| 红安县| 宿迁市| 澄城县| 乌兰察布市| 黄陵县| 宜兴市| 惠东县| 克什克腾旗|