日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用VCS兩種仿真flow的基本步驟

路科驗(yàn)證 ? 來源:路科驗(yàn)證 ? 作者:路科驗(yàn)證 ? 2022-05-07 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾乎所有的芯片設(shè)計(jì)、芯片驗(yàn)證工程師,每天都在和VCS打交道,但是由于驗(yàn)證環(huán)境的統(tǒng)一化管理,一般將不同的編譯仿真選項(xiàng)集成在一個文件里,只需要一兩個人維護(hù)即可。所以大部分人比較少有機(jī)會去深入地學(xué)習(xí)VCS的仿真flow?;诖耍疚膶⒔榻BVCS仿真的兩種flow,概述這兩種flow分別做了哪些事!

VCS是一個高性能、高容量的編譯代碼仿真器,它將高級抽象的驗(yàn)證技術(shù)集成到一個開放的本地平臺中。它能夠分析、編譯和編譯Verilog、VHDL、SystemVerilogOpenVera所描述的design,并且還提供了一組仿真和調(diào)試功能來驗(yàn)證design,這些特性提供了源代碼級debug和仿真結(jié)果。支持原生測試平臺、SystemVerilog、驗(yàn)證規(guī)劃、覆蓋率分析和收斂。

除了標(biāo)準(zhǔn)Verilog、VHDL和混合HDL和SystemVerilog編譯和仿真功能,VCS包括以下集成的功能和工具集:

SystemC

Verdi

Unified Command-lineInterface (UCLI)

Built-In CoverageMetrics

DirectC Interface

VCS還可以與第三方工具集成,如Specman、Denali和其他加速和仿真系統(tǒng)。

下面介紹VCS的兩種仿真flow:two-step flowthree-step flow
  • two-step flow
只支持VerilogHDL和SystemVerilog設(shè)計(jì),包括兩個步驟: compilation 編譯simulation 仿真 compilation:編譯是仿真design的第一步,此時VCS構(gòu)建實(shí)例層次結(jié)構(gòu)并生成一個二進(jìn)制可執(zhí)行的simv,之后用于仿真。在此階段,我們可以選擇以優(yōu)化模式調(diào)試模式編譯design。

使用vcs,語法如下:

vcs [compileoptions] Verilog_files

常用選項(xiàng)如下:

-h or -help

列出最常用的VCS編譯和運(yùn)行時選項(xiàng)的描述

-ID

返回有用的信息,如VCS版本和構(gòu)建日期,VCS編譯器版本,以及工作站名稱、平臺和主機(jī)ID

-v filename

指定Verilog庫文件,VCS在這個文件中查找模塊定義和在源代碼中找到的UDP實(shí)例

-y directory

指定Verilog庫目錄,VCS在這個目錄的源文件中搜索模塊定義和UDP實(shí)例。VCS在這個目錄中搜索與實(shí)例中模塊或UDP標(biāo)識符同名的文件(不是實(shí)例名)。如果找到了這個文件,VCS會在文件中搜索模塊或UDP定義來解析實(shí)例

ps:如果你在不同的庫中有多個同名的模塊,VCS會選擇用第一個-y選項(xiàng)指定的庫中定義的模塊

+incdir+directory+

指定VCS搜索包含文件的directory目錄,可以使用加號(+)字符指定多個目錄

+inbext+extension+

指定VCS只在庫目錄中搜索具有指定文件擴(kuò)展名的文件,可以指定多個擴(kuò)展名,用加號(+)分隔擴(kuò)展名。例如,+libext+.v+ .V+,指定在庫中搜索擴(kuò)展名為.v或.V的文件

+liborder

指定在VCS找到實(shí)例的庫的剩余部分中搜索未解析的模塊實(shí)例的模塊定義

-full64

支持64位模式下的編譯和仿真

-file filename

指定包含文件列表和編譯時選項(xiàng)的文件

-verdi

啟動verdi

-R

編譯后立即啟動仿真

-pvalue+parameter_hierarchical_name=value

將指定的參數(shù)更改為指定的值

-parameters filename

將文件中指定的參數(shù)更改為文件中指定的值

-notice

啟用詳細(xì)診斷消息

-q

quiet模式;抑制消息,例如關(guān)于VCS使用的C編譯器、VCS解析的源文件、頂層模塊或指定的timescale的消息

-V

verbose模式;打印消息,例如編譯器驅(qū)動程序在運(yùn)行C編譯器、匯編器和鏈接器時打印它執(zhí)行的命令

-lfilename

指定VCS記錄編譯消息的文件,如果還有-R選項(xiàng),VCS將在同一個文件中記錄編譯和仿真的消息

+define+macro=value+

將源代碼中的文本宏定義為值或字符串,可以在Verilog源代碼中使用`ifdef編譯器指令來測試這個定義

simulation:在編譯過程中,VCS生成一個二進(jìn)制可執(zhí)行文件simv,使用simv來運(yùn)行仿真。根據(jù)編譯的方式,可用兩種模式運(yùn)行仿真:

Interactivemode

在初始階段以交互模式(調(diào)試模式)編譯design。在這個階段,可以使用GUI或通過命令行調(diào)試design問題。通過GUI進(jìn)行調(diào)試可以使用Verdi,通過命令行進(jìn)行調(diào)試可以使用UCLI(Unified command line interface)

batch mode

當(dāng)大多數(shù)design問題解決后,可以使用批處理模式(優(yōu)化模式)編譯design。在這個階段,可以以最小的debug性能來換取更好的性能來運(yùn)行回歸

使用下面的命令行來仿真設(shè)計(jì):

simv_executable [runtime_options]

缺省情況下,VCS生成可執(zhí)行的二進(jìn)制文件simv,但也可以在vcs命令行中使用編譯時間選項(xiàng) -o 來生成具有指定名稱的二進(jìn)制可執(zhí)行文件

-gui

當(dāng)設(shè)置了VERDI_HOME時,此選項(xiàng)啟動Verdi

-ucli

該選項(xiàng)在UCLI模式下啟動simv

  • three-step flow
支持Verilog、VHDL和混合HDL設(shè)計(jì),包括三個步驟: analysis 分析elaboration 細(xì)化simulation 仿真 analysis:分析是仿真design的第一步,在此階段將使用vhdlanvlogan分析VHDL、Verilog、SystemVerilog和OpenVera文件。下面的部分包括幾個分析設(shè)計(jì)文件的示例命令行: Analyzing your VHDL files:vhdlan [vhdlan_options] file1.vhd file2.vhd Analyzing your Verilog files:vlogan [vlogan_options] file1.v file2.v Analyzing your SystemVerilog files:vlogan -sverilog [vlogan_options] file1.sv file2.svfile3.v Analyzing your OpenVera files:vlogan -ntb [vlogan_options] file1.vr file2.vr file3.v Analyzing your SystemVerilog and OpenVera files:vlogan -sverilog -ntb [vlogan_options] file1.sv file2.vrfile3.v 由于一般使用Verilog,故本文只介紹vlogan常用選項(xiàng):-help顯示vlogan的使用信息 -q忽略所有vlogan消息 -f filename指定包含源文件列表的文件 -full64Analyzes the design for 64-bit simulation -ignore keyword_argument根據(jù)指定的關(guān)鍵字參數(shù),忽略警告消息 -l filename指定VCS記錄分析器消息的日志文件 -sverilog啟用分析SystemVerilog源代碼 -sv_pragma指示VCS在單行或多行注釋中編譯sv_pragma關(guān)鍵字后面的SystemVerilog斷言代碼 -timescale=time_unit/time_precision為不包含timescale編譯器指令的源文件指定unit和precision,并在包含時間表的源文件之前指定時間表 -v library_file指定用于搜索模塊定義的Verilog庫文件 -work library將設(shè)計(jì)庫名稱映射到接收vlogan輸出的邏輯庫名稱work elaboration:細(xì)化是仿真design的第二步,在這個階段,使用分析過程中生成的中間文件,VCS構(gòu)建實(shí)例層次結(jié)構(gòu)并生成一個二進(jìn)制可執(zhí)行的simv,該二進(jìn)制可執(zhí)行文件之后用于仿真。可選擇優(yōu)化模式或調(diào)試模式來細(xì)化design。 常用選項(xiàng)如下:-h or -help列出最常用的VCS編譯和運(yùn)行時選項(xiàng)的描述 -ID返回有用的信息,如VCS版本和構(gòu)建日期,VCS編譯器版本,以及工作站名稱、平臺和主機(jī)ID -full64支持64位模式下的編譯和仿真-file filename指定包含文件列表和編譯時選項(xiàng)的文件 -l filename指定VCS記錄編譯消息的文件,如果還有-R選項(xiàng),VCS將在同一個文件中記錄編譯和仿真的消息 simulation:仿真是最后一步,在細(xì)化過程中,使用生成的中間文件,VCS創(chuàng)建了一個二進(jìn)制可執(zhí)行文件simv。使用simv來運(yùn)行仿真。可以使用以下兩種模式運(yùn)行仿真: Interactive mode在初始階段以交互模式(調(diào)試模式)細(xì)化design。在這個階段,可以使用GUI或通過命令行調(diào)試design問題。通過GUI進(jìn)行調(diào)試可以使用Verdi,通過命令行進(jìn)行調(diào)試可以使用UCLI (Unified command line interface) batch mode當(dāng)大多數(shù)design問題解決后,可以使用批處理模式(優(yōu)化模式)編譯design。在這個階段,可以以最小的debug性能來換取更好的性能來運(yùn)行回歸 使用下面的命令行來仿真設(shè)計(jì):simv_executable[runtime_options] 缺省情況下,VCS生成可執(zhí)行的二進(jìn)制文件simv,但也可以在vcs命令行中使用編譯時間選項(xiàng)-o來生成具有指定名稱的二進(jìn)制可執(zhí)行文件 -gui當(dāng)設(shè)置了VERDI_HOME時,此選項(xiàng)啟動Verdi-ucli該選項(xiàng)在UCLI模式下啟動simv

以上內(nèi)容介紹了使用兩種仿真flow的基本步驟,其余功能需要用的時候再查VCS User Guide就行了。

END

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    55

    文章

    4539

    瀏覽量

    138699
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1673

    瀏覽量

    51961
  • Flow
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    9146

原文標(biāo)題:淺談VCS的兩種仿真flow

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗(yàn)證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索VCS2381/2382/2383:超低功耗磁開關(guān)傳感器的卓越之選

    探索VCS2381/2382/2383:超低功耗磁開關(guān)傳感器的卓越之選 作為電子工程師,我們一直熱衷于探尋那些能夠提升設(shè)計(jì)性能、降低功耗、簡化安裝的優(yōu)質(zhì)元件。今天,就來為大家詳細(xì)介紹SGMICRO
    的頭像 發(fā)表于 03-18 14:00 ?208次閱讀

    TVS vs TSS 兩種保護(hù)機(jī)制的深度博弈

    在現(xiàn)代電子設(shè)備日益精密、工作環(huán)境愈發(fā)復(fù)雜的背景下,電路安全問題尤其是雷擊和瞬態(tài)過壓(Surge)防護(hù),已成為產(chǎn)品設(shè)計(jì)中不可忽視的重要環(huán)節(jié)。其中,TVS(瞬態(tài)電壓抑制器)與TSS(晶閘管浪涌抑制器)是兩種廣泛應(yīng)用的浪涌保護(hù)器件。盡管二者均服務(wù)于同一目標(biāo)——保障電路
    的頭像 發(fā)表于 02-12 15:23 ?2313次閱讀
    TVS vs TSS <b class='flag-5'>兩種</b>保護(hù)機(jī)制的深度博弈

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--LoongArch的SOC邏輯設(shè)計(jì)

    。使用到類Linux命令,在VCS編譯后生成目標(biāo)文件simv.o 2仿真驗(yàn)證和調(diào)試。 在EDA里打開波形調(diào)試工具,進(jìn)過步驟操作,可以看到信號波形。 仿真驗(yàn)證包括對DUT(被測試對象)邏
    發(fā)表于 01-18 13:45

    用PLC實(shí)現(xiàn)卷徑計(jì)算的兩種算法

    卷徑計(jì)算,是動態(tài)計(jì)算如鋼卷,紙卷等存料量的一方法,它是實(shí)現(xiàn)張力控制和自動充放料、以及甩尾控制的重要前提。卷徑計(jì)算目前主流的方法有兩種,一是根據(jù)機(jī)列速度(產(chǎn)線速度)和和被測卷的轉(zhuǎn)動角速度求得;另一
    的頭像 發(fā)表于 11-14 16:54 ?2613次閱讀
    用PLC實(shí)現(xiàn)卷徑計(jì)算的<b class='flag-5'>兩種</b>算法

    VCS安裝教程及常見問題和解決辦法

    一、簡要介紹 在對蜂鳥E203處理器進(jìn)行運(yùn)行系統(tǒng)級仿真測試時,可以利用VCS這一編譯型仿真工具來對運(yùn)行E203的模擬測試。本文即介紹在Linux系統(tǒng)中,進(jìn)行模擬測試途中出現(xiàn)的一系列常見問題
    發(fā)表于 10-27 07:58

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時,有時需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado ip核的soc系統(tǒng)進(jìn)行仿真。在這種情況下
    發(fā)表于 10-24 07:28

    ADI GMSL技術(shù)兩種視頻數(shù)據(jù)傳輸模式的區(qū)別

    本文深入介紹GMSL技術(shù),重點(diǎn)說明用于視頻數(shù)據(jù)傳輸?shù)南袼啬J胶退淼滥J街g的差異。文章將闡明這兩種模式之間的主要區(qū)別,并探討成功實(shí)施需要注意的具體事項(xiàng)。
    的頭像 發(fā)表于 10-10 13:49 ?2677次閱讀
    ADI GMSL技術(shù)<b class='flag-5'>兩種</b>視頻數(shù)據(jù)傳輸模式的區(qū)別

    兩種TVS有啥不同?

    當(dāng)我們查看TVS二極管的規(guī)格書,常會看到有以下兩種種引腳功能標(biāo)識圖:對于初學(xué)者,看到感到疑惑,他們一樣嗎?他們有啥區(qū)別?為啥有的個尖頭往外,陽極連在一起,有的個尖頭往里,陰極連在一起?一連三問。EMC小哥根據(jù)自己經(jīng)驗(yàn)略作分析
    的頭像 發(fā)表于 09-15 20:27 ?1003次閱讀
    這<b class='flag-5'>兩種</b>TVS有啥不同?

    兩種散熱路徑的工藝與應(yīng)用解析

    背景:兩種常見的散熱設(shè)計(jì)思路 在大電流或高功率器件應(yīng)用中,散熱和載流能力是PCB設(shè)計(jì)中必須解決的難題。常見的兩種思路分別是: 厚銅板方案:通過整體增加銅箔厚度(如3oz、6oz甚至更高),增強(qiáng)導(dǎo)熱
    的頭像 發(fā)表于 09-15 14:50 ?985次閱讀

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1225次閱讀

    貼片晶振中兩種常見封裝介紹

    貼片晶體振蕩器作為關(guān)鍵的時鐘頻率元件,其性能直接關(guān)系到系統(tǒng)運(yùn)行的穩(wěn)定性。今天,凱擎小妹帶大家聊聊貼片晶振中兩種常見封裝——金屬面封裝與陶瓷面封裝。
    的頭像 發(fā)表于 07-04 11:29 ?1522次閱讀
    貼片晶振中<b class='flag-5'>兩種</b>常見封裝介紹

    兩種驅(qū)動方式下永磁直線開關(guān)磁鏈電機(jī)的研究

    摘要:永磁開關(guān)磁鏈電機(jī)數(shù)學(xué)模型可以等效為永磁無刷電機(jī),普遍采用方波驅(qū)動方式。在有限元基礎(chǔ)上分析6/7極直線式磁鏈電機(jī)反電勢波形,采用方波和正弦波驅(qū)動方式,比較兩種方式下的電流、電壓、平均推力大小
    發(fā)表于 06-09 16:18

    兩種感應(yīng)電機(jī)磁鏈觀測器的參數(shù)敏感性研究

    模式和發(fā)電模式下對閉環(huán)電壓電流模型磁鏈觀測器和滑模磁鏈觀測器參數(shù)敏感性進(jìn)行了研究,通過仿真和實(shí)驗(yàn)比較了這兩種觀測器對定、轉(zhuǎn)子電阻及勵磁電感的敏感性。同時還研究了基于這兩種觀測器的模型參考自適應(yīng)系統(tǒng)
    發(fā)表于 06-09 16:16

    詳解ADC電路的靜態(tài)仿真和動態(tài)仿真

    ADC電路主要存在靜態(tài)仿真和動態(tài)仿真仿真,針對兩種不同的仿真,我們存在不同的輸入信號和不同的
    的頭像 發(fā)表于 06-05 10:19 ?2321次閱讀
    詳解ADC電路的靜態(tài)<b class='flag-5'>仿真</b>和動態(tài)<b class='flag-5'>仿真</b>

    銣原子鐘與CPT原子鐘:兩種時間標(biāo)準(zhǔn)的區(qū)別

    在物理學(xué)的世界中,精密的時間測量是至關(guān)重要的。這就需要一個高度準(zhǔn)確且穩(wěn)定的時間標(biāo)準(zhǔn),這就是原子鐘。今天我們將探討兩種重要的原子鐘:銣原子鐘和CPT原子鐘,以及它們之間的主要區(qū)別。首先,我們來了解一下
    的頭像 發(fā)表于 05-22 15:49 ?922次閱讀
    銣原子鐘與CPT原子鐘:<b class='flag-5'>兩種</b>時間標(biāo)準(zhǔn)的區(qū)別
    太湖县| 德昌县| 汉川市| 易门县| 海阳市| 巴林左旗| 多伦县| 威海市| 萨迦县| 茂名市| 慈溪市| 潍坊市| 驻马店市| 西乌珠穆沁旗| 谷城县| 上饶县| 同心县| 五河县| 万宁市| 巨野县| 铜梁县| 长寿区| 祥云县| 株洲县| 金湖县| 英吉沙县| 临颍县| 保山市| 铁岭县| 唐海县| 色达县| 内乡县| 丰台区| 罗城| 乃东县| 沈阳市| 元朗区| 武宣县| 甘泉县| 姚安县| 栾城县|