日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技VC Formal DPV可對任何數據路徑塊進行簽核

科技綠洲 ? 來源:新思科技 ? 作者:新思科技 ? 2022-05-09 16:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們生活在大數據的世界中:B站日均播放量17億次,微信每天發(fā)送約500億條信息。預計到2025年,全球每天生成的數據量有望達到463EB。

如此龐大的數據量,需要采用浮點算術運算的芯片才能夠以最快的速度和最高的精度進行處理、存儲、分析和共享。而驗證這些芯片上的數據處理邏輯(數據路徑)的正確性至關重要。歷史證明,未能及時發(fā)現錯誤將會導致高昂的代價。

鑒于此,新思科技很早就開始研究驗證復雜數據路徑邏輯的方法。例如,基于仿真的傳統(tǒng)驗證方法效率低、耗時長,而且對于無遺漏地驗證這些復雜的數學函數根本不切實際。以一個兩個32位操作數的簡單數學運算為例子,其中就會包含264個操作數對。假設處理速度為每秒30億次模擬速度,則需要195個計算年。這導致計算資源根本無法得到充分和高效利用。

形式驗證使用數學方法來證明或反駁預期算法的正確性,可提供一種有效、高效且可追溯的解決方案。在對函數正確性至關重要的復雜控制和數據路徑邏輯進行驗證時,它可對仿真方法起到補充作用。認識到設計架構師趨向于將規(guī)范編寫為C或C++參考模型,新思科技的研究團隊開始致力于開發(fā)一種驗證技術來確定硬件設計人員創(chuàng)建的RTL是否等效于C/C++模型。復雜數據路徑專用驗證解決方案HECTOR(High-level Equivalence C++ to RTL)由此誕生。

過去20年間,新思科技不斷升級形式求解器,性能越來越完善,促使許多客戶開始使用HECTOR來驗證CPU、GPU、網絡和安全性應用中的ALU、FPU和DSP塊。2017中,HECTOR技術被整合到新思科技 VC Formal? Datapath Validation (DPV) App中,該應用現已能夠支持所有現代C++語言和基于業(yè)界領先的新思科技 Verdi? SoC Debug Platform的完整調試環(huán)境。VC Formal DPV成為業(yè)界首個用于對數據路徑元素進行無遺漏驗證的商用形式驗證工具。

VC Formal DPV針對獨立開發(fā)的模型提供等效性檢查,無遺漏地驗證RTL實現是否與可信的C/C++參考模型等效,并且可用于無遺漏地驗證C到C、C到RTL,以及RTL到RTL等連續(xù)設計改進,而無需任何驗證平臺、斷言或覆蓋率要求。VC Formal DPV可以靈敏地檢測極端缺陷,從而避免代價高昂的錯誤發(fā)生。該技術嵌入了:

快速高效的形式算法,包括加入多個求解器用于解算復雜的數學邏輯

快速收斂技術,包括自動設計分區(qū)和多處理器支持

高級調試支持,包括一個集成的調試器,支持單步調試C/C++代碼

靈活的語言支持:Verilog、VHDL、SystemVerilog、C、C++

VC Formal DPV可提供100%的信任度,其RTL設計實現符合C/C++參考算法,因此與基于仿真的技術相比,可以顯著加快數據路徑組件的簽核。

隨著電子設備變得越來越智能,人工智能AI)和機器學習(ML)芯片被廣泛應用于許多領域。由于AI/ML芯片使用浮點運算來處理大量數據,因此VC Formal DPV非常適合此類芯片設計,獲得了全球AI/ML初創(chuàng)企業(yè)的大量部署。

為了幫助企業(yè)采用數據路徑驗證方法,新思科技提供了經過形式驗證的全面的C++數學庫來驗證RTL,并且還為交鑰匙項目的培訓和執(zhí)行提供咨詢服務。

數據路徑驗證的前景十分光明。新思科技憑借20多年的HECTOR技術投入和不斷革新,其VC Formal DPV可對任何數據路徑塊進行簽核。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 人工智能
    +關注

    關注

    1821

    文章

    50367

    瀏覽量

    267062
  • 新思科技
    +關注

    關注

    5

    文章

    981

    瀏覽量

    52998
  • 數據路徑
    +關注

    關注

    0

    文章

    4

    瀏覽量

    6454
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    思科技發(fā)布全新軟件定義硬件輔助驗證解決方案

    思科技(Synopsys, Inc., 納斯達克代碼:SNPS)宣布對其業(yè)界領先的硬件輔助驗證(HAV)產品組合進行升級,包括全新硬件平臺和功能,以支持從數據中心到邊緣計算對 AI 芯片驗證
    的頭像 發(fā)表于 03-17 17:17 ?693次閱讀

    思科技首屆Converge大會隆重舉行

    思科技(納斯達克代碼:SNPS)全新旗艦大會新思科技 Converge 2026 于 3 月 11 日隆重舉行。新思科技總裁兼首席執(zhí)行官蓋思新先生(Sassine Ghazi)以主題演講拉開
    的頭像 發(fā)表于 03-13 09:07 ?669次閱讀

    思科VC Formal解決方案在RISC-V驗證中的應用

    從擁抱趨勢、暢想未來,到解決問題、交付產品,RISC-V 芯片已被廣泛使用。據咨詢機構 Semico Research 測算,截止 2024 年底全球 RISC-V 的累積使用量已達 500 億顆
    的頭像 發(fā)表于 02-24 16:38 ?835次閱讀

    優(yōu)化數據如何提升PLC的性能與安全

    西門子 Tia Portal 平臺是現代自動化控制系統(tǒng)的先進軟件開發(fā)平臺。在這種軟件平臺中,數據是用于存儲數據的重要元素。 什么是優(yōu)化和標準數據
    的頭像 發(fā)表于 12-30 10:46 ?396次閱讀
    優(yōu)化<b class='flag-5'>數據</b><b class='flag-5'>塊</b>如何提升PLC的性能與安全

    使用AXI4接口IP進行DDR讀寫測試

    本章的實驗任務是在 PL 端自定義一個 AXI4 接口的 IP ,通過 AXI_HP 接口對 PS 端 DDR3 進行讀寫測試,讀寫的內存大小是 4K 字節(jié)。
    的頭像 發(fā)表于 11-24 09:19 ?3945次閱讀
    使用AXI4接口IP<b class='flag-5'>核</b><b class='flag-5'>進行</b>DDR讀寫測試

    使用Simcenter Micred Power Tester硬件對高功率多芯片模塊散熱路徑中的裂縫面積進行定量說明

    。使用SimcenterMicredT3STER硬件進行瞬態(tài)熱測試,是對功率半導體封裝中的熱傳導路徑進行界定的一種常用方法。正文此類測試中的熱流路徑可表示為一個等效的電阻-電容C
    的頭像 發(fā)表于 10-29 11:07 ?685次閱讀
    使用Simcenter Micred Power Tester硬件對高功率多芯片模塊散熱<b class='flag-5'>路徑</b>中的裂縫面積<b class='flag-5'>進行</b>定量說明

    數據預處理軟加速模塊設計

    模塊的主要功能是進行圖像還原,即將16通道的并行數據拼接成行傳輸的形式。這個模塊是十分必要的,如果不進行數據整理上位機收到的將是雜亂無章的數據,無法顯示成一幅圖像,圖像恢復的過程涉及到
    發(fā)表于 10-29 08:09

    VDMA IP簡介

    VDMA端口信號 S_AXI_LITE:PS端可以通過AXI_LITE協(xié)議對IP進行控制; S_AXIS_S2MM:視頻流(AXI STREAM)輸入到IP的FIFO中
    發(fā)表于 10-28 06:14

    在Linux ubuntu上使用riscv-formal工具驗證蜂鳥E203 SoC的正確性

    ://www.openep.org/e203/)獲取RTL代碼,并根據README文件中的說明進行編譯。 3、準備formal驗證環(huán)境并運行驗證: bash復制代碼 cd ~/riscv-formal/checks make
    發(fā)表于 10-24 07:52

    思科技RTL與功能助力低功耗SoC驗證

    在半導體設計中,“”通常被視為一個里程碑。但實際上,這涵蓋了多個具有特定目標的獨立驗證階段。
    的頭像 發(fā)表于 10-21 10:15 ?1070次閱讀

    2025新思科技開發(fā)者大會精彩回顧

    在新思科技中國30周年暨2025新思科技開發(fā)者大會上,新思科技總裁兼CEO蓋思新(Sassine Ghazi)先生在主題演講中,重點闡述了新思科技在2025年的戰(zhàn)略轉型和未來發(fā)展方向。
    的頭像 發(fā)表于 10-09 11:14 ?1228次閱讀

    思科技首屆汽車高層論壇成功舉辦

    9月19日,新思科技中國三十周年之際,新思科技首屆汽車高層論壇在上海成功舉辦,本次論壇以“數智重構汽車工程”為主題,匯聚產業(yè)領袖、技術專家與生態(tài)伙伴,聚焦“芯片-軟件-系統(tǒng)-場景”的全鏈路創(chuàng)新,圍繞
    的頭像 發(fā)表于 09-20 16:32 ?1578次閱讀

    思科技完成對Ansys的收購

    思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今日宣布完成對Ansys的收購。該交易于2024年1月16日宣布,旨在整合芯片設計、IP以及仿真與分析領域的領先企業(yè),助力開發(fā)者
    的頭像 發(fā)表于 07-18 10:28 ?1082次閱讀

    思科技攜手上海大學助力嵌入式人才培養(yǎng)

    實踐。 《基于ARC處理器的嵌入式系統(tǒng)設計與開發(fā)》是新思科技為培養(yǎng)行業(yè)新生力量,通過產教深度融合,與高校合作開設的綜合性創(chuàng)新實踐課程。該課程基于新思科技ARC處理器和IoTDK開發(fā)板,圍繞新思科技DesignWareARC處理器
    的頭像 發(fā)表于 06-17 16:12 ?1410次閱讀

    基于瑞薩電子RA8T2 sensorless方案的樣例工程 可對電流環(huán)進行TCM化設置

    基于瑞薩電子RA8T2 sensorless方案的樣例工程 可對電流環(huán)進行TCM化設置
    的頭像 發(fā)表于 06-04 18:29 ?1270次閱讀
    上杭县| 海原县| 江阴市| 湘阴县| 高密市| 阿勒泰市| 海门市| 财经| 仁怀市| 华安县| 横山县| 宜兰县| 从江县| 海原县| 罗源县| 新乡市| 永新县| 兴城市| 环江| 双牌县| 株洲县| 巴彦淖尔市| 定边县| 买车| 奇台县| 循化| 南乐县| 青州市| 西青区| 内乡县| 双辽市| 西盟| 融水| 左贡县| 镇远县| 禹城市| 枣强县| 襄樊市| 嘉义市| 绥芬河市| 阿拉善盟|