日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

在SoC中添加eFPGA可實現(xiàn)更靈活的設計

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Alok Sanghavi ? 2022-06-10 07:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

任何系統(tǒng)或 SoC 架構(gòu)師最關(guān)心的是風險以及如何降低風險。他們不禁要問:

在具有強化系統(tǒng)功能的產(chǎn)品投放市場之前,標準會發(fā)生變化嗎?

如果新引入的功能不能完全滿足需求怎么辦?

設計如何經(jīng)得起未來考驗?

傳統(tǒng)上,系統(tǒng)架構(gòu)師會嘗試將設計中存在風險的部分與可編程邏輯隔離開來。通常,獨立的 FPGA 無法提供所需的性能或滿足系統(tǒng)功耗和成本目標。進入嵌入式 FPGA (eFPGA),這是 SoC 設計人員在降低風險的同時實現(xiàn)設計目標的秘密武器。與使用獨立 FPGA 相比,在 SoC 中添加 eFPGA 可實現(xiàn)更靈活的設計、更低的功耗、更高的性能和更低的整體系統(tǒng)成本。

選擇 eFPGA 而不是 FPGA 的優(yōu)勢有很多。首先,與獨立 FPGA 相比,eFPGA 提供了更小的裸片面積,因為取消了允許 PCB 上芯片到芯片連接的整個 I/O 功能,并且嵌入式結(jié)構(gòu)的尺寸專門針對應用需求進行了調(diào)整。由于 eFPGA 的芯片面積最小化,因此 SoC 的額外成本很小。

通過放棄獨立的 FPGA 并將可編程邏輯功能嵌入作為查找表、存儲器和 DSP 塊的個性化組合,eFPGA 在信號延遲、帶寬、延遲、功率和成本方面提供了根本性的改進。電路板設計變得更容易,同時降低了電源和冷卻要求,提高了系統(tǒng)可靠性。從成本和組件數(shù)量的角度來看,系統(tǒng) BoM 都得到了改進,因為分立式 FPGA 及其所有支持設備(包括電平轉(zhuǎn)換器、穩(wěn)壓器和旁路電容器)都被淘汰了,并且顯著節(jié)省了 PCB 空間。

在許多情況下,系統(tǒng)架構(gòu)師將定義他或她自己的自定義模塊功能,連同標準邏輯、嵌入式存儲器和 DSP 模塊一起包含在 eFPGA 中。這些定制塊與 LUT、RAM 和 DSP 的傳統(tǒng)構(gòu)建塊一起集成到邏輯結(jié)構(gòu)中,通過添加優(yōu)化的功能以減少面積和/或提高目標應用的性能,從而提高 eFPGA 的能力。

在計算工作量相當大的人工智能AI) 應用程序中,訓練和推理方面的需求都在不斷發(fā)展。要在市場上推出專用于特定應用的定制 ASIC,需要大量的財務資源和上市時間。當芯片上市時,系統(tǒng)架構(gòu)師可能已經(jīng)在考慮實現(xiàn)當前 AI 算法的優(yōu)化版本,這在 ASIC 流片后是不可能的。與 ASIC 相比,傳統(tǒng)的 FPGA 盡管不能理想地滿足未來的 AI 要求,但仍將繼續(xù)以更高的靈活性和可編程性來填補這一空白。

系統(tǒng)架構(gòu)師一致認為,eFPGA 集成是一個成功的主張,它可以使 SoC 或 ASIC 適應廣泛的高性能計算密集型應用,包括人工智能和機器學習5G 無線、數(shù)據(jù)中心、汽車和高性能計算 (HPC) )。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8277

    瀏覽量

    368443
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639543
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7758

    瀏覽量

    172278
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應用考量

    以及實際設計的應用考量。 文件下載: M2S150-1FC1152I.pdf 產(chǎn)品概述 IGLOO2 FPGA和SmartFusion2 SoC
    的頭像 發(fā)表于 04-07 12:05 ?196次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應用

    性、高性能和低功耗等優(yōu)勢,眾多領域得到了廣泛應用。今天,我們就來詳細探討Microsemi公司的IGLOO2 FPGA和SmartFusion2 SoC FPGA,深入了解它們的特性
    的頭像 發(fā)表于 04-07 11:55 ?241次閱讀

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應用潛力 在當今電子科技飛速發(fā)展的時代,FPGASoC
    的頭像 發(fā)表于 02-10 11:30 ?323次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,日常的設計工作
    的頭像 發(fā)表于 02-09 17:20 ?543次閱讀

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接

    本博客,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 01-13 14:04 ?3841次閱讀
    使用Aurora 6466b協(xié)議<b class='flag-5'>實現(xiàn)</b>AMD UltraScale+ <b class='flag-5'>FPGA</b>與AMD Versal自適應<b class='flag-5'>SoC</b>的對接

    AMD利用重構(gòu)FPGA設備Moku實現(xiàn)自定義激光探測解決方案

    摘要本文介紹了AdvancedMicroDevices,AMD公司如何基于重構(gòu)FPGA設備自定義激光探測解決方案,替代傳統(tǒng)的儀器配置,通過靈活定制的
    的頭像 發(fā)表于 11-20 17:28 ?1934次閱讀
    AMD利用<b class='flag-5'>可</b>重構(gòu)<b class='flag-5'>FPGA</b>設備Moku<b class='flag-5'>實現(xiàn)</b>自定義激光探測解決方案

    如何自己設計一個基于RISC-V的SoC架構(gòu),最后可以FPGA上跑起來?

    如何自己設計一個基于RISC-V的SoC架構(gòu),最后可以FPGA上跑起來
    發(fā)表于 11-11 08:03

    fpga嵌入e203內(nèi)核搭建soc如何實現(xiàn)通信功能?

    fpga嵌入e203內(nèi)核實現(xiàn)以太網(wǎng),開發(fā)板有PHY芯片LAN8720A,怎么搭建soc,如何使用總線,實現(xiàn)通信功能?
    發(fā)表于 11-10 06:54

    如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。FPGA
    的頭像 發(fā)表于 10-22 17:21 ?4594次閱讀
    如何利用Verilog HDL<b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b>SRAM的讀寫測試

    如何在e203 SOC添加自定義外設

    外設的基地址和連接e203_soc_top信號使用,并將自定義的外設正確實例化在此對外接口口模塊。 3、e203_soc_top中正確實例化第2步
    發(fā)表于 10-20 10:38

    Altera Agilex 3/5 FPGASoC的功能特性

    Agilex 5 FPGASoC 以及新推出的 Agilex 3 FPGASoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個設備系列均具備全新功能,可隨著設計需求的變化
    的頭像 發(fā)表于 09-06 10:10 ?3699次閱讀
    Altera Agilex 3/5 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>的功能特性

    Altera Agilex? 3 FPGASoC FPGA

    Altera Agilex? 3 FPGASoC FPGA Altera/Intel Agilex? 3 FPGASoC
    的頭像 發(fā)表于 08-06 11:41 ?4559次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    PLL技術(shù)FPGA的動態(tài)調(diào)頻與展頻功能應用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PL
    的頭像 發(fā)表于 06-20 11:51 ?2918次閱讀
    PLL技術(shù)<b class='flag-5'>在</b><b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應用

    Microchip發(fā)布PolarFire Core FPGASoC產(chǎn)品

    當前市場,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需性能和預算間實現(xiàn)優(yōu)化。鑒于FPGA市場很大一部分無需集成串行收發(fā)器,Microch
    的頭像 發(fā)表于 05-23 14:02 ?1882次閱讀

    FPGA從0到1學習資料集錦

    FPGA 實現(xiàn),使用非常靈活。而且大容量的 FPGA
    發(fā)表于 05-13 15:41
    庆元县| 莎车县| 长寿区| 伊宁市| 阿拉善盟| 禹城市| 社旗县| 邵阳县| 津南区| 秦皇岛市| 金塔县| 邯郸市| 台安县| 怀安县| 衡阳县| 宝鸡市| 怀化市| 句容市| 饶平县| 雅安市| 治县。| 凯里市| 平原县| 教育| 桃源县| 白山市| 桓仁| 桐梓县| 忻州市| 越西县| 海盐县| 焉耆| 保德县| 江永县| 乐业县| 双牌县| 高要市| 和龙市| 上杭县| 邵武市| 浠水县|