日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計滿足可重新配置的計算需求

星星科技指導員 ? 來源:嵌入式計算設(shè)計 ? 作者:Tom VanCourt ? 2022-06-14 17:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

可重構(gòu)性——在系統(tǒng)部署后改變系統(tǒng)功能的能力——不僅可以幫助設(shè)計人員對最后一刻的設(shè)計變更做出反應,還可以讓他們在實施之前對想法進行原型設(shè)計,并在現(xiàn)場升級設(shè)計。在當今瞬息萬變的環(huán)境中,這種能力提供了巨大的競爭優(yōu)勢,并且通常每瓦系統(tǒng)功率可以完成更多的計算。Tom 探討了 FPGA 設(shè)計的當前趨勢如何提供更大的靈活性并滿足即使是最苛刻的應用程序的要求。

隨著應用程序變得越來越復雜,可重構(gòu)計算必須不斷發(fā)展,以滿足行業(yè)不斷變化的需求。靈活性對于滿足不斷變化的客戶需求變得越來越重要,并且要求系統(tǒng)比以往任何時候都更強大。例如,信號處理應用程序必須繼續(xù)跟蹤和解釋來自更遠距離的信號,并合并來自多種類型傳感器(如紅外線和紫外線)的數(shù)據(jù)。

這些應用程序?qū)⑿枰粩嗵岣叩膱D像壓縮水平和計算能力以及用于評估數(shù)據(jù)的增強智能。當然,天氣建模和計算化學等傳統(tǒng)性能計算應用也需要更多的計算能力。而且,隨著電源和冷卻問題越來越受到關(guān)注,圖形處理單元 (GPU) 所需的 100 W 或更多功率在傳統(tǒng)計算中心可能會出現(xiàn)問題,而在包括衛(wèi)星和無人駕駛飛機在內(nèi)的其他應用中可能會令人望而卻步。

FPGA 通過提供可與新興標準保持同步的靈活平臺,直接滿足可重新配置的計算需求。知識產(chǎn)權(quán) (IP) 功能和可配置處理器加快了開發(fā)速度,而強大的新軟件工具可減少延遲、增加帶寬并減少門的使用。FPGA 實現(xiàn)了所有這一切,在低功耗運行和散熱方面比其替代品具有顯著優(yōu)勢。

提升性能的 IP 內(nèi)核

今天,實現(xiàn)可重構(gòu)計算的最簡單途徑之一是使用 IP 內(nèi)核,例如可配置處理器,它可以提供可調(diào)整的緩存大小、乘法器、除法器、硬邏輯和自定義指令。一些可配置處理器還支持可自動轉(zhuǎn)換為硬件的加速器,從而提高生產(chǎn)力并顯著提高嵌入式軟件性能。設(shè)計人員可以簡單地添加外圍設(shè)備或處理器來創(chuàng)建適合他們需求的精確設(shè)計。

這些處理器具有過時證明的額外好處;即使設(shè)備過時,設(shè)計也可以移植到新的芯片上,從而保護設(shè)計人員對軟件的投資。然而,這些可配置的處理器從來都不是用來處理大量計算的。它們通常作為控制器為可重構(gòu)計算應用程序增加價值,協(xié)調(diào)具有專用計算功能的專用塊之間的交互。

其他 IP 的開發(fā)正在進行中,例如可擴展、可配置處理和高性能計算架構(gòu),可滿足定制數(shù)據(jù)路徑、協(xié)議處理、數(shù)字信號處理和圖像處理的需求(參見圖 1)。這些功能允許工程師用定制的管道和并行數(shù)據(jù)路徑代替順序計算,以獲得更高的性能和效率。軟向量處理器目前也在開發(fā)中。

圖1

poYBAGKoT9mAeEU2AAEYVBDKplc218.png

通過并行加速

此外,與其他解決方案相比,F(xiàn)PGA 現(xiàn)在提供了更多的計算能力,而功耗卻大大降低??芍貥?gòu)計算的關(guān)鍵是從傳統(tǒng)的計算算法模型轉(zhuǎn)變?yōu)樵诳膳渲糜嬎憬Y(jié)構(gòu)中空間分布算法。速度不是來自快速連續(xù)執(zhí)行許多操作,而是來自使用流水線、寬邊并行或兩者的組合并行執(zhí)行操作(參見圖 2)。FPGA 還允許設(shè)計人員定制流水線和內(nèi)存訪問模型,這些功能是 GPU 所不具備的。較高的帶寬是通信應用中流數(shù)據(jù)的理想選擇。

圖 2

poYBAGKoT-GAPyJIAADgMGqlnxg126.png

FPGA 加速器中的應用程序通常運行在 100 MHz 附近,但通過更多的設(shè)計工作可以達到更高的時鐘速度。通過優(yōu)化,F(xiàn)PGA 可以為利用其優(yōu)勢的應用實現(xiàn)令人印象深刻的加速,包括:

1000多個獨立的硬件乘法器和算術(shù)單元的細粒度并行,所有這些都可以并發(fā)運行

低計算開銷,索引和提取可以流水線化,操作數(shù)可以存儲在獨立的內(nèi)存庫中,終止測試可以與算術(shù)函數(shù)并行進行

具有 1,000 多個獨立可尋址 RAM 緩沖區(qū)的內(nèi)存并發(fā)性

快速、細粒度的通信以及以全芯片速度運行的片上通信,通常只有幾個周期的延遲

浮點編譯器提高效率

除了硬件,新工具現(xiàn)在解決了在設(shè)計中使用可編程邏輯的一些挑戰(zhàn)。FPGA 始終在數(shù)據(jù)流架構(gòu)中提供幾乎無限的靈活性,因此提供了一種理想的方法來實現(xiàn)算術(shù)功能或通過卸載無法在處理器中最佳實現(xiàn)的數(shù)據(jù)路徑來加速系統(tǒng)。然而,F(xiàn)PGA 以前在實現(xiàn)浮點運算的復雜性和精度方面遇到了困難,特別是對于雙精度應用。

已開發(fā)出一種新的浮點編譯器,可有效地將浮點數(shù)據(jù)路徑映射到通用 FPGA 架構(gòu)。這種浮點編譯器通過將數(shù)據(jù)路徑的大子部分融合在一起、對類似操作進行聚類以及優(yōu)化連續(xù)運算符集群之間的接口來提高效率。

這允許多個精度(整數(shù)、單精度和雙精度)存在于單個數(shù)據(jù)路徑中,從而使通用 FPGA 與簡單的基于組件的系統(tǒng)相比具有顯著的效率優(yōu)勢。通用 FPGA 可在邏輯利用率上節(jié)省 50% 的典型邏輯,并類似地減少延遲,因此可以輕松支持浮點功能,并靈活地實現(xiàn)更廣泛的運算符混合(例如加法器/減法器與乘法器的更大比例) ,同時保持處理能力以支持使用數(shù)據(jù)路徑的應用程序。

可重構(gòu)的優(yōu)勢

在當今技術(shù)和客戶需求瞬息萬變的世界中,在現(xiàn)場部署設(shè)計后增強功能的能力至關(guān)重要。借助最新的技術(shù)進步,包括更高的計算能力、更高的帶寬、更低的延遲和更少的門使用,加上持續(xù)的雙精度 GFLOPS/W,目前最高可達 1.5,可重新配置使用 FPGA 進行計算可以在競爭之前進入市場,并最終確保產(chǎn)品的成功。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2578

    文章

    55567

    瀏覽量

    794253
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20339

    瀏覽量

    255354
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639554
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于openEuler平臺的CPU、GPU與FPGA異構(gòu)加速實戰(zhàn)

    隨著 AI、視頻處理、加密和高性能計算需求的增長,單一 CPU 已無法滿足低延遲、高吞吐量的計算需求。openEuler 作為面向企業(yè)和云端
    的頭像 發(fā)表于 04-08 11:02 ?917次閱讀
    基于openEuler平臺的CPU、GPU與<b class='flag-5'>FPGA</b>異構(gòu)加速實戰(zhàn)

    【黑金云課堂筆記】第一~二期知識點總結(jié)

    語言 ,在芯片出廠后 隨時重新配置 其內(nèi)部邏輯。 FPGA 的優(yōu)勢 : FPGA 最主要的優(yōu)勢在于 可重構(gòu) 和 低延遲 。與 CPU 的順序執(zhí)行不同,FPGA 是真正的硬件級并行架構(gòu),
    的頭像 發(fā)表于 04-01 16:10 ?241次閱讀

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術(shù)解析

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術(shù)解析 在FPGA(現(xiàn)場可編程門陣列)的應用中,配置存儲器是至關(guān)重要的一部分,它負責存儲
    的頭像 發(fā)表于 03-29 17:05 ?985次閱讀

    Cyclone V器件:滿足多領(lǐng)域需求FPGA解決方案

    Cyclone V 器件:滿足多領(lǐng)域需求FPGA解決方案 在當今的電子設(shè)計領(lǐng)域,FPGA(現(xiàn)場可編程門陣列)憑借其靈活性和高性能,在眾多應用中發(fā)揮著重要作用。Intel的Cyclon
    的頭像 發(fā)表于 03-29 13:05 ?239次閱讀

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設(shè)計要點

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設(shè)計要點 在FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)的應用領(lǐng)域中,配置
    的頭像 發(fā)表于 03-24 17:40 ?582次閱讀

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析 在FPGA設(shè)計領(lǐng)域,配置存儲器的選擇至關(guān)重要。Atmel的AT17LV系列FPGA
    的頭像 發(fā)表于 02-27 16:15 ?398次閱讀

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    的基礎(chǔ)概念和實踐方法。一、FPGA與MCU/MPU的區(qū)別MCU/MPU:順序執(zhí)行程序,CPU負責所有邏輯FPGA:可編程邏輯陣列,邏輯電路可按需求重新配置,實現(xiàn)并
    的頭像 發(fā)表于 01-19 09:05 ?747次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    ESP32 編譯過程中 bootloader 配置階段的 CMake 緩存沖突錯誤,記錄

    .\\\\export.ps1 3. 重新配置并編譯項目 回到你的項目目錄,重新執(zhí)行編譯命令: # 回到項目目錄 cd F:\\\\xiaozhi-esp32-main # 清除 idf.py 緩存并重新配置
    發(fā)表于 12-23 07:07

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    ,F(xiàn)ield-Programmable Gate Array)是一種高度靈活、可重構(gòu)的集成電路。與傳統(tǒng) ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計算、實時信號處理、通信加速 等領(lǐng)域具有獨特優(yōu)勢。
    的頭像 發(fā)表于 11-20 13:20 ?778次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    如何在資源受限型應用中使用 FPGA

    作者:Kenton Williston 投稿人:DigiKey 北美編輯 資源受限的嵌入式系統(tǒng)對可配置邏輯的需求與日俱增。邊緣 AI、機器視覺和工業(yè)自動化等應用需要靈活的應用特定邏輯,以滿足不斷變化
    的頭像 發(fā)表于 10-03 17:31 ?2222次閱讀
    如何在資源受限型應用中使用 <b class='flag-5'>FPGA</b>

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項,比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    Kintex UltraScale 純 FPGA 開發(fā)平臺,釋放高速并行計算潛能,高性價比的 FPGA 解決方案

    (SFP、PCIe3.0、HDMI等)。該板卡支持工業(yè)級寬溫運行(-40°C~85°C),適用于高速信號處理、機器視覺、工業(yè)控制等領(lǐng)域,具有優(yōu)異的可靠性和擴展性。其純FPGA架構(gòu)可滿足雷達信號處理、4K視頻預處理等高性能計算
    的頭像 發(fā)表于 08-18 13:28 ?919次閱讀
    Kintex UltraScale 純 <b class='flag-5'>FPGA</b> 開發(fā)平臺,釋放高速并行<b class='flag-5'>計算</b>潛能,高性價比的 <b class='flag-5'>FPGA</b> 解決方案

    重新思考數(shù)據(jù)中心架構(gòu),推進AI的規(guī)?;涞?/a>

    人工智能(AI)對計算資源的貪婪需求推動了基礎(chǔ)設(shè)施的變革,業(yè)界正著力解決如何滿足AI在功率、可擴展性以及效率等方面的需求。這促使大量投資涌入,旨在
    的頭像 發(fā)表于 05-30 13:51 ?856次閱讀
    <b class='flag-5'>重新</b>思考數(shù)據(jù)中心架構(gòu),推進AI的規(guī)模化落地

    能否告訴我在CapSense按鈕觸發(fā)時是否有可能重新配置I/O的操作?

    能否告訴我在 CapSense 按鈕觸發(fā)時是否有可能重新配置 I/O 的操作? 我想使用一個 CapSense 按鈕并啟用/禁用電路上的另一個 IC。 這意味著,如果按下 CapSense 按鈕,輸出將永久保持高電平,而如果再次按下,輸出將變?yōu)榈碗娖健?我正在使用CYUSBS236開發(fā)工具包。
    發(fā)表于 05-29 07:58

    cypress3014視頻格式改變的話,GPIF狀態(tài)機需不需要重新配置

    你好,請問視頻格式改變的話,GPIF狀態(tài)機需不需要重新配置
    發(fā)表于 05-14 07:28
    武乡县| 靖西县| 夹江县| 喀喇沁旗| 徐水县| 芦山县| 永定县| 广河县| 台南市| 甘谷县| 郎溪县| 新巴尔虎左旗| 兴国县| 星座| 武宁县| 云林县| 绥阳县| 泽州县| 雅安市| 双流县| 乳源| 桑植县| 安乡县| 隆化县| 巴彦县| 崇礼县| 周宁县| 洞口县| 藁城市| 连州市| 塔城市| 齐齐哈尔市| 德昌县| 新宁县| 新疆| 外汇| 磐安县| 丹寨县| 新晃| 两当县| 乌拉特中旗|