日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Arria 10 SoC確保系統(tǒng)設(shè)計滿足現(xiàn)在和未來性能要求

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者: Roland Chochoiek ? 2022-06-30 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

除了可用性、價格/性能和占地面積等明顯的選擇標(biāo)準(zhǔn)外,其他方面對于設(shè)計過程也很重要:

設(shè)計工具

HEITEC 開發(fā)團(tuán)隊(duì)對供應(yīng)商特定工具有非常好的經(jīng)驗(yàn),因?yàn)殚_發(fā)環(huán)境直觀可用且成熟。英特爾 Quartus Prime 軟件套件具有英特爾 SoC FPGA 開發(fā)所需的一切功能。它是一個完整的開發(fā)包,配備了用戶友好的用戶界面和有助于實(shí)施的技術(shù)。市場上提供的工具非常全面,包括評估套件、對各種協(xié)議、數(shù)據(jù)速率和應(yīng)用程序的支持、大量文檔以及利用 ARM 生態(tài)系統(tǒng)優(yōu)勢的 ARM 兼容軟件。軟件和適當(dāng)?shù)墓ぞ呦蛳潞拖蛏霞嫒?。除了開源 Linux 之外,還有許多操作系統(tǒng)、開發(fā)工具、合作伙伴的IP核和專業(yè)服務(wù)。通過利用現(xiàn)有資源,可以產(chǎn)生協(xié)同效應(yīng)并利用現(xiàn)有經(jīng)驗(yàn),從而降低風(fēng)險、實(shí)現(xiàn)遷移并加快上市時間。

領(lǐng)先的英特爾 DSP 設(shè)計工具包括面向硬件設(shè)計的英特爾 FPGA 的 DSP 構(gòu)建器和面向軟件程序員的 OpenCL SDK。硬化浮點(diǎn)模塊在算法設(shè)計期間自動映射,使用 FPGA 的 DSP 構(gòu)建器或 OpenCL 的 SDK 并在軟件中實(shí)例化浮點(diǎn)數(shù)據(jù)類型。對于較小的設(shè)計任務(wù),可以使用單獨(dú)的 FPGA IP 功能和宏功能。英特爾設(shè)計工具可自動優(yōu)化和使用浮點(diǎn)模塊以及抽象以硬件為中心的設(shè)計挑戰(zhàn),例如轉(zhuǎn)換為定點(diǎn)和模塊拓?fù)?、流水線和時間復(fù)用的知識。

固定

除了 ECC 和更好的存儲連接之外,Arria10 SoC 還受到引腳可用性的青睞,以創(chuàng)建提高安全性和降低功耗的設(shè)計。54 個可編程 I/O 可用于一般用途。要占用 PLL 或時鐘管腳,英特爾 Quartus Prime 軟件用于設(shè)置 I/O 分配。為數(shù)據(jù)輸出和輸入提供了特殊的高速引腳。其他多用途引腳既可用作單端 I/O,也可用作外部反饋引腳;此外,I/O 引腳可用作兩個單端時鐘輸出或差分時鐘輸出。因此,I/O 引腳的布局可能性提供了非常高的靈活性。

提高安全性和加密

對于更大和更關(guān)鍵的系統(tǒng)組件,保護(hù)設(shè)計免受未經(jīng)授權(quán)的復(fù)制、逆向工程和操縱非常重要。英特爾 FPGA 通過使用高級 POF 加密標(biāo)準(zhǔn) (AES) 加密其配置比特流并定義或限制可訪問區(qū)域來考慮這一點(diǎn)。基于橢圓曲線數(shù)字簽名認(rèn)證 (EC DSA) 和清晰的公鑰基礎(chǔ)設(shè)施支持安全啟動。只接受來自已知和可靠來源的代碼。

20-nm FPGA 包括額外的安全特性,可以通過使用獨(dú)立的 Qcrypt 工具或 Intel Quartus Prime Convert Programming File 來激活。篡改保護(hù)和 JTAG 安全模式可以在 20-nm FPGA 中單獨(dú)激活,JTAG 可以禁用或防止重讀。ECC 進(jìn)入緩存的安全性確保了可靠的錯誤檢測。實(shí)現(xiàn)了七個通用定時器和四個看門狗定時器。各種控制機(jī)制能夠防止過熱或欠壓。

通過優(yōu)化電源提高能源效率

SoC 包括一個電源排序選項(xiàng),以實(shí)現(xiàn)優(yōu)化的功耗。SmartVoltage ID 功能使 FPGA 能夠以相同的功率和更低的電壓運(yùn)行。因此,整個裝置的平均功耗也可以降低,并且由于低電感可以實(shí)現(xiàn)更高頻率的去耦??删幊?a target="_blank">電源技術(shù)可加快速度關(guān)鍵操作,同時減少非關(guān)鍵操作。

在最終實(shí)現(xiàn)的概念中,SoC FPGA,包括嵌入式 CPU,連接到應(yīng)用程序的控制板,并運(yùn)行嵌入式 Linux 操作系統(tǒng)。主板具有連接到 GUI PC 的 Gig-E 接口和連接到系統(tǒng)所有其他部分的數(shù)據(jù)接口。GUI PC 千兆以太網(wǎng)接口生成的樣本吞吐量包含本地路徑命令列表形式的控制信息,包括脈沖能量、脈沖速率、所需位置和應(yīng)用程序速度的設(shè)置。通過腳踏開關(guān)啟動過程后,控制板完全自主執(zhí)行指令并同時監(jiān)控所有操作。此外,還會檢查連接設(shè)備的所有故障條件、溫度和電壓以及能量水平。后者是通過比較電源和頻率的設(shè)定值和實(shí)際值來完成的。如果出現(xiàn)故障信號,系統(tǒng)將關(guān)閉。

概括

開發(fā)具有強(qiáng)大架構(gòu)的產(chǎn)品是確保系統(tǒng)設(shè)計滿足現(xiàn)在和未來性能要求的關(guān)鍵。借助用于嵌入式系統(tǒng)的 SoC,設(shè)計立足于堅(jiān)實(shí)的基礎(chǔ)。用于中型應(yīng)用的 FPGA 可顯著節(jié)省空間并在功耗、成本和性能之間取得良好平衡。Arria 10 SoC就是這樣一個典型代表。

借助 Arria 10 SoC,您可以通過將 GHz 級處理器、FPGA 邏輯和數(shù)字信號處理 (DSP) 集成到單個可定制的片上系統(tǒng)中來減小電路板尺寸,同時提高性能。Arria 10 SoC 提供了廣泛的 FPGA 邏輯密度,并且硬化浮點(diǎn) DSP 實(shí)現(xiàn)為浮點(diǎn)設(shè)計提供了全新的可能性。這些器件提供最高的浮點(diǎn)性能、能效和精度,同時縮短了開發(fā)時間。

具有硬化浮點(diǎn) DSP 模塊的 FPGA 在中端 Arria 10 構(gòu)建模塊中提供 160 到 1,500 GFLOPS 的容量。這些峰值 GFLOPS 指標(biāo)的計算基于 CPU、GPU 和 DSP 上使用的相同透明方法。這種方法為設(shè)計人員提供了一種可靠的技術(shù),用于基本比較基于非常不同架構(gòu)的構(gòu)建塊的峰值浮點(diǎn)計算能力。通過強(qiáng)化浮點(diǎn) DSP 實(shí)施,F(xiàn)PGA 現(xiàn)在可用于越來越多的數(shù)據(jù)密集型應(yīng)用,例如高性能計算 (HPC)、雷達(dá)和醫(yī)學(xué)成像,從而以更低的總系統(tǒng)成本(總擁有成本)獲得更高的性能。 基于所獲得的經(jīng)驗(yàn),HEITEC 開發(fā)團(tuán)隊(duì)可以相應(yīng)地為幾乎任何應(yīng)用實(shí)現(xiàn)具有 FPGA 功能的 SoC。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20339

    瀏覽量

    255346
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8277

    瀏覽量

    368431
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639523
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    英特爾Arria V系列FPGA器件全面解析:特性、性能與應(yīng)用考量

    系列FPGA以其卓越的性能和豐富的特性,在通信、工業(yè)控制、數(shù)據(jù)中心等多個領(lǐng)域得到廣泛應(yīng)用。本文將深入剖析Arria V GX、GT、SX、ST以及GZ系列器件的關(guān)鍵特性、性能指標(biāo)和配置要求
    的頭像 發(fā)表于 03-29 13:05 ?227次閱讀

    探索Arria V系列FPGA:高性能與低功耗的完美結(jié)合

    探索Arria V系列FPGA:高性能與低功耗的完美結(jié)合 在當(dāng)今的電子設(shè)計領(lǐng)域,F(xiàn)PGA(現(xiàn)場可編程門陣列)憑借其靈活性和高性能,成為了眾多工程師的首選。而Intel的Arria V系
    的頭像 發(fā)表于 03-29 13:05 ?222次閱讀

    英特爾Arria 10器件:高性能與低功耗的完美結(jié)合

    英特爾Arria 10器件:高性能與低功耗的完美結(jié)合 在當(dāng)今電子技術(shù)飛速發(fā)展的時代,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)SoC)在眾多領(lǐng)
    的頭像 發(fā)表于 03-29 13:05 ?294次閱讀

    如何確保CAT.1模組的高性能與低功耗?

    確保CAT.1模組實(shí)現(xiàn)高性能與低功耗的完美平衡,是物聯(lián)網(wǎng)設(shè)備長期穩(wěn)定運(yùn)行和降低運(yùn)維成本的關(guān)鍵?;谖覀儾捎玫娜A為海思最新Hi2131芯片方案,我們通過以下四大核心技術(shù)維度實(shí)現(xiàn)了這一目標(biāo): 1. 先進(jìn)
    發(fā)表于 03-05 11:41

    EV10AS150B模數(shù)轉(zhuǎn)換器(ADC)的性能指標(biāo)與特性

    。一、核心性能指標(biāo)分辨率與采樣率10 位分辨率:支持 1024 個離散電平,滿足高精度信號數(shù)字化需求。2.6 Gsps 采樣率:在 1:4 解復(fù)用(DMUX)模式下實(shí)現(xiàn),支持高速信號捕獲。輸入特性輸入
    發(fā)表于 02-05 09:19

    EV10AS152A模擬轉(zhuǎn)數(shù)字轉(zhuǎn)換器(ADC)

    ,EV10AS152A的10位精度難滿足高分辨率成像,但其高速采樣可用于動態(tài)信號捕捉,結(jié)合多級放大和噪聲整形技術(shù)可優(yōu)化對微弱信號的處理。航空航天的高速數(shù)據(jù)采集航空航天領(lǐng)域?qū)DC可靠性和抗輻射
    發(fā)表于 12-31 09:18

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)需求,同時降低總功耗。不同系列的產(chǎn)
    的頭像 發(fā)表于 12-15 14:35 ?773次閱讀

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng)

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng) 在當(dāng)今高速發(fā)展的電子科技領(lǐng)域,對于高性能、高密度互連系統(tǒng)
    的頭像 發(fā)表于 12-11 14:10 ?546次閱讀

    Nordic發(fā)布超低電壓藍(lán)牙 SoC nRF54LV10A,醫(yī)療可穿戴設(shè)備福音

    與更小的體積正成為持續(xù)葡萄糖監(jiān)測儀和可穿戴生物傳感器的核心需求。nRF54LV10系統(tǒng)級芯片同時滿足這兩項(xiàng)要求——為微型醫(yī)療設(shè)備樹立了集成度、性能
    發(fā)表于 12-10 11:45

    通過采用先進(jìn)組件滿足汽車設(shè)計不斷發(fā)展的要求

    。由于汽車環(huán)境惡劣,需要更緊湊的子系統(tǒng),以及向高壓電動汽車 (EV) 和混合動力汽車發(fā)展趨勢需要,滿足這些要求具有挑戰(zhàn)性。 開發(fā)人員需要種類繁多的電容器、電路保護(hù)器件和射頻 (RF) 天線,這些產(chǎn)品既要達(dá)到或超過 AEC-Q20
    的頭像 發(fā)表于 10-04 18:11 ?1756次閱讀
    通過采用先進(jìn)組件<b class='flag-5'>滿足</b>汽車設(shè)計不斷發(fā)展的<b class='flag-5'>要求</b>

    RF SoC技術(shù)構(gòu)建高性能雷達(dá)信號收發(fā)系統(tǒng)丨應(yīng)對多通道、高速度與同步挑戰(zhàn)

    RF SoC技術(shù)構(gòu)建高性能雷達(dá)信號收發(fā)系統(tǒng)|應(yīng)對多通道、高速度與同步挑戰(zhàn) 高性能雷達(dá)信號收發(fā)系統(tǒng)集成了 高速信號采集、同步發(fā)射、大容量數(shù)據(jù)存
    的頭像 發(fā)表于 09-23 14:48 ?974次閱讀
    RF <b class='flag-5'>SoC</b>技術(shù)構(gòu)建高<b class='flag-5'>性能</b>雷達(dá)信號收發(fā)<b class='flag-5'>系統(tǒng)</b>丨應(yīng)對多通道、高速度與同步挑戰(zhàn)

    AUDIO SoC的解決方案

    SoC(片上系統(tǒng))是一種系統(tǒng)級集成電路。新唐科技的單芯片音頻系統(tǒng)音頻 SoC采用皮質(zhì)-M0/M4內(nèi)核,并采用Arm 皮質(zhì)-M系列處理器的基本
    發(fā)表于 09-05 08:26

    性能M3 系列 MCU,靈活對應(yīng)多元應(yīng)用,高效賦能未來

    性能M3 系列 MCU,靈活對應(yīng)多元應(yīng)用,高效賦能未來性能M3系列 隨著消費(fèi)電子等產(chǎn)業(yè)升級,產(chǎn)品功能越發(fā)先進(jìn),對MCU的性能要求
    發(fā)表于 07-21 19:10

    ESP32-P4—具備豐富IO連接、HMI和出色安全特性的高性能SoC

    ESP32-P4搭載雙核RISC-V處理器,擁有 AI指令擴(kuò)展、先進(jìn)的內(nèi)存子系統(tǒng),并集成高速外設(shè)。ESP32-P4專為高性能和高安全的應(yīng)用設(shè)計,充分滿足下一代嵌入式應(yīng)用對人機(jī)界面支持、邊緣計算能力
    發(fā)表于 06-30 11:01

    智能駕駛核心器件:三星ADAS SoC性能MLCC解決方案

    (先進(jìn)駕駛輔助系統(tǒng))技術(shù)不斷進(jìn)步,對于SoC芯片的性能要求日益提升。為了滿足性能
    的頭像 發(fā)表于 05-27 16:35 ?797次閱讀
    智能駕駛核心器件:三星ADAS <b class='flag-5'>SoC</b>高<b class='flag-5'>性能</b>MLCC解決方案
    贵阳市| 浮山县| 滕州市| 荃湾区| 三门县| 句容市| 垫江县| 突泉县| 增城市| 洛宁县| 赞皇县| 龙海市| 新闻| 楚雄市| 义乌市| 中山市| 武乡县| 佳木斯市| 揭东县| 连山| 嵊泗县| 都安| 大港区| 江城| 阳信县| 武汉市| 南宁市| 龙山县| 沈丘县| 湖南省| 鹤庆县| 海口市| 河西区| 同仁县| 临夏县| 富阳市| 香格里拉县| 芦溪县| 汉源县| 库车县| 微博|