日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

通過并行處理和異構SoC超越摩爾定律

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Brandon Lewis ? 2022-07-10 10:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2021 年嵌入式處理器報告:隨著晶體管擴展的可靠每瓦性能增益接近尾聲,未來幾代處理器將如何訪問有效執(zhí)行要求苛刻的工作負載所需的計算?我的答案來自異構 SoC 上的并行處理。

“我們已經在 7 nm 上工作了很長時間,在那段時間里,我們不僅看到了摩爾定律的終結,而且還看到了阿姆達爾定律和丹納德縮放的終結,”硅營銷總監(jiān) Manuel Uhm 說在賽靈思?!斑@意味著,如果我們所做的只是采用 FPGA 并將這些晶體管從我們之前的節(jié)點(即 16 納米)縮小到 7 納米,然后收工,許多試圖遷移完全相同的設計的客戶可能很可能最終得到的設計坦率地說沒有任何性能提升,實際上可能會增加功耗。

“很明顯,這是完全錯誤的方式?!?/p>

需要明確的是,將硅晶體管縮小到 7 nm 以下并非不可能;5nm 器件已經投入生產。這是因為底層金屬沒有更快地運行,并且電流泄漏正在上升。

同時,在另一個方向上,傳統(tǒng)的多核設備自身也遇到了擴展限制。當然,這些并行處理器在歷史上一直是同質的,“而現實情況是,沒有一個處理器架構可以優(yōu)化地完成每項任務,”Uhm 爭辯道?!安皇?FPGA,不是 CPU,不是 GPU。”

這并不是說并行性在處理現代應用程序呈現的復雜處理任務方面沒有優(yōu)勢。事實上,除了摩爾定律和丹納德定標之外,并行計算可能是我們在高性能計算 (HPC) 和其他要求苛刻的用例中的最佳選擇。

是的,我們仍然需要并行處理。但屬于異類。

異構處理:不僅適用于數據中心

如前所述,異構并行處理技術的前沿是對高端應用中性能壁壘的回應。但這些架構在嵌入式計算環(huán)境中也變得越來越普遍。

VDC Research 高級分析師 Dan Mandell 指出,雖然“許多異構處理架構確實專注于高端應用,特別是數據中心和 HPC……FPGA SoC 和其他異構加速芯片的小型化是最重要的。讓 Microsemi 和 Xilinx 等公司將更多此類設備帶入智能邊緣基礎設施,如邊緣/工業(yè)服務器和物聯網網關?!?/p>

根據 Mandell 的說法,嵌入式市場中通用異構計算平臺的一個關鍵驅動因素“是當今 OEM 和其他廠商對硬件架構的承諾猶豫不決?!?他說,這種猶豫是專用加速芯片快速發(fā)展的產物,以及未來幾年邊緣軟件和人工智能生態(tài)系統(tǒng)將產生的框架和工作負載的不確定性。

他預計所有這些情況都會“對未來的半導體采購產生重大影響”,以及芯片供應商如何處理他們的處理器路線圖。

“當今大多數 FPGA SoC 的價格和功率范圍將迫使供應商最初專注于相對高端、資源豐富的嵌入式和邊緣應用,”Mandell 假設?!叭欢?,正在積極努力使 FPGA SoC ‘尺寸不可知’,最終甚至支持電池供電的連接設備?!?/p>

因此,隨著異構并行處理變得越來越多常見的問題是,嵌入式工程師是否應該為系統(tǒng)設計的范式轉變做好準備?英偉達副總裁兼嵌入式與邊緣計算總經理 Deepu Talla 不這么認為。

“如果你仔細想想,嵌入式處理器總是使用加速器,”Talla 說?!凹词乖?20 年前,也有 Arm CPU,有 DSP,然后在特定硬件中完成視頻編碼/解碼,對吧?它們在某種意義上是固定功能的,但它們都在并行處理事物。

“你需要這樣做的原因是成本、功率、尺寸,”他繼續(xù)說道?!安⑿刑幚砥鞯男时?CPU 高出幾個數量級?!?/p>

Nvidia 的 Xavier SoC 是其 Jetson Xavier 嵌入式平臺的核心設備,以及公司將于 2021 年底或 2022 年推出的下一代 Orin 架構,均配備 GPU、Arm CPU、深度學習加速器、視覺加速器、編碼器/解碼器和其他專門的處理模塊(圖 3)。

【圖3 | Nvidia Xavier SoC 配備了基于 Arm 的 Carmel CPU、Volta GPU、深度學習和視覺加速器以及其他可以并行處理工作負載的固定功能計算模塊。]

然而,隨著高級異構 SoC 變得越來越普遍,嵌入式開發(fā)人員可以期待的一個變化是使用片上網絡 (NoC) 互連,在過去十年中,這種互連從傳統(tǒng)的片上總線(如 AMBA 接口)發(fā)展而來。這提供了“控制如何連接 CPU、GPU、視頻編碼器、深度學習加速器、顯示處理器、相機處理器、安全處理器,所有這些東西,”Talla 說。

NoC 有助于加速和優(yōu)化跨 SoC 的塊到塊的數據流,這有助于盡可能高效地執(zhí)行工作負載。例如,NXP 在其多功能 i.MX SoC 系列中利用了 NoC 和傳統(tǒng)總線架構。

“異構計算是我們多年來一直在實施的東西。NXP Semiconductors, Inc. 邊緣處理業(yè)務和技術戰(zhàn)略主管 Gowrishankar Chindalore 博士說,我相信現在是我們真正開始達到最佳使用點的地方。機器學習,因為我們今天使用的是 CPU、GPU、DSP 和神經處理單元 (NPU)。

“但優(yōu)化的一部分,不僅僅是計算元素。系統(tǒng)周圍的一切都需要發(fā)生,”他繼續(xù)說道?!耙虼?,除了異構計算之外,我們專注于提高效率的地方,正在關注芯片分割流水線、視頻流水線、圖形流水線中整個流程的浪費。

“因為我們做得越多,我們在性能方面獲得的效率就越高,顯然,用于執(zhí)行相同功能的能量就越少,”他補充道。

(編者按:閱讀《異構多核實現十倍嵌入式內存性能的三種方法》)

走向異質世界

Mandell引用 VDC Research 的 2020 年物聯網、嵌入式和移動處理器技術報告,預計嵌入式 SoC 的全球市場將“在未來幾年繼續(xù)超過 MPU、MCU、GPU 等分立半導體的商業(yè)市場”,因為 OEM 看起來整合計算資源和多芯片實現。他說,從長遠來看,對工作負載加速和處理器優(yōu)化的需求只會“推動進一步增長”。

與此同時,我們衡量性能和功耗的方式將不得不改變。正如 The Linley Group 的高級分析師 Mike Demler 在其公司的《深度學習處理器指南》中所說,即使是像 TOPS/W 這樣的以 AI 為中心的新基準測試也“具有誤導性,因為真正的 AI 工作負載從未達到接近 100% 的利用率?!?/p>

他說,我們將不得不用“一個真實的工作負載,比如 Bert NLP 模型,而不是一個基于理論的、基于架構的規(guī)范”來衡量諸如電源效率之類的東西。

但是,孤立地測量處理器復合體是否有意義?它真的很重要嗎?一如既往,重點將放在它在您的系統(tǒng)環(huán)境中提供的內容上。

“在使用每個流程節(jié)點之前,就像‘哦,太好了。我得到兩倍的性能,一半的功耗!‘”Uhm 說?!澳切┤兆右呀浺蝗ゲ粡头盗?。那些日子對每個人來說都已經一去不復返了。在 7 nm 時,這些晶體管現在開始泄漏。你只會遇到其他類型的問題在許多情況下,我們認為這是無法克服的。

“因此,在意識到這一點后,我們現在正在研究系統(tǒng)級問題,”他繼續(xù)說道,“我們將所有這些東西放在一起,了解所有這些權衡,并確保我們能夠涵蓋以允許滿足性能和功率預算的方式進行盡可能多的處理。再說一次,這些不再是容易的事情了。我們意識到我們將能夠提供更高的性能或降低功耗,在某些情況下它是非此即彼的。你會得到兩者并不總是給定的。

“再說一次,沒有任何處理器是最適合所有事情的。您不能總是提高性能并降低功耗,”Uhm 繼續(xù)說道。“但專注于這種新架構,一種異構處理器,基本上可以讓他們做到這一點?!?/p>

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20343

    瀏覽量

    255357
  • 晶體管
    +關注

    關注

    78

    文章

    10443

    瀏覽量

    148712
  • AI
    AI
    +關注

    關注

    91

    文章

    41349

    瀏覽量

    302735
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Tektronix測試產品在二維材料器件研究中的應用

    二維材料憑借其原子級厚度、無懸掛鍵的表面以及優(yōu)異的電學和光電特性,正成為延續(xù)和超越摩爾定律的核心候選材料。
    的頭像 發(fā)表于 04-24 09:44 ?1084次閱讀
    Tektronix測試產品在二維材料器件研究中的應用

    2.5D封裝關鍵技術的研究進展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進封裝技術通過系統(tǒng)微型化與異構集成,成為突破芯片性能瓶頸的關鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?1512次閱讀
    2.5D封裝關鍵技術的研究進展

    一起盤點AG32 MCU 的特性及產品特色,異構SOC入門推薦

    AG32 MCU是由AGM公司推出的、集成了RISC-V內核MCU和CPLD/FPGA邏輯單元的異構芯片,海振遠科技提供從樣品測試、芯片調試和批量供貨等服務。 一、核心架構與技術規(guī)格
    發(fā)表于 03-13 11:51

    XC7Z020-2CLG484I 雙核異構架構 全能型 SoC

    解決方案,重新定義了嵌入式系統(tǒng)的性能邊界與設計自由度。? 一、核心架構:雙核異構融合的技術突破? XC7Z020-2CLG484I 的核心競爭力源于其獨特的 SoC 架構設計,實現了處理器(PS
    發(fā)表于 02-28 23:37

    3D IC設計中的信號完整性與電源完整性分析

    對更高性能和更強功能的不懈追求,推動半導體行業(yè)經歷了多個變革時代。最新的轉變是從傳統(tǒng)的單片SoC轉向異構集成先進封裝IC,包括3D IC。這項新興技術有望助力半導體公司延續(xù)摩爾定律。
    的頭像 發(fā)表于 02-03 08:13 ?1.3w次閱讀
    3D IC設計中的信號完整性與電源完整性分析

    華大九天Argus 3D重塑3D IC全鏈路PV驗證新格局

    隨著摩爾定律逐步逼近物理極限,半導體行業(yè)正轉向三維垂直拓展的技術路徑,以延續(xù)迭代節(jié)奏、實現“超越摩爾”目標。Chiplet為核心的先進封裝技術,通過將不同工藝、功能的裸片(Die)
    的頭像 發(fā)表于 12-24 17:05 ?3355次閱讀
    華大九天Argus 3D重塑3D IC全鏈路PV驗證新格局

    【2025九峰山論壇】破局摩爾定律:異質異構集成如何撬動新賽道?

    在半導體產業(yè)不斷演進的歷程中,異質異構集成技術正逐漸成為推動行業(yè)突破現有瓶頸、邁向全新發(fā)展階段的關鍵力量。在這樣的產業(yè)變革背景下,九峰山論壇暨化合物半導體產業(yè)博覽會于武漢光谷盛大召開,吸引了來自美國
    的頭像 發(fā)表于 09-30 15:58 ?1854次閱讀
    【2025九峰山論壇】破局<b class='flag-5'>摩爾定律</b>:異質<b class='flag-5'>異構</b>集成如何撬動新賽道?

    摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    ,揭示行業(yè)正處于從“晶體管密度驅動”向“系統(tǒng)級創(chuàng)新”轉型的關鍵節(jié)點。隨著摩爾定律放緩、供應鏈分散化政策推進,一場融合制造技術革新與供應鏈數字化的產業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1549次閱讀
    當<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    AI狂飆, FPGA會掉隊嗎? (上)

    摩爾定律說,集成電路上的晶體管數量大約每兩年翻一番。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計算能力的提升并沒有停止。英偉達的SOC在過去幾年的發(fā)展中,AI算力大致為每兩年翻一番
    的頭像 發(fā)表于 08-07 09:03 ?1560次閱讀
    AI狂飆, FPGA會掉隊嗎? (上)

    基于板級封裝的異構集成詳解

    基于板級封裝的異構集成作為彌合微電子與應用差距的關鍵方法,結合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術集成多材料(如Si、GaN、光子
    的頭像 發(fā)表于 07-18 11:43 ?3037次閱讀
    基于板級封裝的<b class='flag-5'>異構</b>集成詳解

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數據,或是超級電腦,只要設計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律
    的頭像 發(fā)表于 07-18 11:13 ?4528次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    鰭式場效應晶體管的原理和優(yōu)勢

    自半導體晶體管問世以來,集成電路技術便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預言,單位面積上的晶體管數量每兩年翻一番,而這一進步在過去幾十年里得到了充分驗證。
    的頭像 發(fā)表于 06-03 18:24 ?2402次閱讀
    鰭式場效應晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術的發(fā)展在此基礎上,平面磁集成技術開始廣泛應用于高功率密度場景,通過將變壓器的繞組(winding)設計在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(140μm),因此想要通過pcb傳輸大電流會
    的頭像 發(fā)表于 05-17 08:33 ?769次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6308次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?1015次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)
    永和县| 滨州市| 焦作市| 仁化县| 平谷区| 陆良县| 驻马店市| 湖州市| 临安市| 涟水县| 莱阳市| 镇平县| 泸定县| 本溪市| 丁青县| 涟水县| 云梦县| 正定县| 六枝特区| 修武县| 益阳市| 阳曲县| 平果县| 西城区| 通许县| 荥经县| 平远县| 嵩明县| 大竹县| 高密市| 牙克石市| 辽阳县| 磐石市| 宽甸| 固安县| 乐山市| 拜泉县| 五指山市| 湾仔区| 赣州市| 肥乡县|