日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA管腳的調(diào)整 有哪些方法技巧

liuhezhineng ? 來源:PCB電子電路技術(shù) ? 作者:PCB電子電路技術(shù) ? 2022-10-14 16:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

此文介紹FPGA管腳的調(diào)整技巧,一起來學(xué)習(xí)吧。

(1)為了方便識別哪些Bank之間可以互調(diào),必須先對FPGA各個(gè)Bank進(jìn)行區(qū)分。在原理圖編輯界面中,執(zhí)行圖標(biāo)命令“交叉探針”,單擊某個(gè)FPGA的某個(gè)Bank,直接跳轉(zhuǎn)到PCB中相對應(yīng)的Bank管腳高亮,這時(shí)可以在某一機(jī)械層添加標(biāo)注,進(jìn)行標(biāo)記,如圖12-2所示。

圖12-2 Bank的標(biāo)記

(2)按照相同的操作方法可以把調(diào)整Bank在PCB中進(jìn)行標(biāo)記,如圖12-3所示。

圖12-3 被標(biāo)記的FPGA

(3)完成上述步驟之后,就可以按照正常的BGA出線方式把所有的信號腳進(jìn)行引出,并按照走線順序?qū)优帕?,但非連接上,如圖12-4所示,飛線是交叉的,但是不直接連上。最后保存好所有文檔。

圖12-4 信號走線的對接

(4)在PCB設(shè)計(jì)交互界面中,執(zhí)行菜單命令“工程-元器件關(guān)聯(lián)”,進(jìn)行元件匹配,將左邊元件全部匹配到右邊窗口,單擊“執(zhí)行更新”按鈕,執(zhí)行更新,如圖12-5所示。

圖12-5 元件的匹配

(5)執(zhí)行菜單命令“工具-管腳/部件交換-配置”,定義和使能可調(diào)換管腳元件,如果彈出警告,須重新返回第(4)步進(jìn)行操作,或者執(zhí)行從原理圖導(dǎo)入PCB的操作,使原理圖和PCB完全對應(yīng)上之后再按照此步驟進(jìn)行操作,否則會(huì)彈出如圖12-6所示的警告信息。

圖12-6 警告信息

(6)找到FPGA對應(yīng)的元件位號,勾選使能狀態(tài),雙擊該元件,對該元件的可以調(diào)換的I/O屬性管腳創(chuàng)建Group操作,單擊“OK”按鈕,設(shè)置完畢,如圖12-7所示。

圖12-7 可調(diào)換FPGA的使能及Group設(shè)置

(7)執(zhí)行菜單命令“工具-管腳/部件交換-交互式管腳/網(wǎng)絡(luò)交換”,單擊之前對接的信號走線,進(jìn)行線序調(diào)換。注意:“Project”工程文件一定要保存一下,再操作。

執(zhí)行完上述步驟之后,PCB管腳調(diào)換的工作就完成了,具體效果如圖12-8所示。

圖12-8 線序的調(diào)換調(diào)整

(8)PCB執(zhí)行調(diào)換更改之后,需要把網(wǎng)絡(luò)交互反導(dǎo)入原理圖,如圖12-9所示,執(zhí)行菜單命令“工程-工程選項(xiàng)”,勾選反導(dǎo)入選項(xiàng)“改變原理圖管腳”。

圖12-9 反導(dǎo)入原理圖設(shè)置

(9)在PCB設(shè)計(jì)交互界面中,執(zhí)行“Update SchemaTIc in Project”命令,按照之前原理圖導(dǎo)入PCB那樣的方法,完成PCB導(dǎo)入原理圖。

因?yàn)橛行┰韴D繪制的方式或格式錯(cuò)誤,執(zhí)行反標(biāo)可能不完全或殘缺,建議反標(biāo)之后利用正導(dǎo)入方式核對一遍或者直接手工方式繪制管腳更換表,再一一進(jìn)行比對更改。

審核編輯:郭婷


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639518
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426378

原文標(biāo)題:FPGA管腳的調(diào)整技巧

文章出處:【微信號:PCB電子電路技術(shù),微信公眾號:PCB電子電路技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    伺服驅(qū)動(dòng)器增益參數(shù)的調(diào)整方法

    伺服驅(qū)動(dòng)器的增益調(diào)整,本質(zhì)上是優(yōu)化其內(nèi)部的 比例-積分-微分(PID)控制器 ,讓電機(jī)能又快又準(zhǔn)地跟隨指令,同時(shí)避免振動(dòng)和噪音。一般兩種調(diào)整路徑:依賴軟件算法的 自動(dòng)調(diào)整 ,和深入核
    的頭像 發(fā)表于 03-19 12:10 ?471次閱讀

    步進(jìn)電機(jī)運(yùn)行任務(wù)參數(shù)調(diào)整方法

    掌握的核心技能之一。本文將系統(tǒng)闡述步進(jìn)電機(jī)關(guān)鍵參數(shù)的調(diào)整原理、方法及實(shí)踐案例,幫助讀者構(gòu)建完整的參數(shù)調(diào)優(yōu)知識體系。
    的頭像 發(fā)表于 03-03 17:22 ?814次閱讀
    步進(jìn)電機(jī)運(yùn)行任務(wù)參數(shù)<b class='flag-5'>調(diào)整</b><b class='flag-5'>方法</b>

    變頻器過載系數(shù)的調(diào)整方法

    %持續(xù)1分鐘)。本文將深入探討過載系數(shù)的調(diào)整方法、計(jì)算邏輯、典型應(yīng)用場景及優(yōu)化策略,幫助工程師實(shí)現(xiàn)設(shè)備性能與安全保護(hù)的平衡。
    的頭像 發(fā)表于 02-28 15:44 ?428次閱讀
    變頻器過載系數(shù)的<b class='flag-5'>調(diào)整</b><b class='flag-5'>方法</b>

    動(dòng)態(tài)調(diào)整策略的應(yīng)用場景哪些?

    ? 動(dòng)態(tài)調(diào)整策略的核心價(jià)值是 “自適應(yīng)場景變化、平衡監(jiān)測精度與資源消耗” ,其應(yīng)用場景集中在 電網(wǎng)工況波動(dòng)大、設(shè)備資源受限、監(jiān)測需求多樣化 的場景,覆蓋電網(wǎng)側(cè)、用戶側(cè)、新能源側(cè)等全領(lǐng)域。以下是按
    的頭像 發(fā)表于 12-11 17:30 ?1541次閱讀

    CW32 MCU的NRST管腳何特點(diǎn)?

    NRST管腳默認(rèn)功能是MCU外部復(fù)位輸入,也可以復(fù)用為 GPIO 輸入端口。該管腳永久內(nèi)部上拉電阻(典型值7kΩ或者8kΩ),因此如果希望復(fù)用為GPIO輸入,它只能檢測管腳的低電平和
    發(fā)表于 11-12 08:05

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 中測試 DDR 帶寬時(shí),帶寬無法跑滿是常見問題。下面我將從架構(gòu)、時(shí)序、訪問模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見原因及分析方法
    的頭像 發(fā)表于 10-15 10:17 ?1295次閱讀

    常用伺服參數(shù)的調(diào)整

    伺服系統(tǒng)作為工業(yè)自動(dòng)化領(lǐng)域的核心部件,其參數(shù)調(diào)整直接影響設(shè)備運(yùn)行精度和動(dòng)態(tài)性能。本文將從基礎(chǔ)概念、關(guān)鍵參數(shù)解析、調(diào)試方法論及典型應(yīng)用案例四個(gè)維度,系統(tǒng)闡述伺服參數(shù)調(diào)整的技術(shù)要點(diǎn)。 一、伺服參數(shù)
    的頭像 發(fā)表于 10-13 07:41 ?1677次閱讀
    常用伺服參數(shù)的<b class='flag-5'>調(diào)整</b>

    請教各位,這種電路,如何調(diào)整制動(dòng)時(shí)間

    請教各位,這種電路,如何調(diào)整制動(dòng)時(shí)間?,F(xiàn)在電機(jī)需要1秒才靜止不動(dòng)。 什么方法調(diào)整到0.5秒
    發(fā)表于 10-08 12:27

    動(dòng)態(tài)調(diào)整同步周期的具體方法是什么?

    資源浪費(fèi)” 之間找到動(dòng)態(tài)平衡。其具體方法可分為四大類,每類均包含 “狀態(tài)感知 - 閾值判斷 - 周期調(diào)整 - 反饋驗(yàn)證” 的閉環(huán)邏輯,以下為詳細(xì)說明: 一、基于 “同步誤差反饋” 的動(dòng)態(tài)調(diào)整(核心基礎(chǔ)
    的頭像 發(fā)表于 09-19 11:31 ?931次閱讀

    電磁流量計(jì)的主要參數(shù)及調(diào)整方法

    在工業(yè)流體測量領(lǐng)域,電磁流量計(jì)憑借高精度、高穩(wěn)定性的優(yōu)勢廣泛應(yīng)用,而掌握電磁流量計(jì)的主要參數(shù)及調(diào)整方法,是確保其精準(zhǔn)運(yùn)行、發(fā)揮核心價(jià)值的關(guān)鍵。作為基于電磁感應(yīng)原理工作的流量測量設(shè)備,其參數(shù)設(shè)置是否合理、調(diào)整是否規(guī)范,直接影響測量
    的頭像 發(fā)表于 08-30 08:56 ?2515次閱讀

    FPGA技術(shù)為什么越來越牛,這是原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對它有很多疑問——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA什么
    的頭像 發(fā)表于 08-22 11:39 ?5270次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是<b class='flag-5'>有</b>原因的

    火爆開發(fā)中 | 開源FPGA硬件板卡,硬件第一期發(fā)布

    設(shè)計(jì),詳細(xì)分工見下文。 01 最終硬件方案 7月6日,相關(guān)硬件人員進(jìn)行了會(huì)議討論,最終確定硬件方案確定如下: 電源:外部電源輸入采用電源適配器輸入,使用電源芯片為FPGA各電源管腳提供對應(yīng)的電源,并為
    發(fā)表于 07-09 13:54

    如何使用USB中斷傳輸方法訪問FPGA?

    我目前正在設(shè)計(jì)一個(gè)可以通過 CY7C65216 從 Windows PC 訪問 FPGA 的單元。 我正在考慮使用USB中斷傳輸方法訪問FPGA。 這可能嗎? 如果有,是否任何示例軟
    發(fā)表于 05-19 06:04

    如何通過上位機(jī)控制CYUSB3014的指定管腳實(shí)現(xiàn)類似功能?

    我們原來使用CY7C68013A實(shí)現(xiàn)了上位機(jī)與FPGA之間雙向通信,通過控制端點(diǎn)可以實(shí)現(xiàn)對諸如CY7C68013A上的PA0等管腳進(jìn)行控制以便FPGA識別接收或發(fā)送數(shù)據(jù),請問如何通過上位機(jī)控制CYUSB3014的指定
    發(fā)表于 05-13 06:24
    宣汉县| 克什克腾旗| 凤冈县| 河南省| 安徽省| 德兴市| 惠水县| 武宣县| 锦屏县| 秭归县| 鄂温| 寻乌县| 临沂市| 八宿县| 玉龙| 巫溪县| 库尔勒市| 清水河县| 张家口市| 阿尔山市| 哈密市| 鸡东县| 游戏| 溆浦县| 利川市| 德安县| 府谷县| 辽宁省| 格尔木市| 台前县| 阜康市| 朝阳市| 郓城县| 静安区| 双流县| 太和县| 丘北县| 长垣县| 安塞县| 永康市| 新巴尔虎右旗|