日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Allegro Xnet的創(chuàng)建詳細教程

凡億PCB ? 來源:凡億PCB ? 作者:凡億教育 ? 2022-11-04 09:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Xnet是指在無源器件的兩端,兩個不同的網(wǎng)絡,但是本質上其實是同一個網(wǎng)絡的這種情況。比如一個源端串聯(lián)電阻或者串容兩端的網(wǎng)絡。在實際設計情況中,我們需要對這種進行Xnet的設置,方便進行時序等長的設計,一般信號傳輸要求都是信號的傳輸總長度達到要求,而不是分段信號等長,這時采用Xnet就可以非常方便的實現(xiàn)這一功能,在Allegro軟件中添加xnet的具體步驟如下所示:

1)執(zhí)行菜單命令Analyze-Model Assigment,進行模型的指定,如圖1所示

55663940-5bd0-11ed-a3b6-dac502259ad0.png

圖1創(chuàng)建模型示意圖

2)點擊指定模型之后,會彈出如圖2所示的界面,這些是沒有解決的問題,一般都是電壓的問題,系統(tǒng)會顯示這個是個電源,但是并沒有賦予電壓值,所以會顯示錯誤。一般我們添加Xnet可以忽略掉這些,不用管這些錯誤,直接點擊OK按鈕即可;

5592b61e-5bd0-11ed-a3b6-dac502259ad0.png

圖2SI Design Audit示意圖

3)在PCB界面點擊需要設置Xnet模型的元器件,右側對應列表中會同步進行選中,也可以將同一類型的全部選中,如圖3所示

55b14304-5bd0-11ed-a3b6-dac502259ad0.png

圖3給元器件創(chuàng)建模型示意圖

4)選中需要創(chuàng)建模型的元器件之后,點擊如圖3所示的列表的下方“Create Model”選項,進行模型的創(chuàng)建,在彈出的界面中,按照默認的即可,選擇“Create ESpiceDevice model”即可,如圖4所示

55d53a7a-5bd0-11ed-a3b6-dac502259ad0.png

圖4 給元器件創(chuàng)建模型示意圖

5)在彈出的對話框中,如圖5所示,需要我們自己填寫的是:Value值按照實際Value值去填寫,仿真的時候會用到這個數(shù)據(jù);Single Pins需要我們?nèi)秒娮璧年P系,如圖10-15輸入中的一致,表示的含義是1 8是一個電阻,一個電阻兩端的網(wǎng)絡是同一個網(wǎng)絡,以此類推,這個我們舉例添加的排阻有四個Xnet;

55f6c348-5bd0-11ed-a3b6-dac502259ad0.png

圖5 設置模型參數(shù)示意圖

6)添加完成以后,可以回到PCB界面,點擊查詢按鈕,可以查詢該網(wǎng)絡,是否添加了Xnet,如圖6所示。

561ad3a0-5bd0-11ed-a3b6-dac502259ad0.png

圖6 Xnet顯示示意圖

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4418

    文章

    23979

    瀏覽量

    426425
  • 元器件
    +關注

    關注

    113

    文章

    5054

    瀏覽量

    100450
  • Cadence
    +關注

    關注

    68

    文章

    1031

    瀏覽量

    147400
  • allegro
    +關注

    關注

    42

    文章

    773

    瀏覽量

    150580

原文標題:Cadence Allegro Xnet的創(chuàng)建詳細教程

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence SPB15.7 Allegro中文版電路板Constraint詳細的設置說明!

    本帖最后由 michael_2009 于 2011-8-5 22:27 編輯 求:Cadence SPB15.7 Allegro中文版電路板.brdConstraint詳細的設置說明?哪位高人
    發(fā)表于 08-03 10:47

    分享:Cadence OrCAD and Allegro 17.20.015 Hotfix

    =================================================================1653366 ALLEGRO_EDITOR INTERFACES Unable to attach step model to symbol1671760
    發(fā)表于 03-28 08:43

    Allegro軟件中添加xnet的具體步驟

      第一步,執(zhí)行菜單命令Analyze-Model Assigment,進行模型的指定,如圖5-112所示;    Xnet是什么含義,如何在Allegro軟件中添加Xnet?  圖5-112
    發(fā)表于 09-07 17:57

    使用Cadence Allegro繪制DragonFly四軸飛行器

    Cadence每日一學_01| Cadence、Allegro、OrCAD都是什么東東?Cadence每日一學_02 | 使用OrCAD創(chuàng)建
    發(fā)表于 11-25 08:02

    Allegro_PCB_設計詳細教程

    Cadence_Allegro_PCB_設計詳細教程全集下載
    發(fā)表于 09-27 06:02

    Cadence_Allegro_PCB設計詳細教程

    Cadence_Allegro_PCB_設計詳細教程全集下載
    發(fā)表于 09-28 07:13

    cadence allegro 中文簡易手冊

    cadence allegro 中文簡易手冊
    發(fā)表于 04-05 06:30 ?0次下載

    Cadence Allegro SiP and IC Pac

    Cadence Allegro SiP and IC Packaging 16.3版推出 Cadence設計系統(tǒng)公司宣布,利用最新的系統(tǒng)封裝(SiP)和IC封裝軟件,封裝設計者將在芯片封裝協(xié)同設計過程中和整個半導體設計鏈中
    發(fā)表于 11-04 08:52 ?2327次閱讀

    cadence allegro 16.6

    本文為大家?guī)?b class='flag-5'>cadence allegro pcb layout詳細教程 。
    發(fā)表于 02-07 11:17 ?5.4w次閱讀
    <b class='flag-5'>cadence</b> <b class='flag-5'>allegro</b> 16.6

    Cadence Allegro 16.5 PCB軟件使用教程培訓資料免費下載

    本文檔的主要內(nèi)容詳細介紹的是Cadence Allegro 16.5 PCB軟件使用教程培訓資料免費下載。 為了適應不同用戶的需要,Cadence軟件包中提供了
    發(fā)表于 12-20 08:00 ?0次下載
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 16.5 PCB軟件使用教程培訓資料免費下載

    Cadence Allegro PCB設計詳細教程資料合集

    本文檔的主要內(nèi)容詳細介紹的是Cadence Allegro PCB設計詳細教程資料合集包括了:Allegro_常用快捷鍵說明,
    發(fā)表于 06-12 17:40 ?0次下載
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> PCB設計<b class='flag-5'>詳細</b>教程資料合集

    PCB技術:allegro軟件中添加xnet的步驟解析

    時序等長的設計,一般信號傳輸要求都是信號的傳輸總長度達到要求,而不是分段信號等長,這時采用Xnet就可以非常方便的實現(xiàn)這一功能,在allegro軟件中添加xnet的具體步驟如下所示: 第一步,執(zhí)行菜單命令Analyze-Mode
    的頭像 發(fā)表于 09-30 01:39 ?1.2w次閱讀
    PCB技術:<b class='flag-5'>allegro</b>軟件中添加<b class='flag-5'>xnet</b>的步驟解析

    cadence系列allegro的封裝資料

    cadence系列allegro的封裝資料
    發(fā)表于 02-28 13:46 ?129次下載

    Cadence Allegro 22.1-1-1-導入DXF板框詳細步驟

    Cadence Allegro 22.1-1-1-導入DXF板框詳細步驟
    的頭像 發(fā)表于 09-25 09:09 ?1w次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>Allegro</b> 22.1-1-1-導入DXF板框<b class='flag-5'>詳細</b>步驟

    Cadence Allegro16.5教程

    電子發(fā)燒友網(wǎng)站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發(fā)表于 04-17 09:22 ?9次下載
    工布江达县| 肥城市| 灵山县| 冀州市| 阿瓦提县| 青神县| 通道| 搜索| 丰宁| 肃北| 葫芦岛市| 肇源县| 米脂县| 旺苍县| 义乌市| 琼结县| 饶河县| 景德镇市| 金秀| 柘城县| 襄汾县| 栾川县| 河间市| 福州市| 新丰县| 丁青县| 托里县| 滦南县| 宜昌市| 康乐县| 竹北市| 通州区| 龙胜| 中西区| 会宁县| 金堂县| 固阳县| 孝感市| 任丘市| 平阴县| 高要市|