日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可用的SRIO RapidIO (SRIO)驗(yàn)證平臺(tái)

xines ? 來源:xines ? 作者:xines ? 2022-11-08 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、SRIO協(xié)議與PCIe的區(qū)別

典型的PCIe結(jié)構(gòu)定義了一個(gè)以單個(gè)中央處理器為核心的計(jì)算機(jī)系統(tǒng),如常見的工控機(jī)、PXIe機(jī)箱控制器、服務(wù)器內(nèi)的IO設(shè)備。從系統(tǒng)架構(gòu)來看,這個(gè)結(jié)構(gòu)的優(yōu)勢(shì)在于可有統(tǒng)一的軟件驅(qū)動(dòng),軟件模型,設(shè)備間具備優(yōu)異的兼容性。兼容性才是王道,廠商就可以用一個(gè)標(biāo)準(zhǔn)包打天下。

pYYBAGNqHOaANbsFAADJTAREzZQ575.png

圖1 PCIe 互聯(lián)架構(gòu)

PCIe 的幀格式如下圖所示。

幀由 1 字節(jié)的幀起始、2 字節(jié)的序列號(hào)、16 或 20 字節(jié)的報(bào)頭、0 到 4096 字節(jié)的數(shù)據(jù)字段、0 到 4 字節(jié)的 ECRC 字段、4 字節(jié)的 LCRC、和 1 字節(jié)的幀結(jié)束。

數(shù)據(jù)字段中傳輸?shù)奈粩?shù)越少,開銷就越大。零字節(jié)數(shù)據(jù)字段會(huì)導(dǎo)致 100% 的開銷,因?yàn)闆]有傳輸數(shù)據(jù)。

poYBAGNqHTmAB0z7AAAPFVJZjxk002.png

圖 2 PCIe 的幀格式

二、RapidIO

RapidIO定義了一種高性能、分組交換互連技術(shù),用于在微處理器、DSP、通信和網(wǎng)絡(luò)處理器、系統(tǒng)內(nèi)存和外圍設(shè)備之間傳遞數(shù)據(jù)和控制信息。

RapidIO 適用于點(diǎn)對(duì)點(diǎn)的設(shè)備間通訊,不需要經(jīng)過一個(gè)中央處理器進(jìn)行調(diào)度,就可以完成設(shè)備間的通訊,并且包長度簡單,效率相對(duì)于PCIe要更高,有效數(shù)據(jù)傳輸速度更快。

但是RapidIO沒有定義標(biāo)準(zhǔn)的軟件模型,這就導(dǎo)致廠家之間的設(shè)備大概率無法兼容,從而只能在某些領(lǐng)域進(jìn)行部署,不易推廣。 RapidIO 由于比PCIe更簡單、更高效、延遲更低等特點(diǎn),已經(jīng)在嵌入式領(lǐng)域、圖像處理、通訊系統(tǒng)、軍工航天有了大量的應(yīng)用。

在實(shí)際的應(yīng)用場(chǎng)景中,例如醫(yī)學(xué)影像等圖像處理領(lǐng)域,經(jīng)常需要擴(kuò)展單塊DSP、FPGA的計(jì)算能力,這時(shí)候需要將多個(gè)DSP或者FPGA通過高速串口進(jìn)行互聯(lián),此時(shí)RapidIO就是當(dāng)前互換性最好的一個(gè)最佳選擇,因?yàn)镻CIe太過復(fù)雜,Xilinx的Auraro效率也不滿足要求,并且互換性不好。

三、可用的SRIO驗(yàn)證硬件

目前具備SRIO接口的硬件不多,

推薦廣州星嵌電子科技有限公司開發(fā)的DSP+FPGA+RAM開發(fā)板

也可用于評(píng)估EMIF等接口。

XQ6657Z35/45-EVM評(píng)估板,由廣州星嵌電子科技有限公司采用核心板+底板架構(gòu)設(shè)計(jì)。

DSP選用TI TMS320C6657 雙核C66x 定點(diǎn)/浮點(diǎn),主頻 1.25GHz/核;

FPGA選用Xilinx Zynq SoC處理器采用的XC7Z035-2FFG676I 或 XC7Z045-2FFG676I。

poYBAGNqHg2ATmDvAAPamnUvFcU706.png

SRIO測(cè)試截圖

pYYBAGNqHjOAd4DHAAgitosBb4U589.png

多核DSP C6657+ZYNQ7035工業(yè)核心板

poYBAGNiGESAadT0AArRXCUXsNg939.png

多核DSP C6657+ZYNQ7035評(píng)估板正面俯視圖

poYBAGNiGEyAPavgAAPXGB9YXYY304.png

多核DSP C6657+ZYNQ7035評(píng)估板側(cè)面圖1

pYYBAGNiGFeAXJ1vAAQ5Sub8Uaw242.png

多核DSP C6657+ZYNQ7035評(píng)估板側(cè)面圖2

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • sRIO
    +關(guān)注

    關(guān)注

    1

    文章

    33

    瀏覽量

    21669
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1483

    瀏覽量

    88967
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IDT Tsi620:RapidIO開關(guān)與RapidIO - PCI橋的融合之作

    IDT Tsi620:RapidIO開關(guān)與RapidIO - PCI橋的融合之作 在電子設(shè)備設(shè)計(jì)領(lǐng)域,接口和連接性的優(yōu)化一直是工程師們關(guān)注的重點(diǎn)。IDT(Integrated Device
    的頭像 發(fā)表于 04-14 10:40 ?129次閱讀

    IDT Serial RapidIO 交換機(jī)特性對(duì)比分析

    IDT Serial RapidIO 交換機(jī)特性對(duì)比分析 在電子工程師的硬件設(shè)計(jì)工作中,選擇合適的交換機(jī)對(duì)于系統(tǒng)性能至關(guān)重要。Integrated Device Technology(IDT
    的頭像 發(fā)表于 04-14 10:30 ?136次閱讀

    探秘ICS841402I:PCIe與sRIO時(shí)鐘生成的理想之選

    探秘ICS841402I:PCIe與sRIO時(shí)鐘生成的理想之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘信號(hào)的穩(wěn)定性和準(zhǔn)確性對(duì)于系統(tǒng)的性能至關(guān)重要。今天,我們就來深入了解一款優(yōu)化的PCIe和sRIO時(shí)鐘生成器
    的頭像 發(fā)表于 04-12 12:40 ?436次閱讀

    IDT CPS - 16:一款高性能Serial RapidIO交換機(jī)的深度解析

    是一款面向串行RapidIOsRIO)的交換機(jī),其主要功能是在DSP、處理器、FPGA、其他交換機(jī)或任何基于sRIO的設(shè)備之間路由和分配數(shù)據(jù)包。它還可用于串
    的頭像 發(fā)表于 04-12 10:20 ?452次閱讀

    RENESAS 8 - Port Serial RapidIO Switch(IDT80KSW0003)深度解析

    : 80KSW0003AR.pdf 一、設(shè)備概述 IDT80KSW0003,也就是 CPS - 8,是一款串行 RapidIOsRIO)交換機(jī)。它就像是數(shù)據(jù)傳輸?shù)慕煌屑~,能夠在 DSP、處理器、FPGA、其他交換機(jī)或任何基于 sRI
    的頭像 發(fā)表于 04-12 10:15 ?468次閱讀

    IDT80KSBR201:高速串行緩沖器的卓越之選

    Serial RapidIO接口。它可以與任何sRIO設(shè)備協(xié)同工作,尤其適用于IDT預(yù)處理交換機(jī)(PPS)IDT70K2000。該設(shè)備在各種應(yīng)用中可實(shí)現(xiàn)數(shù)據(jù)的緩
    的頭像 發(fā)表于 04-12 10:15 ?447次閱讀

    IDT CPS - 1616:高性能 Serial RapidIO Gen 2 交換機(jī)解析

    IDT CPS - 1616:高性能 Serial RapidIO Gen 2 交換機(jī)解析 在當(dāng)今的電子設(shè)備設(shè)計(jì)領(lǐng)域,高性能、低功耗且功能豐富的交換機(jī)是眾多復(fù)雜系統(tǒng)的核心組件之一。IDT
    的頭像 發(fā)表于 04-12 10:05 ?484次閱讀

    基于4片DSP6678+FPGA KU115 的VPX高速信號(hào)處理平臺(tái)

    PCIE、SRIO和SGMII接口與背板進(jìn)行高速數(shù)據(jù)傳輸。板內(nèi)還有一個(gè)MCU:IPMB模塊,既可以管理系統(tǒng)復(fù)位,又可以監(jiān)控板內(nèi)溫度、電壓和電流。 板卡特性lDSP x4:? DSP:四片
    發(fā)表于 03-06 14:58

    RDMA設(shè)計(jì)35:基于 SV 的驗(yàn)證平臺(tái)

    v2 高速數(shù)據(jù)傳輸系統(tǒng)進(jìn)行功能仿真驗(yàn)證,根據(jù)設(shè)計(jì)相關(guān)特點(diǎn)搭建了基于 System Verilog 的仿真驗(yàn)證平臺(tái),結(jié)合仿真需要設(shè)計(jì)了 RoCE v2 子系統(tǒng)模型,以實(shí)現(xiàn)系統(tǒng)性的功能驗(yàn)證
    發(fā)表于 02-01 13:14

    RapidIO標(biāo)準(zhǔn)的串行物理層實(shí)現(xiàn)

    Serial RapidIO(SRIO) 特指 RapidIO 標(biāo)準(zhǔn)的串行物理層實(shí)現(xiàn)。
    的頭像 發(fā)表于 12-09 10:41 ?732次閱讀
    <b class='flag-5'>RapidIO</b>標(biāo)準(zhǔn)的串行物理層實(shí)現(xiàn)

    DSP、FPGA之間SRIO通信的問題?

    目前在使用DSP和FPGA之間通過SRIO的SWRITE事務(wù)完成雙向數(shù)據(jù)通信,大多數(shù)情況下都正常,但是在我不停的給DSP進(jìn)行燒寫程序時(shí),會(huì)偶爾出錯(cuò),F(xiàn)PGA無法收到DSP下發(fā)的數(shù)據(jù)。偶爾故障情況下buf_lcl_phy_buf_stat_out始終是5\'b10000,且buf_lcl_response_only_
    發(fā)表于 11-15 16:22

    如何使用FPGA實(shí)現(xiàn)SRIO通信協(xié)議

    本例程詳細(xì)介紹了如何在FPGA上實(shí)現(xiàn)Serial RapidIOSRIO)通信協(xié)議,并通過Verilog語言進(jìn)行編程設(shè)計(jì)。SRIO作為一種高速、低延遲的串行互連技術(shù),在高性能計(jì)算和嵌入式系統(tǒng)中廣
    的頭像 發(fā)表于 11-12 14:38 ?6109次閱讀
    如何使用FPGA實(shí)現(xiàn)<b class='flag-5'>SRIO</b>通信協(xié)議

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 08-26 09:49

    高速總線接口的類型介紹

    ,它的成員使用SRIO技術(shù)來實(shí)現(xiàn)高速和低延遲互聯(lián)。RapidIO組織負(fù)責(zé)制定和推廣RapidIO互聯(lián)標(biāo)準(zhǔn),支持RapidIO產(chǎn)品的開發(fā)和部署,因此二者相互關(guān)聯(lián),是不同概念。
    的頭像 發(fā)表于 08-06 14:50 ?2108次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 07-31 16:39
    都昌县| 威宁| 双江| 清原| 托里县| 滦南县| 东乌| 修武县| 穆棱市| 剑阁县| 淮安市| 南部县| 延边| 宁化县| 仁布县| 界首市| 河津市| 太康县| 子洲县| 方城县| 台北县| 搜索| 台安县| 鄂托克前旗| 宁远县| 祁阳县| 潍坊市| 湖州市| 壶关县| 静宁县| 竹北市| 兴文县| 惠东县| 海安县| 抚宁县| 正阳县| 石柱| 宝清县| 临泽县| 客服| 葫芦岛市|