日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

增強(qiáng)信號(hào)完整性并減少路由擁塞的芯片背面供電技術(shù)的挑戰(zhàn)

QuTG_CloudBrain ? 來(lái)源:semiengineering ? 作者:semiengineering ? 2022-11-25 10:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

實(shí)現(xiàn)3nm以下微縮的關(guān)鍵技術(shù)之一涉及在芯片背面提供功率。這種新穎的方法增強(qiáng)了信號(hào)完整性并減少了路由擁塞,但它也帶來(lái)了一些新的挑戰(zhàn),目前還沒(méi)有簡(jiǎn)單的解決方案。

背面供電 (BPD) 消除了在晶圓正面的信號(hào)線和電源線之間共享互連資源的需要。相反,顧名思義,電源被轉(zhuǎn)移到晶圓背面,因此只有信號(hào)由正面互連傳輸。英特爾、三星和臺(tái)積電都宣布了在2nm節(jié)點(diǎn)附近以某種形式實(shí)施 BPD 的計(jì)劃。

除了消除RC瓶頸外,BPD還可以節(jié)省成本。英特爾高級(jí)副總裁兼邏輯技術(shù)開(kāi)發(fā)聯(lián)席總經(jīng)理Sanjay Natarajan表示:“背面供電消除了對(duì)較低層前端互連的供電軌道的需求?!叭缓螅⑻貭柨梢赃x擇在不跳過(guò)晶體管密度縮放的情況下,在互連縮放方面不那么激進(jìn)。這允許不太復(fù)雜且最終更便宜的下層金屬圖案化?!?/p>

它還允許優(yōu)化制造這些不同的金屬層——作為更寬的 Vdd 和 Vss 線,以及更細(xì)的線來(lái)傳輸信號(hào)。盡管如此,背面電源網(wǎng)絡(luò)帶來(lái)了巨大的晶圓加工挑戰(zhàn)——特別是因?yàn)檫@種變化可能發(fā)生在設(shè)備制造商從 finFET 轉(zhuǎn)向納米片晶體管的同一節(jié)點(diǎn)上。

例如,英特爾將在其20A (2nm) 節(jié)點(diǎn)引入RibbonFET和PowerVia?!皣@PowerVia的第一個(gè)關(guān)鍵挑戰(zhàn)涉及在下一代RibbonFET晶體管周圍的狹小空間內(nèi)圖案化電接觸特征,同時(shí)不影響其性能。第二個(gè)是減薄背面硅,以可重復(fù)和可控的方式提供盡可能直接和低電阻的連接,”Natarajan說(shuō)。

由于BPD方法非常新,業(yè)界正在權(quán)衡不同架構(gòu)的利弊。

圖 2:BPD方案提供了與晶圓加工復(fù)雜性水平增加相關(guān)的不同縮放優(yōu)勢(shì)。資料來(lái)源:應(yīng)用材料

BPD方案一下

理想的供電網(wǎng)絡(luò)在任何活動(dòng)期間向 IC 上的有源電路提供恒定、穩(wěn)定的電源電壓?!瓣P(guān)鍵參數(shù)是PDN在所有互連路徑中的直流電阻,從IC的電源引腳到電路中的晶體管?!?/p>

圖2顯示了背面供電網(wǎng)絡(luò)的三種實(shí)現(xiàn)方式。“在第一種方法中,邏輯單元保留電源軌,背面配電網(wǎng)絡(luò)通過(guò)納米TSV連接到電源軌,”應(yīng)用材料公司董事總經(jīng)理Mehul Naik說(shuō)?!霸诘诙N方法中,邏輯單元中沒(méi)有電源軌。相反,電源通孔直接將電源從背面網(wǎng)絡(luò)傳輸?shù)诫姵鼗蚓w管觸點(diǎn)。這種方法更復(fù)雜,但它提高了功率效率并增加了單元面積縮放。在第三種方法中,來(lái)自背面網(wǎng)絡(luò)的電源直接連接到每個(gè)晶體管的源極和漏極?!?/p>

Imec是最早開(kāi)發(fā)背面供電方法的公司之一,它使用所謂的埋入式電源軌 (BPR)。“如果我們做背面供電網(wǎng)絡(luò),還有埋入式電源軌,從源極/漏極區(qū)域有一個(gè)通孔,從M0到那個(gè)BPR。所以我們有TSV穿過(guò)硅并落在掩埋的電源軌上,但是掩埋的電源軌甚至在晶體管制造之前就已經(jīng)制作好了。它位于柵極形成之前和源極/漏極外延完成之前的納米片鰭片之間,”高級(jí)研究員、研發(fā)副總裁兼imec 3D系統(tǒng)集成項(xiàng)目總監(jiān)Eric Beyne解釋道。“這就是銅永遠(yuǎn)不會(huì)用于此的原因之一。它必須經(jīng)過(guò)所有的前端處理,所以它必須是兼容的——比如鎢或鉬。

將這些構(gòu)建到制造流程本身就是一個(gè)挑戰(zhàn)?!斑@些電源軌是在您定義鰭片或片材的過(guò)程中制造的,這些鰭片之間的空間最大,因?yàn)橐坏┠练e了環(huán)柵和金屬,鰭片更厚,兩個(gè)相鄰鰭片之間的間距非常窄,”Beyne說(shuō)。“所以你必須用更小的特征尺寸制作非常深的通孔。”

他指出,到背面電源軌的短過(guò)孔可以位于 BPR 沿線的狹小空間內(nèi),從而提供良好的性能優(yōu)勢(shì)。

BPR平行于鰭片方向,部分埋在淺溝槽隔離層中,部分埋在硅襯底中。這與在M0或M1中具有電源軌的傳統(tǒng)電網(wǎng)不同,它可以降低標(biāo)準(zhǔn)單元高度。

Natarajan說(shuō):“英特爾的 PowerVia 在背面供電網(wǎng)絡(luò)和傳統(tǒng)源觸點(diǎn)之間提供了更直接、單一功能的連接,我們相信與imec方法相比,它可以實(shí)現(xiàn)更低的電阻。”

圖 3:供電網(wǎng)絡(luò)設(shè)計(jì)余量允許10%的IR壓降。更高的級(jí)別可能會(huì)威脅到設(shè)備性能。資料來(lái)源:應(yīng)用材料

圖 4:通過(guò)移動(dòng)電源軌,標(biāo)準(zhǔn)單元面積可以擴(kuò)大20%到30%。資料來(lái)源:應(yīng)用材料

為什么是背面供電,為什么是現(xiàn)在?

對(duì)向晶體管輸送電力的方式進(jìn)行這種重大改變的原因與電壓 (IR) 損失有關(guān),即電子必須穿過(guò)15層或更多層的互連線和通孔才能向數(shù)十億人輸送電力和數(shù)據(jù)現(xiàn)代SoC中的晶體管數(shù)量。[2] 電源效率可以達(dá)到90% 的規(guī)格限制,或者芯片穩(wěn)壓器與其晶體管之間的10%電壓 (IR) 損耗(見(jiàn)圖3)。

在背面供電中,電源軌被移出邏輯單元,從而提高了邏輯密度,Applied Materials估計(jì)這相當(dāng)于兩代光刻縮放(見(jiàn)圖4)。由于功率直接從晶體管下方輸送,因此IR壓降大大降低。

Arm和imec進(jìn)行的模擬和制造研究確定,如果納米TSV之間的距離小于2μm,則背面功率傳輸?shù)男士梢允钦婀β蕚鬏斁W(wǎng)絡(luò)的7倍。

但是必須實(shí)現(xiàn)一些工藝和材料的變化才能使BPD在生產(chǎn)工廠中成為現(xiàn)實(shí)?!盀榱烁玫乩脜^(qū)域和提高性能,背面供電 (BPD) 網(wǎng)絡(luò)是一個(gè)有吸引力的選擇。TEL企業(yè)創(chuàng)新部設(shè)備技術(shù)副總裁Tomonari Yamamoto表示:“為了實(shí)現(xiàn)它,不僅在薄膜、蝕刻、光刻和濕法,而且在晶圓鍵合和減薄技術(shù)方面都需要持續(xù)的工藝和工具改進(jìn)?!笔聦?shí)上,許多較低電阻的金屬正在被評(píng)估為替代銅的潛在候選者,隨著B(niǎo)EOL互連CD深入到15nm以下,這將是必要的。

圖 5:背面功率傳輸網(wǎng)絡(luò)流程需要在具有350nm硅外延帽的50nm SiGe層上將晶圓極度減薄到《500nm。埋入式釕電源軌的電阻比鎢軌低40%。晶圓鍵合之后是減薄、CMP、干法和濕法蝕刻,然后是TSV和M1形成。資料來(lái)源:imec

埋入式電源軌和BPD

imec工藝流程(見(jiàn)圖 5)從SiGe的外延生長(zhǎng)開(kāi)始,然后是硅覆蓋層。高Ge濃度 (25%) 可提高薄膜上CMP停止的選擇性。然后在STI中蝕刻長(zhǎng)掩埋的電源軌并延伸到硅中。Imec 比較了鎢和釕CVD薄膜,后者的電阻降低了40%。然后使用SiCN-SiCN電介質(zhì)鍵合將晶圓永久鍵合到載體晶圓。然后晶圓進(jìn)行背面研磨和CMP,然后進(jìn)行干法和濕法蝕刻。通過(guò)化學(xué)蝕刻去除SiGe。

晶圓鍵合過(guò)程必須小心執(zhí)行,以盡量減少干擾后續(xù)圖案化步驟的變形?!爱?dāng)你進(jìn)行鍵合時(shí),鍵合后圖案很可能會(huì)變形,而背面圖案必須糾正這些變形,”Beyne說(shuō)。“它可能并不多,但即使在1ppm的縮放比例下,溫度甚至不超過(guò)1°C,你也會(huì)膨脹硅,最終可能會(huì)在晶圓邊緣出現(xiàn)150nm的未對(duì)準(zhǔn)。”

接下來(lái),納米TSV工藝從氧化物沉積 (LPCVD) 開(kāi)始,然后是自對(duì)準(zhǔn)DUV圖案化。使用先進(jìn)的光刻校正方法,將x和y方向上的100nm重疊減少到10nm。博世蝕刻工具創(chuàng)建高AR nanoTSV,落在BPR氧化物和STI 上。接下來(lái),將PECVD氧化物沉積在納米TSV內(nèi)部,然后對(duì)BPR進(jìn)行濺射蝕刻,以實(shí)現(xiàn)納米TSV和BPR之間的良好接觸。TiN ALD之后是W CVD和W CMP。然后銅鑲嵌形成背面金屬(見(jiàn)圖6)。

圖 6:無(wú)源測(cè)試結(jié)構(gòu)的TEM橫截面顯示帶有90nm 納米TSV的背面銅箔落在掩埋的電源軌上。資料來(lái)源:imec

Beyne說(shuō)其他困難的挑戰(zhàn)包括背面圖案化和精確排列電源軌和標(biāo)準(zhǔn)電池尺寸。盡管采用EUV光刻技術(shù)的最先進(jìn)疊加公差約為3nm,但在晶圓背面存在與晶圓鍵合相關(guān)的失真問(wèn)題,疊加公差范圍約為20nm。

“當(dāng)然,在互連處理、創(chuàng)建高縱橫比尺寸、沉積薄襯墊和無(wú)空隙阻擋層等方面,你會(huì)遇到所有常見(jiàn)的挑戰(zhàn),”他說(shuō)。

重要的是,如果像今天所有晶圓廠一樣首先處理晶體管,那么在2nm節(jié)點(diǎn)上就不一定要采用新的互連金屬。事實(shí)上,Intel的PowerVia似乎正好允許這樣做?!拔覀?cè)O(shè)計(jì)的PowerVia工藝與傳統(tǒng)的前端接觸金屬(包括鎢)和先進(jìn)的金屬工藝兼容,以發(fā)揮PowerVia的最佳性能,”Natarajan說(shuō)。

Naik將背面供電網(wǎng)絡(luò)描述為設(shè)計(jì)技術(shù)協(xié)同優(yōu)化 (DTCO) 的一種形式,其中設(shè)計(jì)和工藝創(chuàng)新可帶來(lái)系統(tǒng)級(jí)優(yōu)勢(shì)。他強(qiáng)調(diào)了在構(gòu)建背面nanoTSV時(shí)存在的熱限制。

“我們需要設(shè)計(jì)晶體管源極的背面觸點(diǎn),使其具有盡可能低的電阻,”Naik說(shuō)?!斑@通常需要高溫外延和退火工藝。然而,由于背面觸點(diǎn)是在正面晶體管和互連件就位的情況下制造的,因此它們會(huì)因這些高溫而退化。為了解決這個(gè)問(wèn)題,Applied正在開(kāi)發(fā)一種低溫解決方案,該解決方案將高真空中的多達(dá)七個(gè)步驟組合在一起,包括用于預(yù)清潔、選擇性硅化物沉積、ALD或PVD襯里沉積以及新金屬填充的腔室。共同優(yōu)化的CMP步驟留下完美均勻的背面接觸層,我們可以在其上構(gòu)建銅背面配電網(wǎng)絡(luò)?!?/p>

提供充分隔離晶體管與電源網(wǎng)絡(luò)的沉積薄膜以及接近晶體管有源區(qū)域的蝕刻步驟將需要精確的工程設(shè)計(jì)。Lam Research計(jì)算產(chǎn)品副總裁David Fried表示:“在蝕刻中,無(wú)論采用哪種工藝流程,您都需要高各向異性、無(wú)缺陷和無(wú)損傷的結(jié)果。” “在沉積中,一切都與您要沉積的材料參數(shù)有關(guān)。您需要低缺陷率、高產(chǎn)量以及設(shè)計(jì)這些材料的能力?!?/p>

一旦公司確實(shí)過(guò)渡到背面供電網(wǎng)絡(luò),重要的是該方法也可以擴(kuò)展到下一個(gè)工藝節(jié)點(diǎn)?!拔覀兊臉?biāo)準(zhǔn)單元間距是105nm,如果你將nanoTSV連接到每個(gè)其他埋入式電源軌,則每210nm就有一個(gè)連接——所以200nm線和200nm間距。這與標(biāo)準(zhǔn)單元分離,因此如果你縮小到80納米,它仍然可以工作,而且你不必在背面進(jìn)行EUV光刻,在這種情況下,”Beyne說(shuō)。

最小化RC延遲的后續(xù)步驟

自22nm器件世代以來(lái),隨著晶體管不斷縮小,BEOL RC延遲已占總器件延遲的更大部分。對(duì)于銅鑲嵌方法,無(wú)孔銅填充變得越來(lái)越具有挑戰(zhàn)性,并且需要超薄潤(rùn)濕和封蓋CVD工藝改進(jìn)。

“對(duì)于銅,我們可以降低到200納米左右,但你需要一個(gè)用于電鍍的銅種子層。對(duì)于納米TSV,使用ALD和CVD材料,鎢和其他金屬在高深寬比結(jié)構(gòu)中的縮放效果更好,但您仍然需要TiN阻擋金屬,例如用于鎢。在某些時(shí)候,你擁有比塊狀金屬更多的勢(shì)壘,比如30納米尺寸,”Beyne說(shuō)?!般f對(duì)于這些TSV應(yīng)用中的一些非常有吸引力,因?yàn)樗茿LD并且它直接沉積在表面上。我想說(shuō)鎢是當(dāng)今最常見(jiàn)的材料。改進(jìn)的選擇包括釕和鉬,但它們?nèi)蕴幱谘芯侩A段。”

TEL的山本也有類似的看法?!搬懯且粋€(gè)候選材料,因?yàn)樗鼘?duì)散射不太敏感,不需要厚的阻擋金屬,但只需要一個(gè)厚度小于1納米的粘附層?!?他補(bǔ)充說(shuō),鑲嵌工藝傾向于提供2的縱橫比,而減法蝕刻方案可實(shí)現(xiàn)更高的縱橫比,這將降低電阻,同時(shí)可以控制電容的增加,例如,通過(guò)用氣隙替換低k薄膜。

結(jié)論

優(yōu)化背面網(wǎng)絡(luò)的互連性能與正面網(wǎng)絡(luò)的互連性能有些相似——確保背面金屬的低電阻和長(zhǎng)期可靠性。然而,Natarajan指出,通過(guò)將背面金屬堆疊上的電源布線與正面金屬堆疊上的信號(hào)布線分開(kāi),工程師可以自由地獨(dú)立優(yōu)化電阻與電容。公司也可能會(huì)根據(jù)性能需求做出不同的架構(gòu)選擇,例如雙鑲嵌工藝與減材工藝(金屬沉積和蝕刻)。

領(lǐng)先的設(shè)備制造商將在2nm設(shè)計(jì)中采用背面供電,確保更清潔的供電并打破RC瓶頸。沉積、蝕刻、CMP、鍵合、晶圓減薄和DTCO的綜合進(jìn)步將影響這個(gè)拐點(diǎn)。

審核編輯:郭婷


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18992

    瀏覽量

    264666
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54466

    瀏覽量

    469763
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5451

    瀏覽量

    132792
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題 在當(dāng)今的電子設(shè)備中,隨著計(jì)算、存儲(chǔ)和通信應(yīng)用中信號(hào)速度的不斷提高,系統(tǒng)設(shè)計(jì)師面臨著越來(lái)越大的信號(hào)
    的頭像 發(fā)表于 03-04 17:10 ?702次閱讀

    SI合集002|信號(hào)完整性測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    一、信號(hào)完整性定義信號(hào)完整性(SignalIntegrity,簡(jiǎn)稱SI)是衡量信號(hào)從驅(qū)動(dòng)端經(jīng)傳輸線抵達(dá)接收端后,波形
    的頭像 發(fā)表于 01-26 10:58 ?466次閱讀
    SI合集002|<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    使用MATLAB和Simulink進(jìn)行信號(hào)完整性分析

    信號(hào)完整性是保持高速數(shù)字信號(hào)的質(zhì)量的過(guò)程。信號(hào)完整性是衡量電信號(hào)從源傳輸?shù)侥繕?biāo)位置時(shí)的質(zhì)量的關(guān)鍵
    的頭像 發(fā)表于 01-23 13:57 ?8858次閱讀
    使用MATLAB和Simulink進(jìn)行<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    Cadence工具如何解決芯粒設(shè)計(jì)中的信號(hào)完整性挑戰(zhàn)

    在芯粒設(shè)計(jì)中,維持良好的信號(hào)完整性是最關(guān)鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號(hào)的純凈與可靠
    的頭像 發(fā)表于 12-26 09:51 ?506次閱讀
    Cadence工具如何解決芯粒設(shè)計(jì)中的<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>挑戰(zhàn)</b>

    普源示波器DS1102如何精準(zhǔn)應(yīng)對(duì)5G信號(hào)完整性測(cè)試

    隨著5G通信技術(shù)的全面普及,信號(hào)完整性測(cè)試成為保障網(wǎng)絡(luò)性能的核心環(huán)節(jié)。面對(duì)5G信號(hào)高頻、寬帶、復(fù)雜調(diào)制的挑戰(zhàn),普源示波器DS1102憑借其高
    的頭像 發(fā)表于 10-18 09:55 ?2205次閱讀
    普源示波器DS1102如何精準(zhǔn)應(yīng)對(duì)5G<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    絡(luò)參數(shù)。信號(hào)完整性與阻抗匹配之間存在什么關(guān)系?信號(hào)完整性與阻抗匹配密不可分,精確的阻抗匹配對(duì)于確保功率順利傳輸至PCB互連中的負(fù)載器件至關(guān)重要。信號(hào)
    的頭像 發(fā)表于 09-05 15:19 ?5378次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    串?dāng)_如何影響信號(hào)完整性和EMI

    歡迎來(lái)到 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號(hào)完整性和 EMI,討論在設(shè)計(jì)中解決這一問(wèn)題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?1w次閱讀
    串?dāng)_如何影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>和EMI

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    羅德與施瓦茨示波器RTO2014破解信號(hào)完整性難題的全面指南

    信號(hào)完整性在現(xiàn)代高速數(shù)字系統(tǒng)和通信領(lǐng)域中至關(guān)重要。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)在傳輸過(guò)程中面臨的挑戰(zhàn)也愈加嚴(yán)峻,如信號(hào)衰減、反射、串?dāng)_和
    的頭像 發(fā)表于 07-08 17:37 ?674次閱讀
    羅德與施瓦茨示波器RTO2014破解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>難題的全面指南

    普源DHO924示波器在信號(hào)完整性測(cè)試中的表現(xiàn)

    信號(hào)完整性測(cè)試是現(xiàn)代電子工程中的核心環(huán)節(jié),涉及對(duì)信號(hào)傳輸過(guò)程中的失真、噪聲、時(shí)序偏差等問(wèn)題的精確分析與評(píng)估。普源DHO924示波器作為一款高性能、多功能數(shù)字示波器,憑借其卓越的技術(shù)參數(shù)
    的頭像 發(fā)表于 06-24 12:10 ?997次閱讀
    普源DHO924示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試中的表現(xiàn)

    普源DHO5058示波器在信號(hào)完整性測(cè)試中的表現(xiàn)

    卓越的性能參數(shù)、多通道設(shè)計(jì)和智能化功能,為信號(hào)完整性測(cè)試提供了強(qiáng)有力的工具。本文將從技術(shù)特性、應(yīng)用場(chǎng)景、實(shí)際表現(xiàn)和優(yōu)勢(shì)等方面,深入探討DHO5058在信號(hào)
    的頭像 發(fā)表于 06-23 14:16 ?787次閱讀
    普源DHO5058示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試中的表現(xiàn)

    了解信號(hào)完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號(hào)完整性時(shí)使用的一些
    的頭像 發(fā)表于 05-25 11:54 ?1664次閱讀
    了解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的基本原理

    高頻晶振的信號(hào)完整性挑戰(zhàn):如何抑制EMI與串?dāng)_

    在高速數(shù)字電路和射頻系統(tǒng)中,高頻晶振作為關(guān)鍵的頻率源,其信號(hào)完整性直接影響整個(gè)系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的工作頻率不斷提高,電磁干擾(EMI)與串?dāng)_問(wèn)題日益凸顯,成為制約系統(tǒng)可靠
    的頭像 發(fā)表于 05-22 15:35 ?1100次閱讀
    高頻晶振的<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>挑戰(zhàn)</b>:如何抑制EMI與串?dāng)_

    Samtec虎家大咖說(shuō) | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性和電源完整性設(shè)計(jì)的問(wèn)題,這些問(wèn)題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1265次閱讀
    Samtec虎家大咖說(shuō) | 淺談<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>以及電源<b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說(shuō)一下,信號(hào)完整性為什么寫(xiě)電源完整性?SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒(méi)有問(wèn)題。如果提高認(rèn)知,將SI 以大類來(lái)看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41
    安图县| 馆陶县| 五家渠市| 珲春市| 佛学| 肇州县| 江都市| 兴海县| 上思县| 滨州市| 互助| 称多县| 成武县| 齐齐哈尔市| 泊头市| 武隆县| 青神县| 应用必备| 沙湾县| 阿克| 桓仁| 辽宁省| 万山特区| 承德县| 犍为县| 济南市| 旌德县| 承德市| 麦盖提县| 吉安市| 长汀县| 沐川县| 洛隆县| 会泽县| 米泉市| 若羌县| 谢通门县| 明光市| 唐山市| 梁山县| 皮山县|