日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Allegro PCB多根走線(xiàn)及其間距設(shè)置

凡億PCB ? 來(lái)源:未知 ? 2022-12-24 11:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Cadence Allegro PCB多根走線(xiàn)及其間距設(shè)置

在進(jìn)行PCB布線(xiàn)的時(shí)候,當(dāng)遇到一把一把的總線(xiàn)的時(shí)候,如果是一根一根線(xiàn)的去走,是很費(fèi)時(shí)間的,所以呢,這里講解一下,在Allegro中如何去進(jìn)行多根走線(xiàn)以及在走線(xiàn)的過(guò)程中如何對(duì)一組線(xiàn)的間距進(jìn)行設(shè)置,具體的操作步驟如下所示:

第一步,進(jìn)行多根走線(xiàn)時(shí)候,先要將一組線(xiàn)從不同的區(qū)域扇出,比如BGA區(qū)域,一根一根的從BGA區(qū)域扇出,先拉到一個(gè)位置,如圖1所示,我們多根走線(xiàn)都是如此處理,優(yōu)先將一組總線(xiàn)添加Bus屬性以后,然后都拉到一個(gè)位置,為多根走線(xiàn)做準(zhǔn)備;

9a423f50-833a-11ed-bfe3-dac502259ad0.png

圖1多根走線(xiàn)前所有走線(xiàn)扇出示意圖

第二步,執(zhí)行走線(xiàn)命令Route-Connect,進(jìn)行走線(xiàn),框選需要多根走線(xiàn)的線(xiàn)頭位置,全部選中,然后走線(xiàn),這樣就可以實(shí)現(xiàn)多根走線(xiàn),如圖2所示;

9a61c384-833a-11ed-bfe3-dac502259ad0.png

圖2多根走線(xiàn)示意圖

第三步,多根走線(xiàn)以后,如果是需要調(diào)整這一組走線(xiàn)的間距,在多根走線(xiàn)過(guò)程中點(diǎn)擊鼠標(biāo)右鍵,在彈出的菜單中選擇布線(xiàn)間距Route Spacing,如圖3所示;

9a7b0f2e-833a-11ed-bfe3-dac502259ad0.png

圖3多根走線(xiàn)間距調(diào)整示意圖

執(zhí)行上述菜單命令之后,在彈出的對(duì)話(huà)框中可以選擇間距,有三個(gè)可供選擇的選項(xiàng),如圖4所示,具體的含義是:

  • Cureent Space:指就按照當(dāng)前扇出的間距布線(xiàn);

  • Minimum DRC:指就按照滿(mǎn)足DRC要求的情況下,按最小間距去布線(xiàn);

  • User-defined:按照用于自定義的間距進(jìn)行布線(xiàn),在下方的Space欄可以輸入間距,走線(xiàn)就會(huì)按照設(shè)置的間距進(jìn)行布線(xiàn)。

9a930b24-833a-11ed-bfe3-dac502259ad0.png

圖4多根走線(xiàn)間距設(shè)置示意圖

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請(qǐng)注明來(lái)源!投稿/招聘/廣告/課程合作/資源置換請(qǐng)加微信:13237418207往期文章 精彩回顧

Cadence Allegro如何對(duì)比兩份PCB文件差異

Cadence Allegro單個(gè)元器件的PCB封裝更新操作

Mentor PADS如何保存元件類(lèi)型到庫(kù)中

Altium Designer走差分線(xiàn)出現(xiàn)網(wǎng)格是什么原因?

Altium Designer 軟件的自定義快捷鍵

點(diǎn)擊“閱讀原文”查看更多干貨文章


原文標(biāo)題:Cadence Allegro PCB多根走線(xiàn)及其間距設(shè)置

文章出處:【微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426430

原文標(biāo)題:Cadence Allegro PCB多根走線(xiàn)及其間距設(shè)置

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    09. 如何把PCB上的圖形快速切換到不同的層? | 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    背景介紹: 我們?cè)谶M(jìn)行PCB設(shè)計(jì)時(shí),通常會(huì)需要將繪制好的銅皮、線(xiàn)或者其他圖形轉(zhuǎn)換到另外一層,Allegro PCB設(shè)計(jì)工具的Change或
    發(fā)表于 04-10 10:58

    07. 如何在Allegro設(shè)置可以線(xiàn)但不能鋪的銅區(qū)域?| 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    背景介紹:我們?cè)谶M(jìn)行PCB設(shè)計(jì)時(shí),經(jīng)常需要繪制一些禁止鋪銅但是允許線(xiàn)的區(qū)域,如果我們直接使用Route Keepout繪制的話(huà),雖然可以實(shí)現(xiàn)在此區(qū)域內(nèi)禁止鋪銅的效果,但是
    發(fā)表于 04-09 17:23

    05. 如何在 Allegro 中沿著板子輪廓線(xiàn)?| 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    線(xiàn)模式,很難實(shí)現(xiàn)這樣的線(xiàn)需求,而Allegro PCB設(shè)計(jì)工具提供的Contour Mod
    發(fā)表于 04-03 16:46

    03. 如何把 PCB 板上的線(xiàn)變成銅皮?| 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    圖形的描述是矢量的,而有很多軟件對(duì)大塊圖形的描述是線(xiàn)性的,這就導(dǎo)致這類(lèi)圖形導(dǎo)入到Allegro PCB之后,圖形是由一條條的線(xiàn)組成的,這時(shí)就需要把線(xiàn)構(gòu)成的圖形轉(zhuǎn)換成Shape。另外,當(dāng)
    發(fā)表于 04-03 16:40

    02. 如何在 Allegro 中快速自定義字體?| 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    Allegro PCB設(shè)計(jì)小訣竅系列--如何在Allegro中快速自定義字體背景介紹:在進(jìn)行PCB設(shè)計(jì)時(shí),設(shè)計(jì)人員通常會(huì)在PCB上添加各種絲
    發(fā)表于 04-03 16:34

    01. 如何在 Allegro 中快速區(qū)別不同網(wǎng)絡(luò)?| 芯巧Allegro PCB 設(shè)計(jì)小訣竅

    設(shè)置 三、小結(jié)本節(jié)主要講述如何使用Allegro PCB設(shè)計(jì)工具的Assign Color功能,為不同網(wǎng)絡(luò)設(shè)置不同的高亮顏色以及條紋樣式,幫助設(shè)計(jì)人員對(duì)不同網(wǎng)絡(luò)進(jìn)行區(qū)分和識(shí)別,從而提升
    發(fā)表于 04-03 15:51

    PCB線(xiàn)“粗、短、直”的根本原理

    在模電、高頻電子、EMC設(shè)計(jì)及PCB Layout中,“粗、短、直”是PCB線(xiàn)的核心準(zhǔn)則,其本質(zhì)是通過(guò)優(yōu)化
    的頭像 發(fā)表于 03-30 11:20 ?306次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線(xiàn)</b>“粗、短、直”的根本原理

    伺服電機(jī)編碼器14線(xiàn)、5線(xiàn)、4線(xiàn)的區(qū)別

    伺服電機(jī)編碼器的接線(xiàn)方式根據(jù)線(xiàn)數(shù)不同(如14、5、4),其功能、應(yīng)用場(chǎng)景及信號(hào)傳輸機(jī)制存在顯著差異。
    的頭像 發(fā)表于 03-25 16:32 ?807次閱讀

    PCB板雙面布局的DDR表底線(xiàn)居然不一樣

    越好,也就是下圖所示的這幾段線(xiàn)。 這個(gè)客戶(hù)還是比較的愛(ài)學(xué)習(xí),除了硬件本身的知識(shí)外,還花很多時(shí)間去了解PCB設(shè)計(jì)的知識(shí),也看了很多主流芯片的PCB設(shè)計(jì)指導(dǎo)書(shū),對(duì)DDR設(shè)計(jì)包括高速設(shè)計(jì)
    發(fā)表于 12-11 10:43

    揭秘PCB設(shè)計(jì)生死線(xiàn)線(xiàn)寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB線(xiàn)與過(guò)孔的電流承載能力有受什么影響?PCB線(xiàn)與過(guò)孔
    的頭像 發(fā)表于 11-19 09:24 ?1877次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計(jì)生死線(xiàn)</b>:<b class='flag-5'>走</b>線(xiàn)寬度、銅厚與溫升如何決定電流承載力?

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB線(xiàn)導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB線(xiàn)導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?874次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線(xiàn)</b>導(dǎo)致RE超標(biāo)案例

    技術(shù)資訊 I Allegro PCB 設(shè)計(jì)中布線(xiàn)優(yōu)化

    本文要點(diǎn)作為一名資深的電子設(shè)計(jì)工程師,在Allegro中將線(xiàn)優(yōu)化好、散熱調(diào)整好、阻抗控制精準(zhǔn),能夠?yàn)楹笃谡{(diào)試和改板省下不少心力,好處就不用多說(shuō)了!上期我們介紹了如何利用約束管理器去約束我們的
    的頭像 發(fā)表于 09-12 16:07 ?1.1w次閱讀
    技術(shù)資訊 I <b class='flag-5'>Allegro</b> <b class='flag-5'>PCB</b> 設(shè)計(jì)中布線(xiàn)優(yōu)化

    技術(shù)資訊 I Allegro 設(shè)計(jì)中的線(xiàn)約束設(shè)計(jì)

    ,能夠在線(xiàn)的時(shí)候清楚的知道目標(biāo)在哪里,允許的誤差是多少、最小間距等。上期我們介紹了如何使用cadenceAllegro的規(guī)則“約束”孔,實(shí)現(xiàn)一鍵式快速生成孔;本期我
    的頭像 發(fā)表于 09-05 15:19 ?1577次閱讀
    技術(shù)資訊 I <b class='flag-5'>Allegro</b> 設(shè)計(jì)中的<b class='flag-5'>走</b><b class='flag-5'>線(xiàn)</b>約束設(shè)計(jì)

    allegro軟件線(xiàn)命令下參數(shù)不顯示如何解決

    PCB設(shè)計(jì)中,線(xiàn)命令是頻繁使用的功能之一。執(zhí)行走線(xiàn)命令后,通常會(huì)在Options面板中顯示線(xiàn)寬、層、角度等設(shè)置選項(xiàng),用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?2383次閱讀
    <b class='flag-5'>allegro</b>軟件<b class='flag-5'>走</b><b class='flag-5'>線(xiàn)</b>命令下參數(shù)不顯示如何解決

    Cadence SPB OrCAD Allegro24.1安裝包

    包括電路設(shè)計(jì)、仿真分析、PCB布線(xiàn)以及封裝技術(shù)等多種應(yīng)用,Cadence 已于2024年9月份發(fā)布了最新的Cadence SPB OrCAD X and Allegro X v24.1
    發(fā)表于 05-22 16:45 ?49次下載
    满洲里市| 平阴县| 景谷| 河东区| 桑植县| 惠来县| 桦川县| 平阳县| 根河市| 泰兴市| 郑州市| 凌源市| 漳浦县| 昭觉县| 兴文县| 阜南县| 通州市| 涿州市| 区。| 洛南县| 芦山县| 乌拉特后旗| 镇巴县| 东山县| 许昌市| 崇文区| 满洲里市| 红安县| 宜川县| 无棣县| 广水市| 遂川县| 大厂| 理塘县| 丹江口市| 巴彦淖尔市| 夏河县| 城步| 通辽市| 吉水县| 西畴县|