帶復位的SR觸發(fā)器
圖1是基本SR觸發(fā)器及其真值表。

圖1 基本SR觸發(fā)器及其真值表

圖2 異步復位SR觸發(fā)器的verilog描述
圖2的SR觸發(fā)器在圖1的基本SR觸發(fā)器的基礎上添加了異步復位,所以多了一個rst信號,當rst為高電平,則SR觸發(fā)器復位到0。當rst為低電平時,那么此時該觸發(fā)器的功能和基本SR觸發(fā)器一致。
另外該module將SR觸發(fā)器中的S和R信號合并為一個2bit位寬的一個信號input [1:0] sr,在綜合工具編譯的時候應該會編譯成sr[0]和sr[1](高低位)。
帶復位的JK觸發(fā)器
JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉功能。在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發(fā)器。由JK觸發(fā)器可以構成D觸發(fā)器和T觸發(fā)器。

圖3 基本JK觸發(fā)器

圖4 基本JK觸發(fā)器真值表

圖5 帶復位的JK觸發(fā)器的verilog描述
該JK觸發(fā)器module描述與上述的SR觸發(fā)器類似,唯一的區(qū)別在于真值表的不同。
D觸發(fā)器
D觸發(fā)器是常用的觸發(fā)器,時鐘高電平下,D端數(shù)據(jù)賦值給Q端。

圖6 D觸發(fā)器verilog描述
T觸發(fā)器
圖7是基本T觸發(fā)器。

圖7 T觸發(fā)器

圖8 T觸發(fā)器的verilog描述
主從觸發(fā)器
主從是串聯(lián)連接的兩個觸發(fā)器的組合,其中一個充當主機,另一個充當從機。每個觸發(fā)器都連接一個互補的時鐘脈沖,即如果時鐘脈沖處于高電平狀態(tài),則主觸發(fā)器處于使能狀態(tài),從觸發(fā)器處于禁用狀態(tài),如果時鐘脈沖為低電平,主觸發(fā)器處于禁用狀態(tài),從觸發(fā)器處于啟用狀態(tài)。主從觸發(fā)器也稱為脈沖觸發(fā)器,因為在此操作模式下,觸發(fā)器可以通過 CLK 脈沖啟用或禁用。

圖9 主從觸發(fā)器

圖10 主從觸發(fā)器verilog描述
在主從觸發(fā)器中我們可以看到,verilog描述提前定義了一個基本D觸發(fā)器,并在描述中調用了兩次該module。主從觸發(fā)器中的主觸發(fā)器的輸入pin從module端口定義,從觸發(fā)器的輸入pin用wire變量定義。
-
Verilog
+關注
關注
31文章
1374瀏覽量
114734 -
JK觸發(fā)器
+關注
關注
1文章
44瀏覽量
16763 -
觸發(fā)器
+關注
關注
14文章
2065瀏覽量
63576 -
SR觸發(fā)器
+關注
關注
0文章
13瀏覽量
12973 -
異步復位
+關注
關注
0文章
48瀏覽量
13706
發(fā)布評論請先 登錄
JK觸發(fā)器基本教程,講的超詳細?。?/a>
JK觸發(fā)器原理是什么?
jk觸發(fā)器是什么原理_jk觸發(fā)器特性表和狀態(tài)轉換圖
帶復位功能的雙 JK 觸發(fā)器;下降沿觸發(fā)-74HC_HCT107_Q100
帶復位功能的雙 JK 觸發(fā)器;下降沿觸發(fā)-74HC_HCT107
帶復位功能的雙 JK 觸發(fā)器;下降沿觸發(fā)-74HC73_Q100
一文詳解帶復位的SR觸發(fā)器和JK觸發(fā)器
評論