日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Verilog的分?jǐn)?shù)分頻電路設(shè)計(jì)

CHANBAEK ? 來源:跟IC君一起學(xué)習(xí)集成電路 ? 作者:文武 ? 2023-04-25 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上一篇文章時(shí)鐘分頻系列——偶數(shù)分頻/奇數(shù)分頻/分?jǐn)?shù)分頻,IC君介紹了各種分頻器的設(shè)計(jì)原理,其中分?jǐn)?shù)分頻器較為復(fù)雜,這一篇文章IC君再跟大家聊聊分?jǐn)?shù)分頻的具體設(shè)計(jì)實(shí)現(xiàn)。

一個(gè)分?jǐn)?shù)分頻器由兩部分組成:以ZN和ZN+1為分頻系數(shù)的多路分頻器,還有一個(gè)ACC計(jì)數(shù)器。

1ZN/ZN+1分頻器設(shè)計(jì)

ZN/ZN+1分頻器的設(shè)計(jì)包含了偶分頻器和奇分頻器,首先定義ZN/ZN+1分頻器的模塊名字MDIV。 下圖是MDIV的引腳信號(hào)的名字,及功能定義:

wKgZomRHd1mAatJkAAAflB6qK_4397.jpg

廢話不多說,Verilog硬件描述語言實(shí)現(xiàn)MDIV的代碼如下:

wKgZomRHd1mAK5X7AAAm1-eHY9w196.jpg

MDIV調(diào)用方法如下:

wKgaomRHd1mAZbZrAAAH1fiFzKo430.jpg

具體的仿真波形如下所示:

wKgaomRHd1mAX-EnAADnVdgqrq4543.jpg

2ACC計(jì)數(shù)器設(shè)計(jì)

ACC計(jì)數(shù)器就是控制做N次ZN分頻和M次ZN+1次分頻,具體控制過程可以分為以下幾種情況:

第1種情況 :先做N次ZN分頻,再做M次ZN+1次分頻;

第2種情況: 先做M次ZN+1次分頻,再做N次ZN分頻;

第3種情況 :把N次ZN分頻平均插入到M次ZN+1分頻中;

第4種情況 :把M次ZN+1次分頻平均插入到N次ZN分頻中。

組合N次ZN分頻和M次ZN+1次分頻的情況很多。 第1、2種情況前后時(shí)鐘頻率不太均勻,因此相位抖動(dòng)比較大;

第3、4種情況前后時(shí)鐘頻率均勻性稍好,因此相位抖動(dòng)會(huì)減小。

下面以8.7分頻為例子設(shè)計(jì)ACC計(jì)數(shù)器模塊名ACCT,下圖為模塊ACCT的引腳:

wKgaomRHd1mAXYfnAAAJWL8zsGI257.jpg

8.7分頻的原理是用3次8分頻和7次9分頻的對(duì)應(yīng)的時(shí)鐘總時(shí)間來等效原時(shí)鐘87個(gè)周期的總時(shí)間。

下圖選用前面所述的第3種情況,把3次8分頻平均地插入到7次9分頻中,這個(gè)過程也叫混頻。

wKgZomRHd1mAcHU_AAAGzPJhizA185.jpg

采用第3種情況設(shè)計(jì)ACCT的Verilog代碼代碼如下所示:

wKgZomRHd1mAW7RHAAAl3k3KrcY265.jpg

代碼的92-102行就是第3種情況混頻,修改98行的數(shù)字可以得到不同的混頻。

38.7分頻器設(shè)計(jì)

完成了模塊MDIV 和ACCT之后,就可以用組成一個(gè)8.7分頻器,這個(gè)分頻器的模塊名是FENDIV,框圖如下所示:

wKgaomRHd1mAUDoZAAAaA1Jjfzw468.jpg

Verilog代碼如下:

wKgaomRHd1mAFYqZAAAPclE-k4w910.jpg

最終生成的clkout波形如下所示:

wKgZomRHd1mAEt1GAAB9m1QU9rY304.jpg

有興趣的可以試試用MDIV 和ACCT設(shè)計(jì)一個(gè)10.3分頻器?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6746

    文章

    2800

    瀏覽量

    220379
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    537

    瀏覽量

    53793
  • Verilog
    +關(guān)注

    關(guān)注

    31

    文章

    1374

    瀏覽量

    114734
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2321

    瀏覽量

    98615
  • 時(shí)鐘分頻
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    5859
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    數(shù)分頻如何得到呢? 解讀奇數(shù)分頻和邏輯分析儀(ILA)的使用

    前言: 偶數(shù)分頻容易得到:N倍偶數(shù)分頻,可以通過由待分頻的時(shí)鐘觸發(fā)計(jì)數(shù)器計(jì)數(shù),當(dāng)計(jì)數(shù)器從0計(jì)數(shù)到N/2-1時(shí),輸出時(shí)鐘進(jìn)行翻轉(zhuǎn),并給計(jì)數(shù)器一個(gè)復(fù)位信號(hào),使得下一個(gè)時(shí)鐘從零開始計(jì)數(shù)。以此循環(huán)下去
    的頭像 發(fā)表于 12-28 15:49 ?3810次閱讀

    Verilog典型電路設(shè)計(jì)

    Verilog典型電路設(shè)計(jì)
    發(fā)表于 08-03 09:23 ?64次下載
    <b class='flag-5'>Verilog</b>典型<b class='flag-5'>電路設(shè)計(jì)</b>

    基于Verilog的FPGA分頻設(shè)計(jì)

    給出了一種基于FPGA的分頻電路的設(shè)計(jì)方法.根據(jù)FPGA器件的特點(diǎn)和應(yīng)用范圍,提出了基于Verilog分頻方法.該方法時(shí)于在FPGA硬件平臺(tái)上設(shè)計(jì)常用的任意偶
    發(fā)表于 11-09 09:49 ?356次下載
    基于<b class='flag-5'>Verilog</b>的FPGA<b class='flag-5'>分頻</b>設(shè)計(jì)

    FPGA實(shí)現(xiàn)小數(shù)分頻

    介紹了一種基于FPGA的雙模前置小數(shù)分頻器的分頻原理及電路設(shè)計(jì),并用VHDL編程實(shí)現(xiàn)分頻器的仿真.
    發(fā)表于 11-29 16:43 ?48次下載
    FPGA實(shí)現(xiàn)小<b class='flag-5'>數(shù)分頻</b>器

    Verilog實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

    Verilog實(shí)現(xiàn)基于FPGA 的通用分頻器的設(shè)計(jì)時(shí)鐘分頻包括奇數(shù)和偶數(shù)分頻
    發(fā)表于 07-14 11:32 ?46次下載

    此通用電路可以實(shí)現(xiàn)任意奇數(shù)分頻電路

    最近正在準(zhǔn)備找工作,由于是做FPGA開發(fā),所以verilog實(shí)現(xiàn)技術(shù)分頻電路是一道經(jīng)常出現(xiàn)的題目,三分頻,五分頻
    發(fā)表于 02-09 14:21 ?2990次閱讀

    分頻器的作用是什么 半整數(shù)分頻器原理圖分析

    分頻器主要分為偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻和小數(shù)分頻,如果在設(shè)計(jì)過程中采用參數(shù)化設(shè)計(jì),就可以隨時(shí)改變參量以得到不同的
    發(fā)表于 02-01 01:28 ?1.9w次閱讀
    <b class='flag-5'>分頻</b>器的作用是什么 半整<b class='flag-5'>數(shù)分頻</b>器原理圖分析

    時(shí)序至關(guān)重要:改善分?jǐn)?shù)分頻鎖相環(huán)合成器中的整數(shù)邊界雜散狀況

    時(shí)序至關(guān)重要:改善分?jǐn)?shù)分頻鎖相環(huán)合成器中的整數(shù)邊界雜散狀況
    發(fā)表于 11-04 09:50 ?1次下載
    時(shí)序至關(guān)重要:改善<b class='flag-5'>分?jǐn)?shù)分頻</b>鎖相環(huán)合成器中的整數(shù)邊界雜散狀況

    數(shù)分頻器的設(shè)計(jì)

    所謂“分頻”,就是把輸入信號(hào)的頻率變成成倍數(shù)地低于輸入頻率的輸出信號(hào)。數(shù)字電路中的分頻器主要是分為兩種:整數(shù)分頻和小數(shù)分頻。其中整
    的頭像 發(fā)表于 03-23 15:06 ?3358次閱讀
    偶<b class='flag-5'>數(shù)分頻</b>器的設(shè)計(jì)

    數(shù)分頻器的設(shè)計(jì)

    上一篇文章介紹了偶分頻,今天來介紹一下奇數(shù)分頻器的設(shè)計(jì)。
    的頭像 發(fā)表于 03-23 15:06 ?2186次閱讀
    奇<b class='flag-5'>數(shù)分頻</b>器的設(shè)計(jì)

    數(shù)分頻器的設(shè)計(jì)

    前面分別介紹了偶數(shù)和奇數(shù)分頻(即整數(shù)分頻),接下來本文介紹小數(shù)分頻。
    的頭像 發(fā)表于 03-23 15:08 ?2444次閱讀
    小<b class='flag-5'>數(shù)分頻</b>器的設(shè)計(jì)

    數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻和小數(shù)分頻詳解

    初學(xué) Verilog 時(shí)許多模塊都是通過計(jì)數(shù)與分頻完成設(shè)計(jì),例如 PWM 脈寬調(diào)制、頻率計(jì)等。而分頻邏輯往往通過計(jì)數(shù)邏輯完成。本節(jié)主要對(duì)偶數(shù)分頻、奇
    的頭像 發(fā)表于 03-29 11:38 ?7224次閱讀
    偶<b class='flag-5'>數(shù)分頻</b>、奇<b class='flag-5'>數(shù)分頻</b>、半整<b class='flag-5'>數(shù)分頻</b>和小<b class='flag-5'>數(shù)分頻</b>詳解

    數(shù)分頻/奇數(shù)分頻/分?jǐn)?shù)分頻詳解

     時(shí)鐘分頻電路(分頻器)在IC設(shè)計(jì)中經(jīng)常會(huì)用到,其目的是產(chǎn)生不同頻率的時(shí)鐘,滿足系統(tǒng)的需要。 比如一個(gè)系統(tǒng),常規(guī)操作都是在1GHz時(shí)鐘下完成,突然要執(zhí)行一個(gè)操作涉及到模擬電路,所需時(shí)間
    的頭像 發(fā)表于 04-25 14:46 ?1.2w次閱讀
    偶<b class='flag-5'>數(shù)分頻</b>/奇<b class='flag-5'>數(shù)分頻</b>/<b class='flag-5'>分?jǐn)?shù)分頻</b>詳解

    分頻器之小數(shù)分頻設(shè)計(jì)

    對(duì)于要求相位以及占空比嚴(yán)格的小數(shù)分頻,建議采用模擬電路實(shí)現(xiàn)。而使用數(shù)字電路實(shí)現(xiàn)只能保證盡量均勻,在長(zhǎng)時(shí)間內(nèi)進(jìn)行分頻
    的頭像 發(fā)表于 06-05 17:20 ?2783次閱讀
    <b class='flag-5'>分頻</b>器之小<b class='flag-5'>數(shù)分頻</b>設(shè)計(jì)

    鎖相環(huán)整數(shù)分頻和小數(shù)分頻的區(qū)別是什么?

    鎖相環(huán)整數(shù)分頻和小數(shù)分頻的區(qū)別是什么? 鎖相環(huán)(PLL)是一種常用的電子電路,用于將輸入的時(shí)鐘信號(hào)與參考信號(hào)進(jìn)行同步,并生成輸出信號(hào)的一種技術(shù)。在PLL中,分頻器模塊起到關(guān)鍵作用,可以
    的頭像 發(fā)表于 01-31 15:24 ?5742次閱讀
    五莲县| 泗洪县| 于都县| 竹北市| 利津县| 大新县| 汝阳县| 响水县| 泽库县| 栖霞市| 武定县| 宣威市| 姚安县| 西和县| 金塔县| 镇雄县| 青铜峡市| 隆尧县| 平泉县| 赤水市| 息烽县| 横山县| 宜兴市| 纳雍县| 土默特左旗| 大冶市| 栾城县| 阿荣旗| 湘潭市| 淮阳县| 宣恩县| 商河县| 三门县| 八宿县| 屏东县| 镇安县| 云梦县| 青海省| 独山县| 邵阳市| 高雄市|