日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【教程分享】FPGA零基礎(chǔ)學(xué)習(xí):Signal tap 邏輯分析儀使用教程

電子發(fā)燒友論壇 ? 來源:未知 ? 2023-07-04 08:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進(jìn)階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機(jī)會。


系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。后續(xù)會陸續(xù)更新 Xilinx 的 Vivado、ISE 及相關(guān)操作軟件的開發(fā)的相關(guān)內(nèi)容,學(xué)習(xí)FPGA設(shè)計方法及設(shè)計思想的同時,實(shí)操結(jié)合各類操作軟件,會讓你在技術(shù)學(xué)習(xí)道路上無比的順暢,告別技術(shù)學(xué)習(xí)小BUG卡破腦殼,告別目前忽悠性的培訓(xùn)誘導(dǎo),真正的去學(xué)習(xí)去實(shí)戰(zhàn)應(yīng)用。話不多說,上貨。


Signal tap 邏輯分析儀使用教程

在之前的設(shè)計開發(fā)時,利用modelsim得出中間某單元的數(shù)據(jù),并且輸入也是設(shè)計者在testbench中自己給出的。但是,實(shí)際應(yīng)用時,外部輸入的信號不一定和我們在testbench中所描述輸入的信號相同,就有可能導(dǎo)致RTL仿真成功,但是下板測試失敗。


signal tap logic analyzer 采集并顯示FPGA設(shè)計中的實(shí)時信號行為,從而無需額外的I/O管腳或者外部實(shí)驗(yàn)室設(shè)備即可檢查正常器件操作期間內(nèi)部信號的行為。



在數(shù)據(jù)獲取期間,器件中的存儲器模塊存儲采集的數(shù)據(jù),然后通過JTAG通信電纜將數(shù)據(jù)傳輸?shù)竭壿嫹治鰞x。


下圖為signal tap logic analyzer的任務(wù)流程。



設(shè)計要求

利用邏輯分析儀測量出電腦發(fā)送UART(波特率為115200時)是每bit時間寬度。


設(shè)計分析

在UART協(xié)議中規(guī)定了每bit的時間寬度應(yīng)該是1秒鐘除以波特率,但是在實(shí)際電路中相同標(biāo)號的兩個晶振也會有一定的誤差。我們可以利用邏輯分析儀(也就是利用FPGA的時鐘)去測量一下PC發(fā)送UART時的bit時間寬度。


由于波特率為115200,在采樣時,一般采用16倍頻采樣。此時采樣頻率比較高,由基礎(chǔ)的50MHz的時鐘不能夠做出精確的16倍頻,由此也會帶來一定的誤差。


利用邏輯分析儀就可以看到在上述兩個都有誤差的情況,真實(shí)采樣的偏差,以及偏差對我們的設(shè)計是否有影響。

設(shè)計實(shí)現(xiàn)


將_9_uart_drive 復(fù)制一份,命名為_10_uart_drive_signal_tap。然后打開此工程,將波特率修改為115200。


點(diǎn)擊tools -> signal tap logic analyzer。




在右側(cè)窗口signal configuration中,首先需要指定一個采樣時鐘信號。



邏輯分析儀在采樣時鐘的每個上升沿進(jìn)行數(shù)據(jù)采樣。邏輯分析儀不支持在采樣時鐘的下降沿進(jìn)行數(shù)據(jù)采樣。設(shè)計中的任何信號都可以用作采樣時鐘。但是,為了獲得最佳的數(shù)據(jù)采樣結(jié)果,請使用與被測信號同步的全局時鐘。


在本設(shè)計中,所有的信號都是由外部的clk信號進(jìn)行驅(qū)動的,所以此采樣時鐘,選擇為clk。點(diǎn)擊clock對話框后面的三個點(diǎn)。將filter選擇為pin:all,點(diǎn)擊list,在matching nodes中選擇clk,點(diǎn)擊“大于”,在nodes found中出現(xiàn)clk,然后點(diǎn)擊ok。




配置完采樣時鐘信號后,需要配置采樣深度。


針對被采樣的數(shù)據(jù)中的每個信號,采樣深度指定了采樣和存儲的樣本的數(shù)量。在器件存儲器資源有限的情況下,由于所選的深度太大,設(shè)計可能無法編譯。此時需要降低采樣深度以減少資源使用。


采樣深度乘以采樣的間隔就確定了采樣的時間寬度。現(xiàn)在我們要做的是采樣一個UART的協(xié)議幀,一個協(xié)議幀共有12個bit。按照115200的波特率,采樣的時間寬度應(yīng)該是104166ns,所以采樣深度應(yīng)該是5208,在此選擇采樣深度為8K。



當(dāng)確定好采樣深度后,可以指定邏輯分析儀在觸發(fā)事件之前和之后 采樣的數(shù)據(jù)量。


邏輯分析儀提供三種選擇。Pre表示12%的存儲深度用作觸發(fā)事件之前,88%的存儲深度用作觸發(fā)事件之后;Center表示50%的存儲深度用作觸發(fā)事件之前,50%的存儲深度用作觸發(fā)事件之后;Post表示88%的存儲深度用作觸發(fā)事件之前,12%的存儲深度用作觸發(fā)事件之后。


在此選擇Pre。



配置好這些信息后,開始添加需要觀測的信號。


在setup界面,在空白界面雙擊,添加想要觀測的信號。



需要觀測的信號有uart_txd、uart_rxd、cap_cnt。


uart_txd和uart_rxd為端口信號,選擇filter時,選擇PIN:all即可,cap_cnt為內(nèi)部信號,選擇filter時,選擇signal tap :pre-synthesis。



將uart_rxd的下降沿設(shè)置為觸發(fā)條件。


在uart_rxd的trigger conditions的位置,右擊,選擇falling edge。




點(diǎn)擊保存,保存到qprj,命名為stp1.stp。


使能邏輯分析儀。點(diǎn)擊Yes。



回到quartus界面,進(jìn)行綜合分析并形成配置文件。


在工程向?qū)У慕Y(jié)構(gòu)界面,可以看到在結(jié)構(gòu)中出現(xiàn)了兩個未知的組件。這兩個就是邏輯分析儀。



在報告中,可以看到使用的邏輯資源和存儲器資源增多。



回到signal tap界面,并且連接PC和開發(fā)板。


在hardware中,選擇USB – blaster。



點(diǎn)擊sof manager后面的三個小點(diǎn),選擇生成的sof文件,然后點(diǎn)擊下載。



點(diǎn)擊運(yùn)行分析。



此時邏輯分析儀就在等待被觸發(fā)。



觸發(fā)條件為uart_rxd的下降沿,打開串口助手,配置好后,發(fā)送一個數(shù)據(jù)11。



發(fā)送之后,邏輯分析儀中出現(xiàn)了波形。因?yàn)榘l(fā)送為11,發(fā)送數(shù)據(jù)從低位開始,故而第一個數(shù)據(jù)應(yīng)該為1。所以第一端低電平為起始位,可以通過采樣的數(shù)字標(biāo)號,確定它的時間寬度。


左鍵是放大,右鍵是縮小。


左側(cè)為0,因?yàn)槔孟陆笛刈鳛橛|發(fā)條件。放大左側(cè)數(shù)字為434。



所以起始位的時間寬度為434x20ns,即8680ns。按照波特率為115200計算,每一個bit的時間寬度應(yīng)該是8680.5556ns。這就證明PC發(fā)過來的bit的時間寬度和我們所預(yù)想的是一致的。


可以用此方法測量其他的bit的寬度,有的bit的寬度要比8680ns要少,有的bit的寬度要比8680ns要多,但是偏差不多。


由于真正的寬度和我們認(rèn)為的寬度有一定的區(qū)別。但是設(shè)計是按照每個bit的寬度都是20ns的整數(shù)倍,所以在采樣時,就會有偏差。通過cap_cnt可以看出來,并且隨著采樣的越長,誤差累計就會越大。


在數(shù)據(jù)的第一個bit時,cap_cnt等于7,馬上要變?yōu)?。按照cap_cnt的計數(shù)規(guī)律是波特率的16倍頻設(shè)計,所以后面所有的bit起始時,都應(yīng)該是16 *N + 7,并且馬上要變?yōu)?6 * N + 8。但是真實(shí)的時間寬度和預(yù)想的時間寬度有一定的偏差。



在最后的校驗(yàn)位的起始時,cap_cnt的數(shù)據(jù)按照16倍頻采樣來說,應(yīng)該是135,然后快變?yōu)?36才對。但是此時已經(jīng)等于136,并且馬上變137。


我們是按照cap_cnt去進(jìn)行采樣的(在cap_cnt變化的位置采樣)。


因?yàn)橛姓`差,所以規(guī)定UART的協(xié)議幀的長度不能夠過長。即中間的數(shù)據(jù)位的個數(shù)不能隨意增加。


上述分析步驟的數(shù)字只是筆者的測驗(yàn)結(jié)果,不同的PC和開發(fā)板測試時,可能會得到不同的結(jié)果。


邏輯分析儀總結(jié)

利用邏輯分析儀可以直接查看到開發(fā)板內(nèi)部運(yùn)行的波形。所以在很多時候,都是利用邏輯分析儀進(jìn)行板級測試作為最終結(jié)果。


如果不需要工程中的邏輯分析儀,可以打開assignments -> settings –> signal tap logic analyzer,將使能的對勾去掉,然后重新編譯就可以了。






聲明本文由電子發(fā)燒友社區(qū)發(fā)布,轉(zhuǎn)載請注明以上來源。如需社區(qū)合作及入群交流,請?zhí)砑游⑿臙EFans0806,或者發(fā)郵箱liuyong@huaqiu.com。


更多熱點(diǎn)文章閱讀

  • 基于Cortex-M3內(nèi)核的32位微控制器STM32項(xiàng)目實(shí)戰(zhàn)分享!

  • 基于32位RISC-V設(shè)計的互聯(lián)型微控制器,沁恒微CH32V307開發(fā)樣例

  • RK3568!四核64位ARMv8.2A架構(gòu),匯聚編譯源碼及實(shí)戰(zhàn)樣例

  • 尺寸僅有21mm*51mm,板邊采用郵票孔設(shè)計,合宙 Air105 核心板開發(fā)總結(jié)

  • 嵌入式Linux開發(fā)秘籍!工程師大佬親歷分享項(xiàng)目樣例


原文標(biāo)題:【教程分享】FPGA零基礎(chǔ)學(xué)習(xí):Signal tap 邏輯分析儀使用教程

文章出處:【微信公眾號:電子發(fā)燒友論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

原文標(biāo)題:【教程分享】FPGA零基礎(chǔ)學(xué)習(xí):Signal tap 邏輯分析儀使用教程

文章出處:【微信號:gh_9b9470648b3c,微信公眾號:電子發(fā)燒友論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何選擇合適的功率分析儀

    在電力電子、能源管理、電機(jī)控制及眾多工業(yè)領(lǐng)域中,功率分析儀作為測量、記錄和分析電功率及其相關(guān)參數(shù)的關(guān)鍵工具,其重要性不言而喻。選擇合適的功率分析儀不僅能夠提高測試精度,還能優(yōu)化系統(tǒng)設(shè)計,降低成本
    的頭像 發(fā)表于 04-27 15:27 ?152次閱讀
    如何選擇合適的功率<b class='flag-5'>分析儀</b>

    頻譜分析儀與信號分析儀的區(qū)別

    在現(xiàn)代電子測量領(lǐng)域,頻譜分析儀與信號分析儀是兩種廣泛應(yīng)用且功能強(qiáng)大的儀器,它們在無線通信、雷達(dá)系統(tǒng)、電子對抗及科研開發(fā)中發(fā)揮著不可替代的作用。盡管兩者均用于信號的采集與分析,功能上亦有交集,但其設(shè)計定位、
    的頭像 發(fā)表于 03-17 15:29 ?265次閱讀
    頻譜<b class='flag-5'>分析儀</b>與信號<b class='flag-5'>分析儀</b>的區(qū)別

    網(wǎng)絡(luò)分析儀的設(shè)置與基本原理

    一、網(wǎng)絡(luò)分析儀簡介 網(wǎng)絡(luò)分析儀(Network Analyzer)是射頻與微波領(lǐng)域中用于表征電子元器件和電路網(wǎng)絡(luò)特性的關(guān)鍵測試儀器。其名稱中的“網(wǎng)絡(luò)”并非指計算機(jī)網(wǎng)絡(luò),而是源于電路理論中對任意
    的頭像 發(fā)表于 03-03 17:44 ?1281次閱讀
    網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>的設(shè)置與基本原理

    頻譜分析儀的工作原理與應(yīng)用

    頻譜分析儀是一種關(guān)鍵的電子測量設(shè)備,廣泛應(yīng)用于射頻(RF)與微波信號的分析與檢測。它通過將信號從時域轉(zhuǎn)換到頻域,幫助工程師和技術(shù)人員深入了解信號的特性,確保信號質(zhì)量并優(yōu)化系統(tǒng)性能。 ? 一、頻譜分析儀
    的頭像 發(fā)表于 03-02 17:05 ?864次閱讀
    頻譜<b class='flag-5'>分析儀</b>的工作原理與應(yīng)用

    學(xué)會用Signal Tap邏輯分析儀查看信號波形

    Signal Tap Logic Analyzer是Quartus Prime設(shè)計軟件中自帶的系統(tǒng)級調(diào)試工具,它可以在FPGA設(shè)計中采集和顯示實(shí)時的信號行為;當(dāng)配置完FPGA后,無需額
    的頭像 發(fā)表于 02-26 13:48 ?2410次閱讀
    學(xué)會用<b class='flag-5'>Signal</b> <b class='flag-5'>Tap</b><b class='flag-5'>邏輯</b><b class='flag-5'>分析儀</b>查看信號波形

    矢量網(wǎng)絡(luò)分析儀與標(biāo)量網(wǎng)絡(luò)分析儀的區(qū)別

    在網(wǎng)絡(luò)分析領(lǐng)域,矢量網(wǎng)絡(luò)分析儀(VNA)與標(biāo)量網(wǎng)絡(luò)分析儀(SNA)是兩種核心測量工具,盡管名稱相近,其測量能力與應(yīng)用場景卻存在顯著差異,核心區(qū)別可歸結(jié)為“測大小”與“測全貌”的本質(zhì)不同。 ? 一
    的頭像 發(fā)表于 01-22 15:58 ?1028次閱讀
    矢量網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>與標(biāo)量網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>的區(qū)別

    網(wǎng)絡(luò)分析儀為什么需要校準(zhǔn)?

    正確的校準(zhǔn)是使用網(wǎng)絡(luò)分析儀 VNA 的一個難點(diǎn)。網(wǎng)絡(luò)分析儀VNA測量出來的S參數(shù)是否有錯誤并不能通過VNA直接能檢查出來,只有導(dǎo)入仿真軟件仿真出結(jié)果發(fā)現(xiàn)有問題時可能會懷疑是S參數(shù)測量有問題,再返回
    的頭像 發(fā)表于 01-16 16:34 ?455次閱讀
    網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>為什么需要校準(zhǔn)?

    矢量網(wǎng)絡(luò)分析儀與標(biāo)量網(wǎng)絡(luò)分析儀技術(shù)差異與應(yīng)用場景解析

    在射頻與微波測試領(lǐng)域,網(wǎng)絡(luò)分析儀是評估電路與器件性能的核心工具。矢量網(wǎng)絡(luò)分析儀(Vector Network Analyzer, VNA)與標(biāo)量網(wǎng)絡(luò)分析儀(Scalar Network
    的頭像 發(fā)表于 12-11 17:16 ?1728次閱讀
    矢量網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>與標(biāo)量網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>技術(shù)差異與應(yīng)用場景解析

    矢量網(wǎng)絡(luò)分析儀與掃頻的區(qū)別

    的測試基石。本文從工作原理、性能指標(biāo)、應(yīng)用場景三個維度,深入剖析這兩類儀器的本質(zhì)差異。 ? 一、工作原理:時域與頻域的測量哲學(xué) 矢量網(wǎng)絡(luò)分析儀(VNA)采用時域分析邏輯,通過向待測設(shè)備(DUT)注入掃頻信號,同步測量反射與傳
    的頭像 發(fā)表于 12-01 16:12 ?573次閱讀
    矢量網(wǎng)絡(luò)<b class='flag-5'>分析儀</b>與掃頻<b class='flag-5'>儀</b>的區(qū)別

    同步熱分析儀的聯(lián)用技術(shù)的應(yīng)用

    同步熱分析儀是一款可同時測量樣品的tg和dsc信號的熱分析儀器,被廣泛應(yīng)用在材料科學(xué)、高分子工程師、醫(yī)藥生物、能源等領(lǐng)域。隨著同步熱分析儀性能技術(shù)的不斷提升,同步熱分析儀可與其他儀器聯(lián)
    的頭像 發(fā)表于 08-28 16:04 ?1127次閱讀
    同步熱<b class='flag-5'>分析儀</b>的聯(lián)用技術(shù)的應(yīng)用

    如何測試協(xié)議分析儀的實(shí)時響應(yīng)效率?

    ; 1024)。 生成符合條件的數(shù)據(jù)流,記錄觸發(fā)響應(yīng)時間(從數(shù)據(jù)滿足條件到分析儀執(zhí)行捕獲動作的時間)。 對比簡單觸發(fā)(如TCP端口 == 443)的響應(yīng)時間,評估邏輯運(yùn)算對實(shí)時性的影響。 工具:協(xié)議
    發(fā)表于 07-24 14:19

    熱重分析儀品牌有哪些?具備哪些優(yōu)勢

    熱重分析儀是一種通過程序控溫下測量樣品質(zhì)量變化的檢測儀器,其用于測量材料熱穩(wěn)定性、反應(yīng)動力學(xué)、組分分析等特性。熱重分析儀的應(yīng)用領(lǐng)域較多,其中包括:食品工業(yè)、材料科學(xué)、化工、醫(yī)藥生物、電子電器、能源等
    的頭像 發(fā)表于 07-23 13:39 ?856次閱讀
    熱重<b class='flag-5'>分析儀</b>品牌有哪些?具備哪些優(yōu)勢

    熱重分析儀在塑料領(lǐng)域的應(yīng)用

    熱重分析儀作為材料研究中的關(guān)鍵設(shè)備,在塑料領(lǐng)域發(fā)揮著至關(guān)重要的作用。其工作原理基于熱重法,通過精準(zhǔn)測量物質(zhì)在程序控制溫度下的質(zhì)量變化,從而揭示材料的熱穩(wěn)定性和組分特性。在塑料行業(yè)中,熱重分析儀
    的頭像 發(fā)表于 07-17 10:40 ?678次閱讀
    熱重<b class='flag-5'>分析儀</b>在塑料領(lǐng)域的應(yīng)用

    AI數(shù)據(jù)分析儀設(shè)計原理圖:RapidIO信號接入 平板AI數(shù)據(jù)分析儀

    AI數(shù)據(jù)分析儀, 平板數(shù)據(jù)分析儀, 數(shù)據(jù)分析儀, AI邊緣計算, 高帶寬數(shù)據(jù)輸入
    的頭像 發(fā)表于 07-17 09:20 ?903次閱讀
    AI數(shù)據(jù)<b class='flag-5'>分析儀</b>設(shè)計原理圖:RapidIO信號接入 平板AI數(shù)據(jù)<b class='flag-5'>分析儀</b>

    是德N9917A FieldFox手持分析儀 N9917B便攜式分析儀

    是德N9917A FieldFox手持分析儀 N9917B便攜式分析儀 N9917A是一款使用電池供電的便攜式分析儀;基本功能是電纜和天線分析;配置還包括頻譜和網(wǎng)絡(luò)
    的頭像 發(fā)表于 05-07 16:58 ?1599次閱讀
    三台县| 黔江区| 弥勒县| 邛崃市| 肥乡县| 杭锦后旗| 漯河市| 泸州市| 余干县| 鞍山市| 沁水县| 武功县| 巫山县| 绥棱县| 留坝县| 闵行区| 淮滨县| 涟源市| SHOW| 嘉义市| 互助| 佛学| 镇坪县| 邯郸市| 应用必备| 蓝田县| 广水市| 滕州市| 合水县| 年辖:市辖区| 松江区| 东山县| 双牌县| 泰州市| 淅川县| 鄂托克旗| 卢龙县| 习水县| 庆元县| 大理市| 华安县|