日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用FPGA進(jìn)行基本運(yùn)算及特殊函數(shù)定點(diǎn)運(yùn)算

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-07-19 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToD9qAYZlLAAADFPiCFw8514.pngwKgaomToD9qAdcLCAAAAuFYhST8844.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

wKgaomToD9qAeOjPAAAC9hV8I20530.png

一、前言

FPGA以擅長(zhǎng)高速并行數(shù)據(jù)處理而聞名,從有線/無(wú)線通信到圖像處理中各種DSP算法,再到現(xiàn)今火爆的AI應(yīng)用,都離不開卷積、濾波、變換等基本的數(shù)學(xué)運(yùn)算。但由于FPGA的硬件結(jié)構(gòu)和開發(fā)特性使得其對(duì)很多算法不友好,之前本人零散地總結(jié)和轉(zhuǎn)載了些基本的數(shù)學(xué)運(yùn)算在FPGA中的實(shí)現(xiàn)方式,今天做一個(gè)系統(tǒng)的總結(jié)歸納。

二、FPGA中的加減乘除

1.硬件資源

Xilinx 7系列的FPGA中有DSP Slice ,叫做“DSP48E1”這一專用硬件資源,這是一個(gè)功能強(qiáng)大的計(jì)算單元,單就用于基本運(yùn)算的部分有加減單元和乘法器。詳見參考文獻(xiàn)1.

wKgaomToD9qAQtK4AAAsQOBKNvM985.png

因此可以直接用HDL語(yǔ)言中的加、減、乘符號(hào)實(shí)現(xiàn)變量與常量間運(yùn)算操作以及變量與變量間操作。而四則運(yùn)算中的除法沒(méi)有基本的邏輯計(jì)算單元可以對(duì)應(yīng),因此計(jì)算除法需要調(diào)用除法器IP核。

2.確認(rèn)數(shù)據(jù)的表示范圍

有符號(hào)數(shù):(補(bǔ)碼)-2^(N-1) ~ 2^(N-1)-1 如N = 8,則表示范圍是:-128 ~ 127.

無(wú)符號(hào)數(shù):0~2^N-1 如N = 8,則表示范圍是:0~255.

定點(diǎn)數(shù):2Q13 范圍是:-4~4-2^(-13) 精度是:2^(-13)

3.結(jié)果有效位寬

首先討論結(jié)果位寬問(wèn)題。在FPGA中往往采用定點(diǎn)運(yùn)算替代浮點(diǎn)運(yùn)算來(lái)降低硬件資源占用率和計(jì)算延遲,其中的精髓就是精度與資源的權(quán)衡。若按照保留計(jì)算結(jié)果的全部精度,N bit數(shù)與Mbit數(shù)相加結(jié)果需要N+1bit(N>M)。N bit數(shù)與M bit數(shù)相乘之積需要N+M bit。而減法可以轉(zhuǎn)化為加法,除法則轉(zhuǎn)換為乘法和加減法的組合。如果操作數(shù)是定點(diǎn)小數(shù),則在滿足以上準(zhǔn)則的前提下,A與B相加(A小數(shù)點(diǎn)位數(shù)>B小數(shù)點(diǎn)位數(shù)),結(jié)果小數(shù)點(diǎn)位數(shù)與A相同;A與B相乘(小數(shù)點(diǎn)位數(shù)分別為p和q),結(jié)果小數(shù)點(diǎn)位數(shù)是p+q。

4.定點(diǎn)運(yùn)算步驟

然而(話鋒一轉(zhuǎn)),在大多數(shù)場(chǎng)合下,不需要以上這么多位來(lái)保留計(jì)算結(jié)果,因?yàn)槲覀冊(cè)谶M(jìn)行數(shù)學(xué)運(yùn)算時(shí),已經(jīng)知道輸入數(shù)據(jù)的大致范圍,一個(gè)數(shù)除以1000和除以1結(jié)果數(shù)據(jù)所需最小位寬能一樣么?加減運(yùn)算的操作步驟是先對(duì)齊小數(shù)點(diǎn)位數(shù),后加減。而乘法是先計(jì)算后取小數(shù)點(diǎn)。這實(shí)際上與十進(jìn)制運(yùn)算一致,我們看看具體的計(jì)算步驟:

整數(shù)之間加減以及乘法的統(tǒng)一步驟:預(yù)估結(jié)果位寬N --> 按照結(jié)果位寬擴(kuò)展操作數(shù)符號(hào)位以防止溢出 --> 運(yùn)算取低N位。

定點(diǎn)小數(shù)加減運(yùn)算步驟:預(yù)估結(jié)果位寬N --> 得到結(jié)果小數(shù)點(diǎn)后位數(shù) --> 對(duì)齊操作數(shù)整數(shù)位和小數(shù)位,確定擴(kuò)展位寬M(M≥N) --> 加減運(yùn)算取低M位。

定點(diǎn)小數(shù)乘法運(yùn)算步驟:預(yù)估結(jié)果位寬N --> 得到結(jié)果小數(shù)點(diǎn)后位數(shù) --> 擴(kuò)展操作數(shù)位寬 --> 相乘取低N位

5. 變量與常量運(yùn)算化簡(jiǎn)

以上討論的均是兩變量之間的運(yùn)算規(guī)則,當(dāng)然結(jié)果位寬及格式準(zhǔn)則是適用的。變量與常量的運(yùn)算的優(yōu)勢(shì)在于,可以將乘除法轉(zhuǎn)換成加減以及移位運(yùn)算實(shí)現(xiàn),從而降低計(jì)算復(fù)雜度和延遲。當(dāng)常數(shù)項(xiàng)C為2的整數(shù)次冪(C = 2^p),則乘C等于變量左移p位,除以C等于變量右移p位。幾個(gè)在書中看到的幾個(gè)簡(jiǎn)單示例:A*16 = A <<4  A*20 = A<<4 + A<<2.  A除以2 = A >>1A除以3 = A*(0.25+0.0625+0.0156) = A>>2+A>>4+A>>6A除以5 = A*(0.125+0.0625+0.0156) = A>>3 + A>>4 + A>>6.其中乘法完全等價(jià)對(duì)應(yīng)的移位相加操作,而除法的移位代替會(huì)損失精度。

三、如何計(jì)算特殊函數(shù)

FPGA內(nèi)部的DSP Slice可以直接進(jìn)行最基本的加法和乘法運(yùn)算,但是對(duì)于其他比如對(duì)數(shù)、指數(shù)、三角函數(shù)、開根號(hào)等特殊函數(shù)就無(wú)能為力了。這時(shí)需要借助算法對(duì)這些特殊函數(shù)進(jìn)行變換和簡(jiǎn)化。FPGA實(shí)現(xiàn)復(fù)雜函數(shù)的常用手段一個(gè)是級(jí)數(shù)展開,再一個(gè)就是CORDIC算法。關(guān)于CORDIC的理論知識(shí)和具體內(nèi)容詳見參考文獻(xiàn)2,這里主要闡述CORDIC的IP核調(diào)用以及應(yīng)用示例。CORDIC算法就是通過(guò)一定的手段,將很多復(fù)雜的特殊函數(shù)變?yōu)橄嗉右莆贿\(yùn)算,這一點(diǎn)對(duì)于硬件芯片實(shí)現(xiàn)來(lái)說(shuō)非常友好。CORDIC分為旋轉(zhuǎn)模式和矢量模式,配合圓周坐標(biāo)、線性坐標(biāo)和雙曲線坐標(biāo)會(huì)有六種組合,具體見下表:

wKgaomToD9qAQAwJAALgSKHryco670.png

從表中發(fā)現(xiàn),基本的乘

wKgaomToD9qAJl5xAAFcD_RjxdU100.png

除法、三角函數(shù)、反三角函數(shù)、雙曲函數(shù)、反雙曲函數(shù)、開根號(hào)都能夠直接求得,那其他函數(shù)怎么辦?

常見的函數(shù)計(jì)算需求基本都能滿足,雖上述變換式對(duì)自變量定義域有限制,但同樣可以分析輸入數(shù)據(jù)的取值范圍并利用簡(jiǎn)單的數(shù)學(xué)變換得到想要的結(jié)果。Xilinx同時(shí)提供了浮點(diǎn)IP核以及CORDIC IP核,前者調(diào)用簡(jiǎn)單但占用資源大,延遲高,因此利用CORDIC算法計(jì)算函數(shù)是個(gè)較好的選擇。

四、CORDIC計(jì)算e^x Demo

1. 算法仿真分析

要計(jì)算e^x數(shù)值需要讓CORDIC工作在雙曲坐標(biāo)的旋轉(zhuǎn)模式下,通過(guò)e^x = sinhx+coshx關(guān)系式間接求得。首先看下sinh和cosh函數(shù)的曲線,有個(gè)直觀認(rèn)識(shí)。

wKgaomToD9uAMmZLAAFF-6ZmYDg769.png

我們用MATLAB毫不費(fèi)力地驗(yàn)證一下公式正確性:

wKgaomToD9uAR5UmAADEaSP8HHM443.png

在設(shè)計(jì)后也同樣要借助MATLAB進(jìn)行仿真驗(yàn)證。

2. CORDIC IP核

現(xiàn)在通過(guò)查看user guide得知CORDIC IP核的接口及主要特性。

wKgaomToD9uAftduAAEMutKZ7eI359.png

接口包括輸入笛卡爾數(shù)據(jù)輸入通道、相位輸入通道、全局信號(hào)以及數(shù)據(jù)輸出通道。該IP核有兩種結(jié)構(gòu):串行和并行,可根據(jù)數(shù)據(jù)吞吐量需求選擇,并行結(jié)構(gòu)可以每個(gè)時(shí)鐘輸出一個(gè)計(jì)算結(jié)果。如果計(jì)算sinh和cosh,要向phase通道輸入相位信息,X_OUT是cosh(phase),Y_OUT是sinh(phase).輸入phase必須滿足數(shù)據(jù)范圍,否則出現(xiàn)不可預(yù)計(jì)結(jié)果。輸出幀結(jié)構(gòu)及數(shù)據(jù)范圍如下:

wKgaomToD9uAD8hwAACNA7RHLJU174.png

其中輸入數(shù)據(jù)格式為2QN,輸出則是1QN。由于均是有符號(hào)數(shù),也就是輸入整數(shù)部分3bit,輸出整數(shù)部分2bit。接下來(lái)對(duì)IP核進(jìn)行配置,重點(diǎn)是第一頁(yè),此處將其配置為計(jì)算sinh和cosh模式,采用并行優(yōu)化的流水線結(jié)構(gòu)。相位以角度為單位,輸入輸出位寬設(shè)置成16bit。

wKgaomToD9uAY256AADbDvWlbBs309.png

3.HDL代碼設(shè)計(jì)及仿真驗(yàn)證

設(shè)計(jì)代碼:
`timescale 1ns / 1ps

module cordic_ex#(parameter DIN_W = 16,
DOUT_W = 16)
(
input clk,
input [DIN_W-1:0] din,//2Q13
input din_vld,

output reg [DOUT_W+1-1:0] dout = 0,//2Q14
output reg dout_vld = 0
);

wire [DOUT_W*2-1 : 0] m_axis_dout_tdata;
wire m_axis_dout_tvalid;
wire signed [DOUT_W-1:0] sinh,cosh;

// ex = sinhx + coshx <1Q14+1Q14 = 2Q14>
always @(posedge clk)begin
dout <= sinh + cosh;
end

assign sinh = m_axis_dout_tdata[DOUT_W*2-1 -:DOUT_W];
assign cosh = m_axis_dout_tdata[DOUT_W-1 -:DOUT_W];

always @(posedge clk)begin
if(m_axis_dout_tvalid)begin
dout_vld <= 1'b1;
end
else
dout_vld <= 0;
end

cordic_0 cordic_cosh_sinh (
.aclk(clk), // input wire aclk
.s_axis_phase_tvalid(din_vld), // input wire s_axis_phase_tvalid
.s_axis_phase_tdata(din), // input wire [15 : 0] s_axis_phase_tdata
.m_axis_dout_tvalid(m_axis_dout_tvalid), // output wire m_axis_dout_tvalid
.m_axis_dout_tdata(m_axis_dout_tdata) // output wire [31 : 0] m_axis_dout_tdata
);

endmodule

cordic_ex

用MATLAB產(chǎn)生兩組數(shù)據(jù),并將角度值定點(diǎn)化后作為設(shè)計(jì)模塊數(shù)據(jù)激勵(lì):

wKgaomToD9uAGEjaAAI96Vno27o189.png

testbench:
`timescale 1ns / 1ps

module cordic_ex_tb();

parameter CYC = 20;

reg clk;
reg [16-1:0] din;
reg din_vld;

wire signed [17-1:0] dout;
wire dout_vld;

cordic_ex#(.DIN_W(16),
.DOUT_W(16))
uut(
.clk (clk) ,
.din (din) ,//2Q13
.din_vld (din_vld) ,
.dout (dout) ,//2Q14
.dout_vld (dout_vld)
);

initial begin
clk = 1;
forever #(CYC/2) clk = ~clk;
end

initial begin
#1;
din = 0;
din_vld = 0;
#(CYC*10);

din_vld = 1;
din = 16'b0001010000011011;//pi * 1/5
#(CYC*1);
din = 16'b1110011011011110;//-pi * 1/4
#5;
$stop;
end

endmodule

cordic_ex_tb

仿真結(jié)果:

wKgaomToD9uASCbRAAChLlKdHqQ793.png

仿真波形表明,計(jì)算結(jié)果與MATLAB浮點(diǎn)運(yùn)算相近,滿足一般計(jì)算需求。若想提高精度,可以增加CORDIC輸出數(shù)據(jù)位寬。

wKgaomToD9uAW6dsAAAJM7aZU1A388.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來(lái)襲!你的選擇開啟你的高薪之路!7月12號(hào)北京中心開課、歡迎咨詢! 如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī) 基于FPGA的電子按鍵密碼鎖設(shè)計(jì)

wKgaomToD9yAQ4akAABUdafP6GM141.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgaomToD9yABZesAAACXWrmhKE308.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:利用FPGA進(jìn)行基本運(yùn)算及特殊函數(shù)定點(diǎn)運(yùn)算

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22518

    瀏覽量

    639729

原文標(biāo)題:利用FPGA進(jìn)行基本運(yùn)算及特殊函數(shù)定點(diǎn)運(yùn)算

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【乾芯QXS320F開發(fā)板試用】乾芯QXS320F開發(fā)板IQMath數(shù)學(xué)庫(kù)功能試用報(bào)告

    摘要 本報(bào)告重點(diǎn)評(píng)估乾芯QXS320F開發(fā)板所提供的IQMath定點(diǎn)數(shù)學(xué)庫(kù)的性能與易用性。通過(guò)具體的數(shù)學(xué)運(yùn)算示例,驗(yàn)證了該庫(kù)在定點(diǎn)數(shù)表示、三角函數(shù)計(jì)算等方面的準(zhǔn)確性和高效性,展現(xiàn)了其在
    發(fā)表于 01-08 09:02

    定點(diǎn)數(shù)運(yùn)算案例的程序

    定點(diǎn)數(shù)運(yùn)算(Fixed-Poin Arithmetic)在某些嵌入式系統(tǒng)中,浮點(diǎn)運(yùn)算會(huì)較慢或不被支持。因此,使用固定點(diǎn)數(shù)運(yùn)算可以提供一種有
    發(fā)表于 12-12 06:35

    詳解FPGA定點(diǎn)數(shù)計(jì)算方法

    FPGA定點(diǎn)數(shù)計(jì)算在高效資源利用、運(yùn)算速度優(yōu)勢(shì)、硬件可預(yù)測(cè)性和成本效益等方面發(fā)揮著重要作用。它能節(jié)省邏輯和存儲(chǔ)資源,實(shí)現(xiàn)更快速的運(yùn)算和更高的
    的頭像 發(fā)表于 12-02 10:09 ?718次閱讀
    詳解<b class='flag-5'>FPGA</b><b class='flag-5'>定點(diǎn)</b>數(shù)計(jì)算方法

    C語(yǔ)言宏拼接運(yùn)算符典型使用

    在C語(yǔ)言中,##運(yùn)算符(稱為[size=16.002px]標(biāo)記拼接運(yùn)算符)用于宏定義中將兩個(gè)標(biāo)記(token)拼接成一個(gè)新的標(biāo)記。它在預(yù)處理階段處理,常用于動(dòng)態(tài)生成變量名、函數(shù)名或類型名,以提高代碼
    發(fā)表于 11-20 08:27

    定點(diǎn)數(shù)表示實(shí)數(shù)的方法以及定點(diǎn)數(shù)在硬件上的運(yùn)算驗(yàn)證

    定點(diǎn)數(shù)要長(zhǎng)許多。 相比之下,在數(shù)值范圍較小(相對(duì)于浮點(diǎn)數(shù))、精度要求不那么高的運(yùn)算中,可以利用定點(diǎn)數(shù)加速運(yùn)算。 Q4精度小數(shù)
    發(fā)表于 10-28 08:13

    卷積運(yùn)算分析

    卷積運(yùn)算的基礎(chǔ)運(yùn)算是乘加運(yùn)算(MAC,Multiplication and Accumulation),本文設(shè)計(jì)了基本運(yùn)算單元PE模塊來(lái)實(shí)現(xiàn)MAC運(yùn)
    發(fā)表于 10-28 07:31

    蜂鳥內(nèi)核模塊浮點(diǎn)指令運(yùn)算數(shù)據(jù)的獲取

    函數(shù)內(nèi)部,發(fā)現(xiàn)例化后通過(guò)rf_r進(jìn)行輸出。 在exu_regfile中,將不同索引的浮點(diǎn)寄存器值賦給read_src1_dat 然后在e203_exu文件中又將其與rf_rs1相接,將
    發(fā)表于 10-24 13:39

    浮點(diǎn)數(shù)是如何實(shí)現(xiàn)開平方運(yùn)算

    摘要: 本文主要描述浮點(diǎn)數(shù)是如何實(shí)現(xiàn)開平方運(yùn)算的。 簡(jiǎn)介 事實(shí)上,浮點(diǎn)數(shù)的開平方運(yùn)算結(jié)構(gòu)與定點(diǎn)數(shù)甚至整數(shù)的開平方運(yùn)算結(jié)構(gòu)是十分相似的,我們可以在對(duì)
    發(fā)表于 10-24 08:42

    Verilog實(shí)現(xiàn)使用Booth編碼和Wallace樹的定點(diǎn)補(bǔ)碼乘法器原理

    周期乘法器。乘法器,對(duì)于無(wú)符號(hào)乘法進(jìn)行一位符號(hào)擴(kuò)展后統(tǒng)一當(dāng)作有符號(hào)數(shù)進(jìn)行運(yùn)算,因此需要17個(gè)迭代周期。為了改良乘法器性能,我們可以使用Booth編碼和Wallace樹的定點(diǎn)補(bǔ)碼乘法器,該乘法器生成
    發(fā)表于 10-23 08:01

    浮點(diǎn)運(yùn)算單元的設(shè)計(jì)和優(yōu)化

    普通的加減交替法,同樣對(duì)于無(wú)符號(hào)乘法進(jìn)行一位符號(hào)擴(kuò)展后統(tǒng)一當(dāng)作有符號(hào)數(shù)進(jìn)行運(yùn)算,最終得到完全準(zhǔn)確的除法結(jié)果,總共最多需要36個(gè)時(shí)鐘周期。 4.浮點(diǎn)指令擴(kuò)展:計(jì)劃先完成單精度浮點(diǎn)指令集(F)的拓展,可以
    發(fā)表于 10-22 07:04

    使用Simulink自動(dòng)生成浮點(diǎn)運(yùn)算HDL代碼(Part 1)

    引言 想要實(shí)現(xiàn)浮點(diǎn)運(yùn)算功能,如果自己寫Verilog代碼,需要花費(fèi)較多的時(shí)間和精力。好在Simulink HDL Coder工具箱提供了自動(dòng)代碼生成技術(shù)。下圖展示了HDL Coder如何生成浮點(diǎn)運(yùn)算
    發(fā)表于 10-22 06:48

    優(yōu)化boot4的乘法運(yùn)算周期

    優(yōu)化電路設(shè)計(jì):在電路設(shè)計(jì)中,優(yōu)化關(guān)鍵路徑和信號(hào)傳輸路線,使用更高速的邏輯單元和存儲(chǔ)器元件來(lái)降低延遲,從而縮短乘法器的運(yùn)算周期。 利用流水線技術(shù):使用流水線技術(shù)將乘法操作分成多個(gè)階段,使每個(gè)階段的操作
    發(fā)表于 10-21 13:17

    定點(diǎn)小數(shù)運(yùn)算

    許多 MCU 芯片只支持整數(shù)運(yùn)算,如果要在這些芯片上進(jìn)行小數(shù)運(yùn)算,定點(diǎn)運(yùn)算應(yīng)該是最佳選擇了;此外即使芯片支持浮點(diǎn)數(shù),
    發(fā)表于 07-25 14:02

    功率分析儀運(yùn)算原理 什么是同步源?有功功率運(yùn)算

    橫河功率分析儀的通用運(yùn)算原理則是首先檢測(cè)出指定信號(hào)的周期,并將檢測(cè)周期的整數(shù)倍時(shí)間設(shè)為測(cè)量區(qū)間,隨后對(duì)這段時(shí)間內(nèi)采集到的數(shù)據(jù)進(jìn)行平均運(yùn)算,這一測(cè)量方式也被稱為“同步源周期平均法”,其中用于定義測(cè)量周期的輸入信號(hào)被稱為同步源。
    的頭像 發(fā)表于 06-30 15:30 ?1756次閱讀
    功率分析儀<b class='flag-5'>運(yùn)算</b>原理 什么是同步源?有功功率<b class='flag-5'>運(yùn)算</b>

    FPGA定點(diǎn)和浮點(diǎn)數(shù)學(xué)運(yùn)算實(shí)例對(duì)比

    在創(chuàng)建 RTL 示例時(shí),經(jīng)常使用 VHDL 2008 附帶的 VHDL 包。它提供了出色的功能,可以高效地處理定點(diǎn)數(shù),當(dāng)然,它們也是可綜合的。該包的一些優(yōu)點(diǎn)包括:
    的頭像 發(fā)表于 06-23 09:53 ?1183次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>定點(diǎn)</b>和浮點(diǎn)數(shù)學(xué)<b class='flag-5'>運(yùn)算</b>實(shí)例對(duì)比
    威宁| 九台市| 庆安县| 辽源市| 莎车县| 扬州市| 子长县| 舟山市| 门源| 麻江县| 长岭县| 长海县| 鹤峰县| 满城县| 容城县| 钟祥市| 谢通门县| 武胜县| 探索| 右玉县| 沂水县| 治县。| 饶阳县| 彭州市| 五莲县| 越西县| 调兵山市| 大石桥市| 连南| 昔阳县| 蒙阴县| 都匀市| 抚顺市| 舞阳县| 尉氏县| 乐清市| 乌兰浩特市| 华宁县| 盖州市| 同德县| 荆州市|