日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

思爾芯OmniArk推動芯片設(shè)計領(lǐng)域的發(fā)展

思爾芯S2C ? 來源:思爾芯S2C ? 2023-09-21 10:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近年來,5G、自動駕駛、超大規(guī)模計算,以及工業(yè)物聯(lián)網(wǎng)等領(lǐng)域呈現(xiàn)出強(qiáng)勁的發(fā)展勢頭。推動這些高速發(fā)展的產(chǎn)業(yè)是AI人工智能)和ML(機(jī)器學(xué)習(xí))的大規(guī)模應(yīng)用。這種全新的技術(shù)布局不僅加速了更復(fù)雜的計算需求、更強(qiáng)的功能性和更快的數(shù)據(jù)傳輸速度,同時也為芯片研發(fā)人員帶來了前所未有的挑戰(zhàn):即下一代芯片必須更快且更智能。

在當(dāng)前的背景下,由于算力和存儲需求正面臨爆發(fā)式增長,這直接導(dǎo)致推動先進(jìn)SoC(系統(tǒng)級芯片)設(shè)計和驗證的壓力也呈指數(shù)級增加。特別是在集成電路規(guī)模越來越龐大的現(xiàn)實情況下,從設(shè)計到流片(Tape-out)的全流程中,驗證變得尤為重要。這是因為有效的驗證不僅確保了電路在設(shè)計層面的完善,還保證了其在實際應(yīng)用中的穩(wěn)定運(yùn)行,從而降低了修正和調(diào)整的成本和時間。

為了應(yīng)對這一挑戰(zhàn)并縮短驗證周期,硬件仿真成為了超大規(guī)模集成電路驗證的首選工具。它能在最短的時間內(nèi)完成對電路功能的全面驗證,這樣就大大減少了整個設(shè)計到生產(chǎn)的周期。同時,AI/ML算力的飛速增長不僅促進(jìn)了EDA(電子設(shè)計自動化)工具的快速演進(jìn),還與EDA工具結(jié)合,催生了一種“雙向加速”的良性循環(huán)。

去年年底,思爾芯推出了首款國產(chǎn)企業(yè)級硬件仿真系統(tǒng)——芯神鼎OmniArk。值得一提的是,芯神鼎已將AI應(yīng)用于編譯流程中,這無疑推動了芯片設(shè)計領(lǐng)域的發(fā)展。

芯神鼎硬件仿真系統(tǒng)采用了由AI驅(qū)動的智能編譯引擎,該引擎能夠在編譯流程中極大地減少編譯時間和內(nèi)存占用,實現(xiàn)增量編譯,并能智能匹配P&R(布局與布線)策略,從而顯著提高布線的成功率。本文將從多個獨(dú)立模塊的角度,深入探討芯神鼎硬件仿真系統(tǒng)的智能編譯流程。

并行綜合:打破傳統(tǒng)編譯瓶頸

傳統(tǒng)綜合方法充滿了局限性。在集成電路設(shè)計領(lǐng)域,傳統(tǒng)綜合方法主要有兩種:Top-down綜合和Bottom-up綜合。

1.Top-down綜合

該方法對整個設(shè)計進(jìn)行處理,以實現(xiàn)徹底的優(yōu)化。盡管優(yōu)化程度高,但這一方案的綜合時間通常非常長,不適用于迅速變化的項目周期。

2.Bottom-up綜合

此方法首先對底層模型進(jìn)行獨(dú)立綜合,然后逐步并入上層模塊進(jìn)行綜合。雖然這適用于一些包含獨(dú)立IP的復(fù)雜設(shè)計,但其在超大規(guī)模集成電路(VLSI)應(yīng)用中表現(xiàn)出速度和靈活性的明顯不足。

對于超大規(guī)模集成電路,這兩種傳統(tǒng)綜合方法通常成為編譯過程的瓶頸。除了時間效率低下,其對計算資源,特別是內(nèi)存的占用也相當(dāng)巨大。

芯神鼎硬件仿真系統(tǒng)對并行綜合進(jìn)行了創(chuàng)新,采用Module-by-Module的綜合方式,徹底改變了這一現(xiàn)狀。首先,芯神鼎針對整個設(shè)計進(jìn)行必要的全局處理和優(yōu)化,例如XMR(Cross-Module Reference)處理。接著,以Module為最小粒度,啟動多核并行綜合過程。

這一步是本系統(tǒng)最大的創(chuàng)新之一,它允許系統(tǒng)充分利用服務(wù)器/集群的并行計算性能。在所有模塊綜合完成之后,系統(tǒng)進(jìn)一步進(jìn)行跨模塊邊界(Cross Module Boundary)邏輯優(yōu)化。此外,芯神鼎能根據(jù)服務(wù)器配置和實際負(fù)載動態(tài)調(diào)節(jié)并行任務(wù)數(shù)量,以實現(xiàn)負(fù)載均衡。

這種并行綜合方法大大加速了超大規(guī)模集成電路設(shè)計的整體綜合效率。實際應(yīng)用中,對于多核NVDLA(NVIDIA Deep Learning Accelerator)這樣的復(fù)雜設(shè)計。

經(jīng)測試,其加速率可以達(dá)到驚人的10~100倍,尤其在多核設(shè)計中表現(xiàn)出色。 通過創(chuàng)新的并行綜合技術(shù),芯神鼎硬件仿真系統(tǒng)成功地突破了傳統(tǒng)綜合方法在時間和資源效率方面的局限,為超大規(guī)模集成電路設(shè)計帶來了前所未有的效率提升。

c8a61caa-5827-11ee-939d-92fbcf53809c.png

圖一:并行綜合流程

高效率與高質(zhì)量的智能P&R

在基于硬件仿真的超大規(guī)模設(shè)計流程中,P&R(布局與布線)通常是編譯的最后一步,負(fù)責(zé)生成最終的bitstream文件。雖然現(xiàn)有的編譯工具提供了多種P&R選項,目的是適應(yīng)不同設(shè)計需求和優(yōu)化目標(biāo),但實際情況卻遠(yuǎn)沒有那么簡單。由于各種SoC需求和應(yīng)用場景的多樣性,幾乎沒有一種“通用”的P&R選項組合能適用于所有場景。因此,開發(fā)人員需要根據(jù)特定的設(shè)計需求,手動選擇或調(diào)整P&R選項,以求達(dá)到最佳的設(shè)計輸出。

1. 基于機(jī)器學(xué)習(xí)的智能P&R

芯神鼎硬件仿真系統(tǒng)突破了這一局限,采用基于機(jī)器學(xué)習(xí)(ML)的智能P&R方法。通過使用大量的實際P&R數(shù)據(jù)進(jìn)行深度訓(xùn)練,系統(tǒng)生成的ML模型能在推理階段輸出最優(yōu)的P&R參數(shù)組合。更值得一提的是,這種基于數(shù)據(jù)驅(qū)動的方法在多個關(guān)鍵性能指標(biāo)上都超過了人工專家的判斷。例如,在布線成功率方面,經(jīng)測試,可以顯著提高布線通過率;同時,P&R所需的總時間也可大幅度減少。

2.優(yōu)化任務(wù)調(diào)度和并行計算

除了使用機(jī)器學(xué)習(xí)進(jìn)行智能選項推薦外,芯神鼎硬件仿真系統(tǒng)還進(jìn)一步優(yōu)化了任務(wù)調(diào)度算法。通過智能任務(wù)調(diào)度,系統(tǒng)能確保在進(jìn)行P&R操作時充分利用編譯服務(wù)器的多核計算能力。具體的并行能力和效率提升取決于編譯服務(wù)器的性能和配置。

通過集成基于機(jī)器學(xué)習(xí)的智能P&R以及高效的任務(wù)調(diào)度和并行計算功能,芯神鼎硬件仿真系統(tǒng)為FPGA設(shè)計提供了一種更高效、更質(zhì)量可控的解決方案。這不僅大幅減少了編譯時間,同時也顯著提升了輸出結(jié)果的質(zhì)量。

c8bbcdac-5827-11ee-939d-92fbcf53809c.png

圖二:任務(wù)調(diào)度和并行計算流程

增量編譯

在超大規(guī)模集成電路(VLSI)的設(shè)計過程中,即使進(jìn)行了多方面的編譯流程優(yōu)化,編譯時間依然可能成為項目進(jìn)度的瓶頸。更進(jìn)一步地說,對于那些已經(jīng)編譯過但需做細(xì)微修改的工程,每次都進(jìn)行全量編譯會大大延長開發(fā)周期,耗費(fèi)人力和計算資源。

增量編譯(Incremental Compilation)是一種編程優(yōu)化策略,用于加快編譯過程。在一個大型或復(fù)雜的代碼基礎(chǔ)上,每次進(jìn)行全量編譯(即重新編譯整個代碼基礎(chǔ))通常會消耗大量時間和計算資源。增量編譯的目標(biāo)是只重新編譯自上次編譯后發(fā)生變化或被影響的代碼部分,而不是整個代碼庫。

增量編譯系統(tǒng)首先會跟蹤代碼中各模塊、函數(shù)或文件的依賴關(guān)系。當(dāng)某一部分代碼發(fā)生改動后,編譯系統(tǒng)會識別這一改動,并查找所有依賴于該部分的其他代碼。只有被改動的代碼和依賴于它的代碼會被重新編譯。其它未改動和不受影響的代碼則不需要重新編譯。重新編譯的代碼會與舊的編譯結(jié)果合并,生成一個更新的可執(zhí)行文件或庫。對于代碼庫非常大的項目,增量編譯幾乎是必需的。

芯神鼎硬件仿真系統(tǒng)便采用了這種增量編譯策略。它采用了一種先進(jìn)的增量編譯引擎,該引擎涵蓋了綜合模塊、Partition模塊以及工程生成模塊等關(guān)鍵部分。這些模塊都集成了增量編譯技術(shù),可以在二次編譯過程中智能感知用戶所做的任何修改。這種自動感知機(jī)制極大地減少了重新編譯所需的計算量,因為它只針對修改過的部分進(jìn)行編譯,而非整個設(shè)計。這樣不僅大幅度縮短了編譯時間,還優(yōu)化了資源使用效率。

c8c9b534-5827-11ee-939d-92fbcf53809c.png

圖三:增量編譯流程

總結(jié)

AI+EDA的結(jié)合代表了一次跨越式的技術(shù)進(jìn)步,它不僅有望延續(xù)并拓展摩爾定律的生命周期,還能顯著節(jié)約研發(fā)時間和資本投入,提升行業(yè)整體競爭力。進(jìn)一步地,這一結(jié)合還為全球芯片設(shè)計領(lǐng)域開創(chuàng)了全新的可能性,比如通過機(jī)器學(xué)習(xí)算法優(yōu)化設(shè)計流程,從而縮短產(chǎn)品上市時間,或者在更短的時間內(nèi)完成更為復(fù)雜的設(shè)計任務(wù)。

芯神鼎硬件仿真系統(tǒng)集多種創(chuàng)新技術(shù)于一身,如并行綜合、智能P&R和增量編譯等模塊,不僅大幅度縮短了編譯時間,還提高了整體編譯質(zhì)量。這些模塊都運(yùn)用了我們自主研發(fā)的先進(jìn)技術(shù),為客戶在超大規(guī)模集成電路驗證方面提供了強(qiáng)有力的支持。除了應(yīng)對現(xiàn)有的編譯挑戰(zhàn),我們的解決方案還具備極強(qiáng)的可擴(kuò)展性,能夠適應(yīng)未來更高復(fù)雜度的工程需求。

通過持續(xù)的研發(fā)和創(chuàng)新,芯神鼎硬件仿真系統(tǒng)有望成為推動整個集成電路設(shè)計行業(yè)進(jìn)入新“智”元的重要力量,開啟一個全新的、以數(shù)據(jù)和算法為驅(qū)動的芯片設(shè)計時代。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • EDA工具
    +關(guān)注

    關(guān)注

    5

    文章

    276

    瀏覽量

    34142
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    676

    瀏覽量

    37288
  • 人工智能
    +關(guān)注

    關(guān)注

    1821

    文章

    50366

    瀏覽量

    267056
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    67

    文章

    8567

    瀏覽量

    137256
  • 自動駕駛
    +關(guān)注

    關(guān)注

    795

    文章

    15012

    瀏覽量

    181715

原文標(biāo)題:AI驅(qū)動的國產(chǎn)硬件仿真芯神鼎如何加速超大規(guī)模芯片設(shè)計

文章出處:【微信號:S2C_Corporation,微信公眾號:思爾芯S2C】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    再獲 “2026年度創(chuàng)新EDA公司”,以生態(tài)之力賦能復(fù)雜芯片

    2026中國IC領(lǐng)袖峰會以生態(tài)之力賦能3月31日,2026中國IC領(lǐng)袖峰會在上海浦東麗卡爾頓酒店圓滿落幕。在這場匯聚AI芯片、汽車電子、工業(yè)控制等領(lǐng)域頂尖專家的行業(yè)盛會上,
    的頭像 發(fā)表于 03-31 20:50 ?292次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>再獲 “2026年度創(chuàng)新EDA公司”,以生態(tài)之力賦能復(fù)雜<b class='flag-5'>芯片</b>

    2025年度成果回溯:拓技術(shù)疆土,促軟硬升級,見生態(tài)成效

    流程構(gòu)建圍繞已有數(shù)字EDA核心產(chǎn)品線,構(gòu)建了更完整、自動化的數(shù)字芯片驗證解決方案,助力客戶應(yīng)對日益復(fù)雜的設(shè)計與驗證挑戰(zhàn)。硬件仿真產(chǎn)品迭代升級
    的頭像 發(fā)表于 02-05 10:04 ?1506次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>2025年度成果回溯:拓技術(shù)疆土,促軟硬升級,見生態(tài)成效

    、MachineWare與Andes晶心科技聯(lián)合推出RISC-V協(xié)同仿真方案,加速芯片開發(fā)

    前言、MachineWare與晶心科技(AndesTechnology)聯(lián)合發(fā)布一款協(xié)同仿真解決方案,旨在應(yīng)對日益復(fù)雜的RISC-V芯片設(shè)計。該方案融合了MachineWare的
    的頭像 發(fā)表于 01-22 10:03 ?910次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>、MachineWare與Andes晶心科技聯(lián)合推出RISC-V協(xié)同仿真方案,加速<b class='flag-5'>芯片</b>開發(fā)

    獲大灣區(qū)基金和華大九天投資,邁入國產(chǎn)EDA發(fā)展新征程

    在加速構(gòu)建自主可控集成電路產(chǎn)業(yè)體系的背景下,數(shù)字EDA工具鏈的完整性已成為關(guān)鍵。 上海技術(shù)股份有限公司(以下簡稱“
    的頭像 發(fā)表于 12-17 18:23 ?1420次閱讀

    獲大灣區(qū)基金和華大九天投資,邁入國產(chǎn)EDA發(fā)展新征程

    在加速構(gòu)建自主可控集成電路產(chǎn)業(yè)體系的背景下,數(shù)字EDA工具鏈的完整性已成為關(guān)鍵。上海技術(shù)股份有限公司(以下簡稱“
    的頭像 發(fā)表于 12-17 18:04 ?840次閱讀
    獲大灣區(qū)基金和華大九天投資,<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邁入國產(chǎn)EDA<b class='flag-5'>發(fā)展</b>新征程

    開放協(xié)作,共筑生態(tài)——參與上海開放處理器產(chǎn)業(yè)創(chuàng)新中心開業(yè)儀式暨RISC-V專利聯(lián)盟專利池入池儀式

    推動芯片產(chǎn)業(yè)自主創(chuàng)新、構(gòu)建開放協(xié)作生態(tài)的背景下,上海開放處理器產(chǎn)業(yè)創(chuàng)新中心(SOPIC)于2025年12月12日在上海張江正式舉辦開業(yè)儀式。同期舉行的RISC-V專利池入池儀式上,
    的頭像 發(fā)表于 12-15 17:38 ?1323次閱讀
    開放協(xié)作,共筑生態(tài)——<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>參與上海開放處理器產(chǎn)業(yè)創(chuàng)新中心開業(yè)儀式暨RISC-V專利聯(lián)盟專利池入池儀式

    榮登“國產(chǎn)EDA工具口碑榜”,以“神瞳”原型驗證解決方案賦能芯片創(chuàng)新

    近日,在中國電子報公布的“國產(chǎn)EDA工具口碑榜”中,的“神瞳”原型驗證解決方案,憑借其卓越的技術(shù)性能和廣泛的市場認(rèn)可,成功進(jìn)入榜單。這一殊榮不僅是行業(yè)對
    的頭像 發(fā)表于 12-10 17:06 ?3684次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>榮登“國產(chǎn)EDA工具口碑榜”,以“<b class='flag-5'>芯</b>神瞳”原型驗證解決方案賦能<b class='flag-5'>芯片</b>創(chuàng)新

    邀您共聚 FPT 2025,賦能可編程技術(shù)新未來

    可編程技術(shù)盛會,聚焦可重構(gòu)計算設(shè)備與系統(tǒng)、現(xiàn)場可編程器件等關(guān)鍵領(lǐng)域。FPT不僅是技術(shù)交流的平臺,更是推動產(chǎn)學(xué)研深度融合、激發(fā)創(chuàng)新靈感的重要契機(jī)。
    的頭像 發(fā)表于 11-25 09:57 ?864次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邀您共聚 FPT 2025,賦能可編程技術(shù)新未來

    全系數(shù)字EDA產(chǎn)品亮相ICCAD 2025,以硬件加速賦能芯片設(shè)計創(chuàng)新

    (S2C)的展臺無疑是焦點(diǎn)之一——其全系數(shù)字EDA產(chǎn)品與多項硬核生態(tài)合作成果,為現(xiàn)場觀眾帶來了一場關(guān)于芯片驗證的深度體驗。全面展示,軟硬實力協(xié)同并舉在本次展
    的頭像 發(fā)表于 11-21 15:57 ?2120次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>全系數(shù)字EDA產(chǎn)品亮相ICCAD 2025,以硬件加速賦能<b class='flag-5'>芯片</b>設(shè)計創(chuàng)新

    亮相2025進(jìn)博會,以數(shù)字EDA解決方案賦能產(chǎn)業(yè)創(chuàng)新

    在2025年中國國際進(jìn)口博覽會上,位于臨港展示區(qū)的展臺接待眾多訪客。作為數(shù)字EDA領(lǐng)域的代表性企業(yè),
    的頭像 發(fā)表于 11-10 11:30 ?2112次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相2025進(jìn)博會,以數(shù)字EDA解決方案賦能產(chǎn)業(yè)創(chuàng)新

    創(chuàng)“”舞臺!邀您挑戰(zhàn)2025 EDA精英賽

    號角吹響,征程再啟!備受矚目的“2025中國研究生創(chuàng)大賽·EDA精英挑戰(zhàn)賽”現(xiàn)已正式拉開帷幕。作為多年深耕此領(lǐng)域的核心出題企業(yè),榮幸
    的頭像 發(fā)表于 08-12 17:16 ?2284次閱讀
    創(chuàng)“<b class='flag-5'>芯</b>”舞臺!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邀您挑戰(zhàn)2025 EDA精英賽

    超大容量S8-100,簡化并加速開院香山昆明湖16核RISC-V+NOC驗證

    去年推出的神瞳第八代原型驗證系統(tǒng)S8-100已實現(xiàn)批量出貨,其單核、雙核及四核配置均獲得國內(nèi)外眾多頭部芯片設(shè)計廠商的廣泛采用。S8-
    的頭像 發(fā)表于 07-14 10:01 ?947次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>超大容量S8-100,簡化并加速開<b class='flag-5'>芯</b>院香山昆明湖16核RISC-V+NOC驗證

    邀您共赴2025 RISC-V中國峰會!

    邀您共襄盛舉隨著RISC-V生態(tài)的蓬勃發(fā)展和應(yīng)用領(lǐng)域的持續(xù)擴(kuò)張,芯片設(shè)計行業(yè)正迎來全新的技
    的頭像 發(fā)表于 06-26 09:52 ?1523次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邀您共赴2025 RISC-V中國峰會!

    攜手Andes晶心科技,加速先進(jìn)RISC-V 芯片開發(fā)

    在RISC-V生態(tài)快速發(fā)展和應(yīng)用場景不斷拓展的背景下,芯片設(shè)計正面臨前所未有的復(fù)雜度挑戰(zhàn)。近日,RISC-V處理器核領(lǐng)先廠商Andes晶心科技與
    的頭像 發(fā)表于 06-05 09:45 ?1322次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>攜手Andes晶心科技,加速先進(jìn)RISC-V <b class='flag-5'>芯片</b>開發(fā)

    產(chǎn)學(xué)研融合!數(shù)字EDA工具走進(jìn)北航課堂

    EDA工具的創(chuàng)新成果。通過深入淺出的講解與沉浸式學(xué)習(xí)中,同學(xué)們深入理解了數(shù)字EDA工具在芯片設(shè)計中的關(guān)鍵作用。培訓(xùn)聚焦思
    的頭像 發(fā)表于 05-26 09:45 ?1880次閱讀
    產(chǎn)學(xué)研融合!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>數(shù)字EDA工具走進(jìn)北航課堂
    和平县| 文化| 河津市| 陆良县| 来宾市| 雷山县| 无棣县| 共和县| 铜梁县| 宜都市| 合肥市| 永川市| 博野县| 大方县| 洛阳市| 陆川县| 腾冲县| 兴海县| 鄂温| 凤翔县| 于田县| 墨江| 会东县| 会同县| 瑞安市| 图们市| 定兴县| 曲麻莱县| 武乡县| 博兴县| 读书| 迁西县| 汾西县| 汽车| 榆树市| 达拉特旗| 汾西县| 无为县| 阜宁县| 稷山县| 文化|