日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于Verilog的經(jīng)典數(shù)字電路設計(4)編碼器

冬至子 ? 來源:新芯設計 ? 作者:新芯設計 ? 2023-10-09 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

在近代戰(zhàn)爭中,軍事信息傳遞,例如通過發(fā)電報的方式,電報信息難免被敵方截獲,而我們又不得不通過發(fā)電報傳輸信息(喲,都近代了,就別飛鴿傳書了),所以發(fā)送方需要對信息進行加密,也就是編碼,然后以一種雙方事先溝通好的編碼方式(密碼本就是這樣來的),在接收方再進行反編碼,也就是解碼,這樣,即使信息被截獲了,短時間內也難以被破解;這就是編碼器的重要性。

編碼器的邏輯功能就是將多輸入的每一個高、低電平信號轉為一個對應的二進制代碼,它分為普通編碼器和優(yōu)先編碼器。對于普通編碼器,任何時刻只允許輸入一個編碼信號,否則輸出將發(fā)生混亂。

一、普通編碼器的 Verilog 代碼實現(xiàn)和 RTL 電路實現(xiàn)

module Encoders(
    input wire [7:0] d, // 輸入信號_未編碼
    output reg [2:0] b = 3'b000 // 輸出信號_已編碼
    );  

    always @ ( d ) begin 
        case ( d )
            8'b0000_0001 : b <= 3'b000;
            8'b0000_0010 : b <= 3'b001;
            8'b0000_0100 : b <= 3'b010;
            8'b0000_1000 : b <= 3'b011;
            8'b0001_0000 : b <= 3'b100;
            8'b0010_0000 : b <= 3'b101;
            8'b0100_0000 : b <= 3'b110;
            8'b1000_0000 : b <= 3'b111; 
            default      : b <= 3'b000;
        endcase 
    end

endmodule

這是一個 8 線 ? 3 線普通編碼器,基于查找表 LUT(Look Up Table)的方式實現(xiàn)的一個電路,其 RTL 電路圖如下所示:

圖片

普通編碼器的 RTL 電路圖

優(yōu)先編碼器其實就是允許同時在幾個輸入端有輸入信號,編碼器按輸入信號排定的優(yōu)先順序,只對同時輸入的幾個信號中優(yōu)先權最高的一個進行編碼,即已經(jīng)排好了隊,從高位向低位遞減。比如,8 線 - 3 線優(yōu)先編碼器的輸入有 “0、1、2、3、4、5、6、7” 八位輸入,而輸出只有 “Y0、Y1、Y2” 三位輸出,在這里,就是當 “7” 為 “1” 的時候,即 “7” 為有效值的時候,無論 “0” 到 “6” 之間為何值,都只對 “7” 進行編碼,高位優(yōu)先判斷是否有效,以此類推。

二、優(yōu)先編碼器的 Verilog 代碼實現(xiàn)和 RTL 電路實現(xiàn)

module Encoders(
    input wire [7:0] d, // 輸入信號_未編碼
    output reg [2:0] b = 3'b000 // 輸出信號_已編碼
    );  

    always @ ( d ) begin 
        casex ( d )
            8'b0000_0001 : b <= 3'b000;
            8'b0000_001x : b <= 3'b001;
            8'b0000_01xx : b <= 3'b010;
            8'b0000_1xxx : b <= 3'b011;
            8'b0001_xxxx : b <= 3'b100;
            8'b001x_xxxx : b <= 3'b101;
            8'b01xx_xxxx : b <= 3'b110;
            8'b1xxx_xxxx : b <= 3'b111; 
            default      : b <= 3'bxxx;
        endcase 
    end

endmodule

這是一個 8 線 ? 3 線優(yōu)先編碼器,基于查找表 LUT(Look Up Table)的方式實現(xiàn)的一個電路,其 RTL 電路圖如下所示:

圖片

優(yōu)先編碼器的 RTL 電路圖

附加說明,其實,Verilog 中的 if - else 語句便隱含了優(yōu)先特性,可以進行優(yōu)先編碼器的設計。中級及以上的 FPGA 玩家應該能懂的。

總結

編碼器是非常重要的一個數(shù)字電路組合邏輯模塊,不僅可以大大減少傳輸數(shù)據(jù)的信號線的數(shù)量,還是密碼學的一部分,基于某種協(xié)議的編碼能夠讓雙方之間的通訊較為安全。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 編碼器
    +關注

    關注

    45

    文章

    4013

    瀏覽量

    143454
  • RTL
    RTL
    +關注

    關注

    1

    文章

    395

    瀏覽量

    62902
  • LUT
    LUT
    +關注

    關注

    0

    文章

    52

    瀏覽量

    13205
  • Verilog設計
    +關注

    關注

    0

    文章

    20

    瀏覽量

    6751
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    數(shù)字電路編碼器

    編碼器:用二進制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼的邏輯電路,稱為編碼器。
    發(fā)表于 03-26 11:08

    招聘:數(shù)字電路設計

    數(shù)字集成電路設計ASIC設計/驗證經(jīng)驗;2.熟悉邏輯/時序電路的原理和設計;3.精通verilog語言;熟練使用Cadence,Modelsim,NC-Verilog,DC等設計驗證工
    發(fā)表于 02-27 10:52

    數(shù)字電路設計Verilog HDL

    數(shù)字電路設計Verilog HDL
    發(fā)表于 07-16 16:21

    數(shù)字電路設計的基本方法有哪些

    化簡→畫邏輯電路圖。時序電路設計:列原始狀態(tài)轉移圖和表→狀態(tài)優(yōu)化→狀態(tài)分配→觸發(fā)選型→求解方程式→畫邏輯電路圖。在實際應用中,數(shù)字電路設計
    發(fā)表于 02-27 11:55

    基于LabVIEW的數(shù)字電路設計和仿真

    基于LabVIEW的數(shù)字電路設計和仿真 數(shù)字電路設計和仿真是電子工程領域的基本技術。介紹了基于LabV IEW的數(shù)字電路設計和仿真的原理和方法,比較了其與專業(yè)EDA軟
    發(fā)表于 03-30 16:09 ?125次下載

    高速數(shù)字電路設計

    高速數(shù)字電路設計 關于高速數(shù)字電路的電氣特性,設計重點大略可分為三項 : Ø 正時 (Timing) :由于數(shù)字電路大多依據(jù)時脈信號來做信號間的同
    發(fā)表于 10-16 17:22 ?3467次閱讀

    數(shù)字電路設計

    數(shù)字電路設計 關于高速數(shù)字電路的電氣特性,設計重點大略可分為三項: 正時(Timing) :由于數(shù)字電路
    發(fā)表于 08-26 19:08 ?3110次閱讀

    旋轉編碼器抗抖動接口電路設計

    旋轉編碼器抗抖動接口電路設計
    發(fā)表于 09-26 14:48 ?88次下載

    數(shù)字電路中的FPGA和verilog教程

    數(shù)字電路中的FPGA和verilog教程,好東西,喜歡的朋友可以下載來學習。
    發(fā)表于 01-18 17:44 ?42次下載

    旋轉編碼器抗抖動接口電路設計

    旋轉編碼器抗抖動接口電路設計
    發(fā)表于 01-24 16:54 ?49次下載

    FPGA CPLD數(shù)字電路設計經(jīng)驗分享.

    FPGA CPLD數(shù)字電路設計經(jīng)驗分享.(電源技術發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設計經(jīng)驗分享? ? ? ? ? ? ? ? ? ??
    發(fā)表于 09-18 10:58 ?52次下載
    FPGA CPLD<b class='flag-5'>數(shù)字電路設計</b>經(jīng)驗分享.

    Verilog數(shù)字系統(tǒng)設計——復雜數(shù)字電路設計2(FIFO控制設計)

    Verilog數(shù)字系統(tǒng)設計十二復雜數(shù)字電路設計2文章目錄Verilog數(shù)字系統(tǒng)設計十二前言一、什么是FIFO控制
    發(fā)表于 12-05 15:51 ?9次下載
    <b class='flag-5'>Verilog</b><b class='flag-5'>數(shù)字</b>系統(tǒng)設計——復雜<b class='flag-5'>數(shù)字電路設計</b>2(FIFO控制<b class='flag-5'>器</b>設計)

    數(shù)字電路設計的基本流程

    數(shù)字電路設計數(shù)字電路最為關鍵及重要的一步,今天我們將從各個流程為大家介紹完整的數(shù)字電路設計!
    的頭像 發(fā)表于 07-10 17:14 ?9882次閱讀

    基于Verilog經(jīng)典數(shù)字電路設計(5)譯碼

    前面講完了編碼器,其實不知不覺地,也順便把譯碼也講了,畢竟,二者是一個相反操作的過程,類似于加減,前進與后退,調制與解調,F(xiàn)FT 和 IFFT 等等。
    的頭像 發(fā)表于 10-09 17:20 ?3380次閱讀
    基于<b class='flag-5'>Verilog</b>的<b class='flag-5'>經(jīng)典</b><b class='flag-5'>數(shù)字電路設計</b>(5)譯碼<b class='flag-5'>器</b>

    如何使用 Verilog 進行數(shù)字電路設計

    使用Verilog進行數(shù)字電路設計是一個復雜但有序的過程,它涉及從概念設計到實現(xiàn)、驗證和優(yōu)化的多個階段。以下是一個基本的步驟指南,幫助你理解如何使用Verilog來設計數(shù)字電路: 1.
    的頭像 發(fā)表于 12-17 09:47 ?2171次閱讀
    松江区| 金山区| 阳信县| 衢州市| 无锡市| 巨鹿县| 巫溪县| 湟源县| 图木舒克市| 浦东新区| 边坝县| 太湖县| 故城县| 莱阳市| 得荣县| 扶绥县| 渝北区| 巴南区| 鄄城县| 吴江市| 榆中县| 崇礼县| 甘泉县| 许昌市| 阿拉善盟| 福建省| 青州市| 方山县| 扶绥县| 北票市| 大足县| 苏尼特右旗| 东乌珠穆沁旗| 民权县| 城口县| 岳普湖县| 定襄县| 酒泉市| 林周县| 东山县| 大城县|