日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何優(yōu)化PCB走線來減小回路電感和環(huán)路面積?

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-23 09:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如何優(yōu)化PCB走線來減小回路電感和環(huán)路面積?

隨著電路設計的復雜性和頻率的不斷提高,電路中的電感和環(huán)路造成的影響也越來越明顯。因此,優(yōu)化PCB走線以減小回路電感和環(huán)路面積已經(jīng)成為了這個領(lǐng)域中的一項重要技術(shù)。本文將簡要介紹優(yōu)化PCB走線的技術(shù),包括避免平行走線、追蹤厚度匹配和選擇合適的走線方式。

1. 避免平行走線

平行走線是造成回路電感和環(huán)路面積增加的一個主要原因。因此,一種能夠減小平行走線的技術(shù)是使用“替換走線”。這種技術(shù)通過把平行的走線替換成交叉走線的方式來降低回路電感和環(huán)路面積。

如下圖所示,假設A和B兩條走線之間有一個間隔,如果我們將一條走線的位置微調(diào)一下,并讓它穿過間隔,就可以使用替換走線的技術(shù)。通過這樣的修改,我們可以減小回路電感和環(huán)路面積。

2. 追蹤厚度匹配

追蹤厚度不匹配也會成為產(chǎn)生回路電感和環(huán)路面積增加的一個原因。當一些通過連接的追蹤的厚度不匹配時,會在連接處造成磁通密度的堆積,從而產(chǎn)生回路電感。

要避免這種情況的發(fā)生,我們需要做的就是匹配追蹤的厚度。同時,我們也需要確保連接處的透鏡孔的直徑與連接器的引腳直徑匹配,以確保匹配的厚度傳遞到連接器上。

3. 選擇合適的走線方式

選擇合適的走線方式也是減小回路電感和環(huán)路面積的一種重要技術(shù)。以下是幾種常見的走線方式:

3.1 直角走線

在直角走線中,當兩條追蹤的路徑相交時,它們形成直角。雖然這種方式可以節(jié)省空間,但它也會產(chǎn)生回路電感和環(huán)路面積增加的情況。

3.2 45度角走線

在45度角走線中,當兩條追蹤的路徑相交時,它們形成一個45度的角。這種方式比直角走線更好,因為它可以減小回路電感和環(huán)路面積增加的情況。

3.3 曲線走線

在曲線走線中,通過使用彎曲的路徑來連接兩個點,可以使追蹤更好地匹配,并減小回路電感和環(huán)路面積增加的情況。但是,這種方式也會占用更多的空間。

綜上所述,優(yōu)化PCB走線以減小回路電感和環(huán)路面積是電路設計的重要技術(shù)之一。為了達到最佳效果,我們需要避免平行走線、追蹤厚度不匹配,并選擇合適的走線方式。這些技術(shù)可以降低電路的損耗和干擾,從而提高系統(tǒng)的性能和穩(wěn)定性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 連接器
    +關(guān)注

    關(guān)注

    105

    文章

    16404

    瀏覽量

    147945
  • PCB走線
    +關(guān)注

    關(guān)注

    4

    文章

    135

    瀏覽量

    14590
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AP2813 SOP8 封裝 PCB 布局 7 條黃金規(guī)則(工程師必背)

    ,最小化環(huán)路面積; 大電流回路優(yōu)先鋪銅,線寬滿足載流與散熱; 開關(guān)節(jié)點(SW、電感、二極管)短粗,兼顧散熱與降噪; 輸入電容 緊靠 V
    發(fā)表于 04-13 09:05

    PCB“粗、短、直”的根本原理

    在模電、高頻電子、EMC設計及PCB Layout中,“粗、短、直”是PCB的核心準則,其本質(zhì)是通過優(yōu)化
    的頭像 發(fā)表于 03-30 11:20 ?299次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>“粗、短、直”的根本原理

    PCB接地設計實戰(zhàn)避坑指南:從“環(huán)路”到“干凈地”的進階之路

    。 根因:高頻或高速數(shù)字信號的返回電流會自主尋找電感最小的路徑(通常是在信號正下方的鏡像平面),而非你原理圖中繪制的“星型”路徑。如果布局不當,強行分割會導致返回路徑繞遠,形成巨大
    發(fā)表于 02-10 16:29

    PCB板雙面布局的DDR表底居然不一樣

    越好,也就是下圖所示的這幾段。 這個客戶還是比較的愛學習,除了硬件本身的知識外,還花很多時間去了解PCB設計的知識,也看了很多主流芯片的PCB設計指導書,對DDR設計包括高速設計
    發(fā)表于 12-11 10:43

    怎么樣解決CLASS D音頻功放芯片對收音干擾的問題?

    ,可調(diào)整其開關(guān)頻率,避開收音的敏感頻段;也可采用展頻技術(shù),讓功放高頻載波頻率隨時間小幅變動,分散干擾能量,降低對收音的影響。 優(yōu)化布線布局:若為自制設備,優(yōu)化PCB布線,縮小功放關(guān)鍵回路面積
    發(fā)表于 12-06 11:49

    揭秘PCB設計生死線線寬度、銅厚與溫升如何決定電流承載力?

    影響,具體分析如下: ? PCB與過孔的電流承載能力的影響因素 一、PCB電流承載能力的
    的頭像 發(fā)表于 11-19 09:24 ?1872次閱讀
    揭秘<b class='flag-5'>PCB設計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    【「高速數(shù)字設計(基礎篇)」閱讀體驗】+第五章去耦電容閱讀體驗

    去耦電容是PCB設計中用于穩(wěn)定電源電壓、濾除高頻噪聲的關(guān)鍵元件,其作用與布局要求直接影響電路性能。以下是核心要點總結(jié): 一、去耦電容的作用 濾除高頻噪聲 電源紋波、外部干擾或VCC過長會引入高頻
    發(fā)表于 11-06 17:01

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導致RE超標案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導致RE超標案例
    的頭像 發(fā)表于 09-28 15:05 ?870次閱讀
    【EMC技術(shù)案例】共模<b class='flag-5'>電感</b>與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導致RE超標案例

    如何減小DAC電路的耦合影響?

    芯片與參考電壓源的距離應<5mm,以減少寄生電感。寄生參數(shù)抑制避免在DAC輸出端使用長或過孔,防止寄生電感與電容形成諧振回路。仿真
    發(fā)表于 07-29 09:39

    如何優(yōu)化可編程電源控制環(huán)路參數(shù)?

    布局影響:寄生電感(如電感)可能導致環(huán)路振蕩,需優(yōu)化布局(如縮短補償網(wǎng)絡
    發(fā)表于 07-02 15:56

    電源功率器件篇:線路寄生電感對開關(guān)器件的影響

    、降低線路寄生電感影響的方案 1、優(yōu)化PCB布局設計 ▍縮短功率回路路徑 ? 將功率開關(guān)器件、直流母線電容、驅(qū)動電路等盡可能靠近布局,減少功率回路
    發(fā)表于 07-02 11:22

    可靠性技術(shù)系列教材之PCB EMC設計技術(shù)

    之內(nèi)而回路面積之外的磁力會相互抵消而共模電流的磁場在回路面積之外共模電流產(chǎn)生的磁場方向相同磁場強度反而加強。 這個概念非常重要PCB的很多EMC設計都遵循這個規(guī)則 獲取完整文檔資
    發(fā)表于 07-01 16:12

    疊層母排在IGBT變流器中的應用(2)

    回路中各環(huán)節(jié)電感值對于減小回路的總雜散電感而言十分重要。由于直流支撐電容器和IGBT的內(nèi)部電感是定值,其降低只能通過器件制造商提高制造和工藝
    的頭像 發(fā)表于 06-17 09:52 ?2437次閱讀
    疊層母排在IGBT變流器中的應用(2)

    電源EMC共模干擾超標,已加Y電容+共模電感仍不合格

    處理,但即使這樣優(yōu)化,共模噪聲仍然超過標準限值,尤其在中頻段。 我想請教: Y電容和共模電感已經(jīng)使用,是否還需要進一步優(yōu)化?例如:是否可以增加泄放通道? 開關(guān)管DS
    發(fā)表于 06-09 17:11

    時源芯微 EMC抗擾措施

    芯微TSI集成濾波器。 機殼接地 :電機機殼接地可微小改進EMC,不能替代元器件EMI抑制。 優(yōu)化PCB設計 :最大化PCB接地面積降接地電感
    的頭像 發(fā)表于 05-19 17:02 ?639次閱讀
    常山县| 柘城县| 沭阳县| 胶南市| 泉州市| 日喀则市| 九江县| 新竹市| 定襄县| 佳木斯市| 永康市| 乌拉特中旗| 集贤县| 宿迁市| 奉节县| 望谟县| 黄大仙区| 彭阳县| 兰州市| 鞍山市| 塔城市| 大港区| 八宿县| 仪征市| 溧阳市| 雅安市| 德庆县| 通山县| 安庆市| 大邑县| 平顺县| 兰溪市| 沭阳县| 赤水市| 高碑店市| 砀山县| 潞城市| 松原市| 楚雄市| 海盐县| 梅州市|