PCI SIG 本周表示,它正在開發(fā) PCIe 5.0 和PCIe 6.0接口的布線規(guī)范,數(shù)據(jù)傳輸速率為 32 GT/s 和 64 GT/s。新的電纜規(guī)格將于 2024 年第一季度發(fā)布,并將命名為 CopprLink,可能是為了避免與現(xiàn)有OCuLink電纜混淆,并強(qiáng)調(diào)其銅質(zhì)特性。
CopprLink 5.0 和 6.0 規(guī)范專為數(shù)據(jù)中心和服務(wù)器而設(shè)計(jì)。它們旨在連接主板到背板、卡到背板、主板到擴(kuò)展卡(例如加速器)、機(jī)架到機(jī)架、機(jī)架內(nèi)的板到板,甚至 PCIe 5.0 (32 GT/s) 和 PCIe 的芯片到芯片6.0 (64 GT/s) 速度。其目的是為印刷電路板上典型 PCIe 鏈路效率低下或由于某種原因無法建立的情況提供一些額外的靈活性。上述情況不包括長(zhǎng)距離連接,因此我們這里討論的可能是幾十厘米。

由于噪聲和信號(hào)丟失,通過電纜以 32 GT/s 或 64 GT/s 的速度運(yùn)行數(shù)據(jù)是一項(xiàng)艱巨的任務(wù),但在許多情況下,電纜的使用是不可避免的,這就是業(yè)界開發(fā) CopprLink 的原因。值得注意的是,PCI SIG 僅提及數(shù)據(jù)中心級(jí)應(yīng)用,并未提及客戶端 PC 或汽車應(yīng)用。也許,CopprLink 最終也會(huì)被這些應(yīng)用采用(因?yàn)闉槭裁床荒??),但目?PCI SIG 還沒有提及它們。
關(guān)于 CopprLink 需要注意的另一件事是,該名稱暗示銅纜,而不是光纖互連,這是 PCI SIG 正在開發(fā)的另一個(gè)規(guī)范。也就是說,我們不能排除這樣的可能性:如果有需要并且光學(xué) PCIe 規(guī)范尚未準(zhǔn)備好,那么在某些時(shí)候有人會(huì)構(gòu)建具有光學(xué)互連的 CopprLink 以實(shí)現(xiàn)更遠(yuǎn)距離的連接。
PCIe 接口的普及需要不斷的發(fā)展,不僅是標(biāo)準(zhǔn)本身,還包括其布線規(guī)范。有用于消費(fèi)類應(yīng)用的基于 PCIe 協(xié)議的 Thunderbolt 和 USB4 技術(shù),還有用于服務(wù)器和工作站的內(nèi)部和外部 PCIe 3.0 和 PCIe 4.0 電纜連接的 OCuLink。CopprLink 是成熟的基于 PCIe 的互連系列的自然補(bǔ)充。
其實(shí)關(guān)于CopprLink ,PCI-SIG并沒有披露太多,但很多人認(rèn)為,CopprLink 可能與帶寬改進(jìn)和數(shù)據(jù)傳輸有關(guān),而不一定用于供電,但它確實(shí)引起了人們對(duì) 12VHPWR 電纜或連接器的潛在繼任者可能是什么樣子的好奇。

從相關(guān)報(bào)道我們可以看到,OCuLink 是內(nèi)部/外部 PCI 電纜技術(shù)的名稱,其規(guī)范涵蓋電信號(hào)方法(名稱的 Cu 部分,即銅)和光學(xué)版本(當(dāng)然是 O 位)。它支持 PCIe 4.0,并使用多達(dá)八個(gè)通道來傳輸數(shù)據(jù),但規(guī)范不包括電力傳輸。
盡管該公告沒有直接說明這一點(diǎn),但我認(rèn)為可以肯定地假設(shè) CopprLink 將僅用于 PCIe 5.0 和 6.0 布線,而最適合這些的市場(chǎng)是 HPC 市場(chǎng)。不過,我認(rèn)為它還有空間用于未來的項(xiàng)目,例如GDP G1)和最近的OneXGPU。
該單元配有一個(gè)外部 GPU、一個(gè) M.2 SSD 和大量 IO 端口。一次性使用所有這些功能受到我們此類系統(tǒng)當(dāng)前選項(xiàng)的極大限制,例如 USB4 Gen 2 或 OCuLink。簡(jiǎn)而言之,它們無法提供足夠的帶寬來防止 GPU+SSD+IO 受到性能限制。
不過,具有 8 個(gè) PCIe 5.0 通道的電纜應(yīng)該具有足夠的帶寬,如果它還可以供電,那么這將是擴(kuò)展筆記本電腦或手持設(shè)備功能的好方法。實(shí)現(xiàn)這一點(diǎn)有多容易完全是另一回事,因?yàn)?PCIe 5.0 在 PC 領(lǐng)域仍然相當(dāng)新。
審核編輯:劉清
-
連接器
+關(guān)注
關(guān)注
105文章
16404瀏覽量
147940 -
加速器
+關(guān)注
關(guān)注
2文章
841瀏覽量
40266 -
PCIe接口
+關(guān)注
關(guān)注
0文章
128瀏覽量
10657
原文標(biāo)題:PCIe重磅公布:用CopprLink 取代 OCuLink?
文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
PCIe校時(shí)卡 B碼-PCIe授時(shí)卡 雙模pcie時(shí)統(tǒng)卡發(fā)貨視頻
【PCIe 6.0 連載 · 下篇】測(cè)試才是關(guān)鍵:PCIe 6.0 如何保證穩(wěn)定量產(chǎn)?(行業(yè)干貨)
如何理解Linux內(nèi)核中的PCIe驅(qū)動(dòng)
視覺激光飛行打標(biāo)設(shè)備運(yùn)行視頻# 正運(yùn)動(dòng)技術(shù)# 運(yùn)動(dòng)控制卡# PCIe運(yùn)動(dòng)控制卡# 激光飛行打標(biāo)# 正運(yùn)動(dòng)
pcie總線授時(shí)時(shí)碼卡#時(shí)統(tǒng)卡 #時(shí)碼卡 #pcie總線授時(shí) #cpci授時(shí)卡
CPCI或pcie總線時(shí)統(tǒng)卡# 授時(shí)卡# 時(shí)統(tǒng)卡# pcie總線授時(shí)
總線授時(shí)卡優(yōu)勢(shì)解讀 #雙模pcie授時(shí)卡 #北斗pcie授時(shí)卡 #pcie授時(shí)板卡 #總線 #同步天下
探索TS2PCIE412:高性能PCIe開關(guān)的技術(shù)剖析
致鈦tiplus7100 為什么不走pcie4.0傳輸模式
【ICY DOCK科普】什么是 OCuLink 接口?#OCulink #PCIe #企業(yè)存儲(chǔ) #存儲(chǔ)
什么是 OCuLink 接口?
基于巨霖SIDesigner實(shí)現(xiàn)PCIe仿真的步驟
PCIe:用CopprLink取代OCuLink?
評(píng)論