日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何確定目標(biāo)阻抗以實(shí)現(xiàn)電源完整性?

jf_pJlTbmA9 ? 來(lái)源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-27 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn)

將 PDN阻抗設(shè)計(jì)為目標(biāo)值有助于確保設(shè)計(jì)的電源穩(wěn)定性。

PDN 目標(biāo)阻抗在一定程度上會(huì)決定 PDN 上測(cè)得的任何電壓波動(dòng)。

確定目標(biāo)阻抗需要考慮 PDN 上允許的電壓波動(dòng)、輸出信號(hào)上允許的抖動(dòng),或?qū)烧叨伎紤]在內(nèi)。

阻抗可能是用于普遍概括電子學(xué)所有領(lǐng)域信號(hào)行為的一項(xiàng)指標(biāo)。在 PCB 設(shè)計(jì)中設(shè)計(jì)具體應(yīng)用時(shí),我們總是有一些希望實(shí)現(xiàn)的目標(biāo)阻抗,無(wú)論是射頻走線、差分對(duì),還是阻抗匹配網(wǎng)絡(luò)。要想確保電源完整性,就要按照 PDN 目標(biāo)阻抗進(jìn)行設(shè)計(jì),但如何確定 PDN 目標(biāo)阻抗是一項(xiàng)不小的挑戰(zhàn)。

而遺憾的是,沒(méi)有哪一項(xiàng)行業(yè)標(biāo)準(zhǔn)(甚至產(chǎn)品手冊(cè)中也沒(méi)有提供一定的規(guī)范)可以告訴我們,在 PCB 中實(shí)現(xiàn)電源完整性所需的目標(biāo)阻抗是多少。為此,我們需要針對(duì)信號(hào)行為、允許的功率波動(dòng)、甚至 PDN 的拓?fù)浣Y(jié)構(gòu)來(lái)確定最低要求。

1. 對(duì)于電源完整性而言,合適的目標(biāo)阻抗是多少?

去耦電容有助于達(dá)到目標(biāo)阻抗并保持電源完整性

不能想當(dāng)然地認(rèn)為任何 PDN 都需要一個(gè)特定的目標(biāo)阻抗水平,因?yàn)槭聦?shí)并非如此簡(jiǎn)單。我們需要選擇的阻抗值取決于幾個(gè)因素,而且根據(jù) PDN 的結(jié)構(gòu),可能很難確定哪些因素最為重要。影響目標(biāo)阻抗值的主要因素包括:

電源總線上允許的電壓波動(dòng)

輸出信號(hào)上允許的時(shí)序抖動(dòng)

數(shù)字 IC 中的核心和邏輯電平

流入 PDN 的電流大小和帶寬

PDN 是數(shù)字的還是模擬

PDN 的拓?fù)浣Y(jié)構(gòu)

要確定電源完整性的目標(biāo)阻抗,有兩種最常見(jiàn)的方法,即考慮上述列表中的前兩項(xiàng)。雖然該列表中的所有要點(diǎn)都是相互關(guān)聯(lián)的,但前兩項(xiàng)通常用于確定 PDN 目標(biāo)阻抗的設(shè)計(jì)目標(biāo)。

最小電壓波動(dòng)的目標(biāo)阻抗

需要一定的電壓波動(dòng)才能讓一定量的電流流入 PDN,而產(chǎn)生電壓波動(dòng)所需的目標(biāo)阻抗可以由歐姆定律確定。如果知道了允許的電壓波動(dòng)和開(kāi)關(guān)期間的總電流消耗,就可以計(jì)算出與這兩個(gè)值有關(guān)的 PDN 阻抗。

wKgZomVdfG2AJVvjAAA-uDsSJBQ427.jpg

PDN 目標(biāo)阻抗方程

舉個(gè)例子,只要翻閱一下主處理器的數(shù)據(jù)手冊(cè)就可以確定限值。下圖所示為 Kintex UltraScale FPGA 的電源電壓數(shù)據(jù)。我們可以根據(jù)數(shù)據(jù)表中列出的電源電壓的標(biāo)稱值、最小值和最大值(見(jiàn)下面的紅框),對(duì)電源軌電壓的波動(dòng)設(shè)定一個(gè)限制。

wKgaomVdfG6APoRKAAKU0y_vdBA351.png

某大型 FPGA 的電源電壓數(shù)據(jù)

例如,在第一行中,如果我們考慮到 VCCINT 內(nèi)部電源電壓有 20% 的安全裕度,我們可以將允許的電源軌電壓波動(dòng)設(shè)置從 0.927 V 到 0.974 V。接下來(lái),在產(chǎn)品手冊(cè)中找到開(kāi)關(guān)期間的電流消耗,并使用歐姆定律來(lái)確定設(shè)計(jì)中的 PDN 目標(biāo)阻抗。只要該電源軌的 PDN 阻抗在整個(gè)信號(hào)帶寬內(nèi)低于目標(biāo)值,那么任何電壓波動(dòng)都可以最小化。

最小抖動(dòng)的目標(biāo)阻抗

確保抖動(dòng)最小化是一個(gè)重要的目標(biāo),有時(shí)也可用來(lái)確定 PDN 的目標(biāo)阻抗。當(dāng)一個(gè)數(shù)字器件進(jìn)行開(kāi)關(guān)操作并導(dǎo)致電源總線上的電壓波動(dòng)時(shí),器件中不斷變化的邏輯電平會(huì)導(dǎo)致信號(hào)中的時(shí)序和上升速率發(fā)生波動(dòng)。顯然,這兩者相互依存,并創(chuàng)造了一個(gè)有趣的反饋系統(tǒng),但要使抖動(dòng)最小化,就必須使這種電源波動(dòng)最小化。

抖動(dòng)的典型值可以從 10ps/mV 到 100ps/mV(對(duì)于某些邏輯電路而言)不等。高精度時(shí)序和測(cè)量應(yīng)用需要將抖動(dòng)降低至 1 ps/mV。這方面的例子包括點(diǎn)云成像應(yīng)用,如激光雷達(dá)、4D 雷達(dá)和其他電子光學(xué)應(yīng)用。

拓?fù)浣Y(jié)構(gòu)

PDN 的拓?fù)浣Y(jié)構(gòu)也會(huì)影響目標(biāo)阻抗,但并不是以我們預(yù)期的方式。典型 PCB 中的 PDN 可以有一個(gè)多總線拓?fù)浣Y(jié)構(gòu)。在這種拓?fù)浣Y(jié)構(gòu)中,通常有一個(gè)初級(jí)穩(wěn)壓器,將輸入電壓降至高邏輯電平 (5V),并將電源分支至總線??偩€上也會(huì)放置其他穩(wěn)壓器,用于繼續(xù)降低電壓。詳見(jiàn)下面方框圖中的示意圖。

wKgZomVdfHCAZQWLAABp886-rRo199.png

典型的 PDN 拓?fù)浣Y(jié)構(gòu),一條電源總線上有多個(gè)電路模塊

每個(gè)總線段上的不同電路模塊和器件可以相互影響,這意味著由一個(gè)器件引起的 PDN 上的干擾可以傳播到所有其他器件。這可以用 Z 參數(shù)矩陣來(lái)量化,它也稱為阻抗參數(shù)矩陣。從該矩陣可以全面了解 PDN 阻抗,以及流入 PDN 某部分的電流如何在其他部分產(chǎn)生紋波。3D 電磁場(chǎng)求解器可用于確定網(wǎng)絡(luò)參數(shù)矩陣,并在開(kāi)始原型設(shè)計(jì)之前評(píng)估電路板的電源完整性。

2. 努力降低 PDN 阻抗

一般來(lái)說(shuō),無(wú)論 PDN 的拓?fù)浣Y(jié)構(gòu)如何,我們都應(yīng)該努力在所需帶寬內(nèi)將 PDN 阻抗降至最低。把 PDN 阻抗降到零是不可能的,但如果能把 PDN 阻抗降到毫歐級(jí)別,達(dá)到 GHz 級(jí)頻率,那么設(shè)計(jì)就會(huì)非常順利。如果使用大量具有不同 ESL 值的去耦電容和相鄰平面,將有助于降低 PDN 阻抗,從而使電源總線電壓波動(dòng)和輸出信號(hào)的抖動(dòng)保持在一個(gè)較低的水平。

在所有設(shè)計(jì)挑戰(zhàn)中,目標(biāo)阻抗只是電源完整性的一個(gè)方面。Cadence Sigrity X 軟件可以幫助我們?cè)u(píng)估設(shè)計(jì)中的電源完整性,并提供了一整套時(shí)域和頻域仿真功能,以確定目標(biāo)阻抗是否需要降低。Sigrity X 提供了一系列可以用于 PDN 阻抗分析的仿真功能,在全面評(píng)估系統(tǒng)功能并確保電源完整性上助您一臂之力。

文章來(lái)源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18992

    瀏覽量

    264660
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    994

    瀏覽量

    49526
  • PDN
    PDN
    +關(guān)注

    關(guān)注

    0

    文章

    86

    瀏覽量

    23506
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    厚聲電阻ESL對(duì)高頻信號(hào)完整性影響?

    厚聲電阻(厚膜工藝為代表)的等效串聯(lián)電感(ESL)對(duì)高頻信號(hào)完整性具有顯著負(fù)面影響,其核心機(jī)理與表現(xiàn)如下: 一、ESL對(duì)高頻信號(hào)完整性的破壞機(jī)制 阻抗失配與信號(hào)畸變 計(jì)算公式 :ES
    的頭像 發(fā)表于 04-15 15:48 ?104次閱讀
    厚聲電阻ESL對(duì)高頻信號(hào)<b class='flag-5'>完整性</b>影響?

    SI合集002|信號(hào)完整性測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    一、信號(hào)完整性定義信號(hào)完整性(SignalIntegrity,簡(jiǎn)稱SI)是衡量信號(hào)從驅(qū)動(dòng)端經(jīng)傳輸線抵達(dá)接收端后,波形完整程度的關(guān)鍵指標(biāo),反映了信號(hào)在電路中能否正確的時(shí)序、持續(xù)時(shí)間和電
    的頭像 發(fā)表于 01-26 10:58 ?465次閱讀
    SI合集002|信號(hào)<b class='flag-5'>完整性</b>測(cè)量應(yīng)用簡(jiǎn)介,快速掌握關(guān)鍵點(diǎn)

    使用MATLAB和Simulink進(jìn)行信號(hào)完整性分析

    信號(hào)完整性是保持高速數(shù)字信號(hào)的質(zhì)量的過(guò)程。信號(hào)完整性是衡量電信號(hào)從源傳輸?shù)?b class='flag-5'>目標(biāo)位置時(shí)的質(zhì)量的關(guān)鍵度量。在高速數(shù)字和模擬電子中,確保信號(hào)的預(yù)期形狀、時(shí)序和功率得以保持,能夠保證數(shù)據(jù)的可靠且準(zhǔn)確傳輸。
    的頭像 發(fā)表于 01-23 13:57 ?8851次閱讀
    使用MATLAB和Simulink進(jìn)行信號(hào)<b class='flag-5'>完整性</b>分析

    Cadence工具如何解決芯粒設(shè)計(jì)中的信號(hào)完整性挑戰(zhàn)

    在芯粒設(shè)計(jì)中,維持良好的信號(hào)完整性是最關(guān)鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號(hào)的純凈與可靠面臨著前所未有的巨大挑戰(zhàn)。對(duì)于需要應(yīng)對(duì)信號(hào)完整性
    的頭像 發(fā)表于 12-26 09:51 ?506次閱讀
    Cadence工具如何解決芯粒設(shè)計(jì)中的信號(hào)<b class='flag-5'>完整性</b>挑戰(zhàn)

    是德頻譜分析儀E5063A低頻VNA電源完整性分析方法

    在現(xiàn)代電子設(shè)備中,電源完整性(PI)直接影響系統(tǒng)的穩(wěn)定性和性能。是德科技的E5063A矢量網(wǎng)絡(luò)分析儀(低頻VNA)憑借其高動(dòng)態(tài)范圍和精準(zhǔn)測(cè)量能力,成為分析電源分配網(wǎng)絡(luò)(PDN)阻抗特性
    的頭像 發(fā)表于 11-13 11:29 ?555次閱讀
    是德頻譜分析儀E5063A低頻VNA<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析方法

    三環(huán)電容ESL對(duì)高頻信號(hào)完整性影響?

    三環(huán)電容的ESL(等效串聯(lián)電感)對(duì)高頻信號(hào)完整性具有顯著影響,主要體現(xiàn)在阻抗失配、諧振頻率降低、信號(hào)衰減與相位失真、諧振尖峰與噪聲耦合等方面,其影響機(jī)制及應(yīng)對(duì)措施如下: 一、ESL對(duì)高頻信號(hào)完整性
    的頭像 發(fā)表于 11-03 16:14 ?646次閱讀
    三環(huán)電容ESL對(duì)高頻信號(hào)<b class='flag-5'>完整性</b>影響?

    技術(shù)資訊 I 信號(hào)完整性阻抗匹配的關(guān)系

    絡(luò)參數(shù)。信號(hào)完整性阻抗匹配之間存在什么關(guān)系?信號(hào)完整性阻抗匹配密不可分,精確的阻抗匹配對(duì)于確保功率順利傳輸至PCB互連中的負(fù)載器件至關(guān)重
    的頭像 發(fā)表于 09-05 15:19 ?5378次閱讀
    技術(shù)資訊 I 信號(hào)<b class='flag-5'>完整性</b>與<b class='flag-5'>阻抗</b>匹配的關(guān)系

    PCB電源完整性的雙面視角,用一篇文章理清時(shí)域電源噪聲與頻域PDN阻抗的關(guān)系

    了這個(gè)“電源網(wǎng)絡(luò)”的仿真。然后呢,它們有啥子聯(lián)系嗎? 這不就來(lái)和大家show出他們的關(guān)系了嘛!根據(jù)上面目標(biāo)阻抗的關(guān)系式,PDN阻抗等于電源
    發(fā)表于 09-04 13:48

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    是德DSOX1204A示波器在電源完整性測(cè)試中的關(guān)鍵優(yōu)勢(shì)

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計(jì)中至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,電源
    的頭像 發(fā)表于 06-24 12:01 ?769次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試中的關(guān)鍵優(yōu)勢(shì)

    信號(hào)完整性(SI)/ 電源完整性(PI)工程師的核心技能樹(shù)體系

    信號(hào)完整性(SI)和電源完整性(PI)工程師在高速電子設(shè)計(jì)領(lǐng)域扮演著關(guān)鍵角色,其核心技能樹(shù)體系需覆蓋從理論基礎(chǔ)到工程實(shí)踐的全流程。以下是該崗位的核心技能框架,結(jié)合技術(shù)深度與應(yīng)用場(chǎng)景進(jìn)行系統(tǒng)化梳理
    的頭像 發(fā)表于 06-05 10:11 ?5013次閱讀

    了解信號(hào)完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號(hào)完整性時(shí)使用的一些術(shù)語(yǔ),以及設(shè)計(jì)人員需要考慮的問(wèn)題,然后介紹 [Amphenol] 優(yōu)異的電纜和
    的頭像 發(fā)表于 05-25 11:54 ?1662次閱讀
    了解信號(hào)<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說(shuō) | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性電源完整性設(shè)計(jì)的問(wèn)題,這些問(wèn)題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1262次閱讀
    Samtec虎家大咖說(shuō) | 淺談信號(hào)<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說(shuō)一下,信號(hào)完整性為什么寫(xiě)電源完整性?SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒(méi)有問(wèn)題。如果提高認(rèn)知,將SI 大類來(lái)看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計(jì)原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(jì)(文檔) v 疊層設(shè)計(jì) v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一
    發(fā)表于 05-08 16:30
    虹口区| 仁怀市| 齐齐哈尔市| 奉贤区| 天镇县| 娄烦县| 敦化市| 海南省| 承德市| 五常市| 洛扎县| 辽中县| 阳谷县| 平凉市| 苏尼特右旗| 渝中区| 杭州市| 和田市| 黎平县| 日照市| 巴中市| 永胜县| 屏山县| 竹北市| 宁乡县| 墨竹工卡县| 奉贤区| 汉源县| 本溪| 甘洛县| 滦南县| 武安市| 清徐县| 和硕县| 天镇县| 商河县| 利川市| 桃源县| 突泉县| 武邑县| 阳新县|