日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity Interface Designer報(bào)錯(cuò)案例-v2

XL FPGA技術(shù)交流 ? 2024-04-07 08:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

1db0f07e-f21c-11ee-b759-92fbcf53809c.png

原因:(1)有些客戶使用Win7版本,目前Efinity對(duì)Win7的支持不好。建議升級(jí)成win10。

(2)殺毒軟件刪除了文件,實(shí)際interface生成約束是沒(méi)有問(wèn)題的,客戶pnr的時(shí)候就報(bào)錯(cuò),需要重新安裝軟件。

(3)電腦存在加密系統(tǒng) 。造成的現(xiàn)象是新建工程時(shí)interface可以打開(kāi),但是生成xxx.peri.xml文件之后再次打開(kāi)就會(huì)報(bào)錯(cuò)。

(2)Interface打不開(kāi)。

現(xiàn)象:(1)打開(kāi)interface的時(shí)候指示:Efinity Interface Designer finished. Exit code = 1 Exit status : NormalInterface design file exists, check and migrate done1dc1c796-f21c-11ee-b759-92fbcf53809c.png(2)新建工程第一次可以打開(kāi)interface Designer(3)刪除xxx.peri.xml之后,第一次也可以打開(kāi)Interface Designer.原因:電腦存在加密 (3) interface打不開(kāi)打開(kāi)interface Designer時(shí)會(huì)報(bào)以下錯(cuò)誤。EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

1dc68326-f21c-11ee-b759-92fbcf53809c.jpg

編譯過(guò)程可能報(bào)以下錯(cuò)誤:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1dd93264-f21c-11ee-b759-92fbcf53809c.png

解決方案:安裝VC_redist.x64.exe,注意參考軟件安裝指導(dǎo)的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

1dde8f84-f21c-11ee-b759-92fbcf53809c.png

說(shuō)明:在GPIO處定義了一個(gè)clk_27m,在pll的輸出上又定義了一個(gè)clk_27m,兩個(gè)信號(hào)名沖突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1de4942e-f21c-11ee-b759-92fbcf53809c.png

原因:1)一般是軟件有360或者別的殺毒軟件的相關(guān)文件刪除了,需要找回文件或者重新安裝軟件。

2)客戶使用Win7版本,目前Efinity對(duì)Win7的支持不好。建議升級(jí)成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1dfcba54-f21c-11ee-b759-92fbcf53809c.png

1e014470-f21c-11ee-b759-92fbcf53809c.png

原因是在pinout文件中對(duì)應(yīng)的Clock Region中,不能超過(guò)4個(gè)時(shí)鐘去驅(qū)動(dòng)。

  • 也就是GPIOR_PN_42,41,40三組差分對(duì),不能由兩組LVDS來(lái)驅(qū)動(dòng),因?yàn)槊拷MLVDS時(shí)鐘有l(wèi)vds_fast_clk和lvds_slow_clk兩個(gè),兩組就會(huì)有4個(gè)時(shí)鐘在Region clock R13區(qū)域。

  • 結(jié)論就是把LVDS差分對(duì)放在同一個(gè)Clock Region.

(7)Resource name is empty

1e1f6fd6-f21c-11ee-b759-92fbcf53809c.png

解決方案:Resource是指管腳,這里是指沒(méi)有分配管腳。

(8)用新版本軟件打開(kāi)老版本工程時(shí)interface Desinger打不開(kāi)

1e2368a2-f21c-11ee-b759-92fbcf53809c.jpg


發(fā)給客戶的peri.xml,客戶打不開(kāi)有問(wèn)題,叫他們文本打開(kāi)peri看看,有些客戶沒(méi)有動(dòng)peri文件,但是內(nèi)容卻改了

(9) Valid characters are alphanumeric haracters with dash and underscore only

1e27576e-f21c-11ee-b759-92fbcf53809c.png

原因:在LVDS添加Block時(shí)不能添加bus,所以在Input Pin/Bus Name中命名上不能像總線一樣添加[*]

(10)interface Designer打不開(kāi)定位思路。

1e47d796-f21c-11ee-b759-92fbcf53809c.png

原因:查一下下面幾點(diǎn):

1. 系統(tǒng)環(huán)境路徑設(shè)置

1e4bf452-f21c-11ee-b759-92fbcf53809c.png

2. python是否在firewall 允許的程序列表里

1e6a6a36-f21c-11ee-b759-92fbcf53809c.png

3. microsoft visual c++2015有安裝嗎?

這個(gè)有一個(gè)安裝包,在打不開(kāi)的時(shí)候可以安裝

4. java 8有安裝嗎?

(11)燒寫文件無(wú)法生成Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf"Missing Interface Designer LPF constraint file, no programming file will be generated.Open Interface Designer to createa project.原因:如果在interface Desinger中沒(méi)有添加接口是不會(huì)生成bit文件的。

(12)These HSIOGPlOmust be placed at least 1 pair away from Mipl lane csi_rxc in order to avoid noise coupling from GPIOto MIPILane: GPIOR_ N_09,GPIOR_P 09

這個(gè)是一告警信息,意思是說(shuō)差分信號(hào)要和單端信號(hào)之間隔開(kāi)一組差分對(duì)。比如上面的警告,說(shuō)的是GPIOR_PN_09這個(gè)差分對(duì)和要單端信號(hào)之間隔開(kāi)一組差分對(duì),也就是GPIOR_PN_08或者GPIOR_PN_10要空著不能接信號(hào)。當(dāng)然如果放一些很低速的信號(hào)也是可以的比如復(fù)位信號(hào),上電之后一般不再翻轉(zhuǎn),或者UART這樣速率比較低的信號(hào)。

(13)The recommended phase shit step for the Calibration Clock is 45 degrees, Curent: 15.0000 degrees.

在使用hyperram時(shí),對(duì)fpll的頻率是有要求的。請(qǐng)具體參考以下格式對(duì)PLL的VCO頻率和POST-divider參數(shù)進(jìn)行設(shè)置。更詳細(xì)的說(shuō)明可以參考hyperram的datasheet或者本公眾號(hào)關(guān)于hyperram的介紹。

1e6e4084-f21c-11ee-b759-92fbcf53809c.png


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Interface
    +關(guān)注

    關(guān)注

    0

    文章

    104

    瀏覽量

    39766
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    uM-FPU V2 浮點(diǎn)協(xié)處理器:功能特性與應(yīng)用指南

    uM-FPU V2 浮點(diǎn)協(xié)處理器:功能特性與應(yīng)用指南 引言 在電子設(shè)計(jì)領(lǐng)域,浮點(diǎn)運(yùn)算能力對(duì)于許多應(yīng)用至關(guān)重要。Micromega Corporation 的 uM-FPU V2 浮點(diǎn)協(xié)處理器為
    的頭像 發(fā)表于 04-11 15:15 ?492次閱讀

    AA Boost Module V2:便捷的電源解決方案

    AA Boost Module V2:便捷的電源解決方案 在電子設(shè)計(jì)中,電源供應(yīng)是一個(gè)關(guān)鍵問(wèn)題。今天要給大家介紹的是DFRobot的獨(dú)家產(chǎn)品——AA Boost Module V2(SKU
    的頭像 發(fā)表于 03-27 12:50 ?226次閱讀

    如何在 VisionFive v2 上使用外部 GPU?

    如果舊的 amd gpu 在 VisionFive V2 上運(yùn)行,我想使用帶有開(kāi)源 amd 驅(qū)動(dòng)程序的 amd gpu。我需要什么以及如何將 GPU 連接到 VisionFive v2
    發(fā)表于 03-13 06:38

    RDMA設(shè)計(jì)44:RoCE v2原語(yǔ)功能驗(yàn)證與分析

    它是RoCE v2協(xié)議進(jìn)行信息及數(shù)據(jù)交換的核心機(jī)制,也是DUT需要實(shí)現(xiàn)的核心機(jī)制之一,對(duì)該功能的仿真驗(yàn)證需要考慮指令的提交數(shù)據(jù)包的組裝及發(fā)送、數(shù)據(jù)的DMA處理等。
    的頭像 發(fā)表于 02-25 09:26 ?335次閱讀
    RDMA設(shè)計(jì)44:RoCE <b class='flag-5'>v2</b>原語(yǔ)功能驗(yàn)證與分析

    RDMA設(shè)計(jì)37:RoCE v2 子系統(tǒng)模型設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文160多篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 子系統(tǒng)模型是用來(lái)模擬 RoCE v2 功能
    發(fā)表于 02-06 16:19

    RDMA設(shè)計(jì)30:RoCE v2 發(fā)送模塊2

    當(dāng) RoCE v2 發(fā)送模塊檢測(cè)到發(fā)送隊(duì)列非空時(shí),則從發(fā)送隊(duì)列中讀取一個(gè)發(fā)送隊(duì)列條目,并判斷請(qǐng)求類型。根據(jù)不同的請(qǐng)求類型和請(qǐng)求長(zhǎng)度進(jìn)入不同的包生成流程,這一過(guò)程由請(qǐng)求狀態(tài)機(jī)實(shí)現(xiàn)。
    的頭像 發(fā)表于 01-27 11:56 ?846次閱讀
    RDMA設(shè)計(jì)30:RoCE <b class='flag-5'>v2</b> 發(fā)送模塊<b class='flag-5'>2</b>

    RDMA設(shè)計(jì)29:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)2

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 (1)RoCE v2 發(fā)送模塊 RoCE v2 發(fā)送模塊
    發(fā)表于 01-26 16:47

    RDMA設(shè)計(jì)28:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 發(fā)送及接收模塊負(fù)責(zé)將用戶指令組裝為 RoCE
    發(fā)表于 01-25 10:45

    RDMA設(shè)計(jì)19:RoCE v2 發(fā)送及接收模塊設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文約100篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 RoCE v2 發(fā)送及接收模塊負(fù)責(zé)將用戶指令組裝
    發(fā)表于 01-06 08:08

    AURIX? Audio Application Kit for AURIX? lite Kit V2 深度解析

    AURIX? Audio Application Kit for AURIX? lite Kit V2 深度解析 在音頻技術(shù)不斷發(fā)展的今天,一款功能強(qiáng)大且靈活的音頻應(yīng)用套件對(duì)于電子工程師來(lái)說(shuō)至關(guān)重要
    的頭像 發(fā)表于 12-20 20:35 ?1479次閱讀

    uIO-Stick v2 用戶指南:設(shè)計(jì)、應(yīng)用與安全要點(diǎn)

    uIO-Stick v2 用戶指南:設(shè)計(jì)、應(yīng)用與安全要點(diǎn) 在電子工程領(lǐng)域,接口設(shè)備對(duì)于連接不同系統(tǒng)和實(shí)現(xiàn)功能交互起著至關(guān)重要的作用。uIO-Stick v2 作為一款用于 MOTIX? MCU 設(shè)備
    的頭像 發(fā)表于 12-20 11:10 ?900次閱讀

    Efinity RISC-V IDE入門使用-5

    一、Efinity工程 io_memoryClk是與存儲(chǔ)器接口共用的時(shí)鐘,需要連接正確。 UART 由于鈦金系列是有片上晶振的,所以有些客戶可能會(huì)選擇片上晶振作為SOC的系統(tǒng)時(shí)鐘或者選擇片上晶振作
    的頭像 發(fā)表于 07-23 12:42 ?5042次閱讀
    <b class='flag-5'>Efinity</b> RISC-<b class='flag-5'>V</b> IDE入門使用-5

    RDMA over RoCE V2設(shè)計(jì)1:為什么要設(shè)計(jì)它?

    基于PC-PC或GPU-GPU之間RDMA設(shè)計(jì)已有較多廠商投入,雖然有的大廠投入幾年后折羽而歸,但不影響PC領(lǐng)域成熟應(yīng)用產(chǎn)品的推廣。這里主要討論在FPGA上設(shè)計(jì)RDMA over RoCE V2,雖然已有xilinx的ernic應(yīng)用,但是性價(jià)比以及國(guó)產(chǎn)化需求還是有其發(fā)展空間。
    的頭像 發(fā)表于 07-15 10:58 ?835次閱讀
    RDMA over RoCE <b class='flag-5'>V2</b>設(shè)計(jì)1:為什么要設(shè)計(jì)它?

    Efinity debuger常見(jiàn)問(wèn)題總結(jié)-v4

    ? 把燒寫文件和json文件提供給他人進(jìn)行調(diào)試 該方法是在不需要要提供源文件的情況下可以提供給別進(jìn)行debuger用的。但是也要有以下準(zhǔn)備: (1)安裝efinity; (2)安裝gtkwave
    的頭像 發(fā)表于 06-10 10:43 ?1557次閱讀
    <b class='flag-5'>Efinity</b> debuger常見(jiàn)問(wèn)題總結(jié)-<b class='flag-5'>v</b>4

    V2板子上部署豆包模型調(diào)試指南

    我們將修改好的代碼,上傳到板子上,之后在終端上運(yùn)行我們的程序。板子一定要先連接Wi-Fi,再去運(yùn)行代碼否則會(huì)報(bào)錯(cuò)。 出現(xiàn)上述圖片的形式,說(shuō)明代碼可以在板子上正常運(yùn)行了。 最后 關(guān)于如何在終端上運(yùn)行程序可以看5G智能物聯(lián)網(wǎng)課程之Aidlux下人工智能開(kāi)發(fā)(SC171開(kāi)發(fā)套件V2
    發(fā)表于 05-25 10:17
    朝阳区| 葵青区| 桃江县| 旅游| 广南县| 翁牛特旗| 临颍县| 三亚市| 赤水市| 钟祥市| 内黄县| 汤原县| 巩义市| 个旧市| 威宁| 通山县| 南京市| 汉沽区| 沿河| 灵丘县| 胶州市| 永胜县| 苍溪县| 剑河县| 鞍山市| 周宁县| 平乐县| 沙坪坝区| 通道| 于田县| 岳西县| 临猗县| 和静县| 尉氏县| 弋阳县| 阜新市| 南靖县| 永宁县| 奉化市| 吐鲁番市| 承德县|