日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì),信號(hào)完整性問題你一定要清楚!

李蚩靈 ? 來源:jf_07764911 ? 作者:jf_07764911 ? 2024-04-07 16:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號(hào)完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計(jì) 必須關(guān)心的問題之一。元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號(hào)的布線等因素,都會(huì)引起信號(hào)完整性問題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。

PCB信號(hào)完整性問題

良好的信號(hào)完整性,是指信號(hào)在需要的時(shí)候能以正確的時(shí)序和電壓電平數(shù)值做出響應(yīng)。反之,當(dāng)信號(hào)不能正常響應(yīng)時(shí),就出現(xiàn)了信號(hào)完整性問題,

信號(hào)完整性問題會(huì)導(dǎo)致或直接帶來信號(hào)失真、定時(shí)錯(cuò)誤、不正確數(shù)據(jù)、地址和控制線以及系統(tǒng)誤工作,甚至系統(tǒng)崩潰。

PCB的信號(hào)完整性問題主要包括信號(hào)反射、串?dāng)_、信號(hào)延遲和時(shí)序錯(cuò)誤。

1、反射

信號(hào)在傳輸線上傳輸時(shí),當(dāng)高速PCB上傳輸線的特征阻抗與信號(hào)的源端阻抗或負(fù)載阻抗不匹配時(shí),信號(hào)會(huì)發(fā)生反射使信號(hào)波形出現(xiàn)過沖、下沖和由此導(dǎo)致的振鈴現(xiàn)象。

過沖(Overs hoot)是指信號(hào)跳變的第一個(gè)峰值(或谷值),它是在電源電平之上或參考地電平之下的額外電壓效應(yīng);

下沖(Unders hoot)是指信號(hào)跳變的下一個(gè)谷值(或峰值)。過大的過沖電壓經(jīng)常長期性地沖擊會(huì)造成器件的損壞,下沖會(huì)降低噪聲容限,振鈴增加了信號(hào)穩(wěn)定所需要的時(shí)間,從而影響到系統(tǒng)時(shí)序。

2、串?dāng)_

在 PCB 中,串?dāng)_是指當(dāng)信號(hào)在傳輸線上傳播時(shí),因電磁能量通過互容和互感耦合對(duì)相鄰的傳輸線產(chǎn)生的不期望的噪聲干擾,它是由不同結(jié)構(gòu)引起的電磁場在同一區(qū)域里的相互作用而產(chǎn)生的?;ト菀l(fā)耦合電流,稱為容性串?dāng)_;而互感引發(fā)耦合電壓,稱為感性串?dāng)_。在PCB上,串?dāng)_與走線長度、信號(hào)線間距,以及參考地平面的狀況等有關(guān)。

3、信號(hào)延遲和時(shí)序錯(cuò)誤

信號(hào)在PCB的導(dǎo)線上以有限的速度傳輸,信號(hào)從驅(qū)動(dòng)端發(fā)出到達(dá)接收端,其間存在一個(gè)傳輸延遲。過多的信號(hào)延遲或者信號(hào)延遲不匹配可能導(dǎo)致時(shí)序錯(cuò)誤和邏輯器件功能混亂。

確保信號(hào)完整性的PCB設(shè)計(jì)方法

在PCB設(shè)計(jì)過程中想要較好地確保信號(hào)完整性,可以從以下幾個(gè)方面來考慮。

(1)電路設(shè)計(jì)上的考慮。包括控制同步切換輸出數(shù)量,控制各單元的最大邊沿速率(dl/dt和dV/dt),從而得到最低目可接受的邊沿速率;為高輸出功能塊(如時(shí)鐘驅(qū)動(dòng)器)選擇差分信號(hào):在傳輸線上端接無源元件(如電阻、電容等),以實(shí)現(xiàn)傳輸線與負(fù)載間的阻抗匹配,

(2)最小化平行布線的走線長度

(3)元件擺放要遠(yuǎn)離/0互連接口和其他易受干擾及耦合影響的區(qū)域,盡量減小元件間的擺放間隔

(4)縮短信號(hào)走線到參考平面的距離間隔。

(5)降低走線阻抗和信號(hào)驅(qū)動(dòng)電平

(6)終端匹配??稍黾咏K端匹配電路或者匹配元件。

(7)避免相互平行的走線布線,為走線間提供足夠的走線間隔,減小電感耦合

信號(hào)完整性是PCB設(shè)計(jì)中不可忽視的一個(gè)重要概念,要保證PCB具有良好的信號(hào)完整性,工程師需要綜合多種影響因素,合理布局、布線,從而提高產(chǎn)品性能。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4418

    文章

    23979

    瀏覽量

    426377
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4939

    瀏覽量

    95828
  • 信號(hào)完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1500

    瀏覽量

    98272
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題

    IDT信號(hào)完整性產(chǎn)品:解決高速信號(hào)傳輸難題 在當(dāng)今的電子設(shè)備中,隨著計(jì)算、存儲(chǔ)和通信應(yīng)用中信號(hào)速度的不斷提高,系統(tǒng)設(shè)計(jì)師面臨著越來越大的
    的頭像 發(fā)表于 03-04 17:10 ?695次閱讀

    高速PCB工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    本質(zhì)上是信號(hào)回流路徑和參考平面的核心組成部分。通過仿真工具驗(yàn)證其影響,是確保信號(hào)完整性(SI)的關(guān)鍵步驟。 ? 高速PCB設(shè)計(jì)通過仿真工具驗(yàn)
    的頭像 發(fā)表于 02-28 09:47 ?243次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    使用MATLAB和Simulink進(jìn)行信號(hào)完整性分析

    信號(hào)完整性是保持高速數(shù)字信號(hào)的質(zhì)量的過程。信號(hào)完整性是衡量電
    的頭像 發(fā)表于 01-23 13:57 ?8849次閱讀
    使用MATLAB和Simulink進(jìn)行<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    PK6350無源探頭在高速數(shù)字總線信號(hào)完整性測試中的應(yīng)用案例

    、應(yīng)用背景 在現(xiàn)代電子設(shè)備架構(gòu)中,PCIe、USB 3.0等高速數(shù)字總線是實(shí)現(xiàn)數(shù)據(jù)高速傳輸?shù)暮诵妮d體,其信號(hào)完整性測試已成為保障設(shè)備性能穩(wěn)
    的頭像 發(fā)表于 01-07 13:41 ?322次閱讀
    PK6350無源探頭在<b class='flag-5'>高速</b>數(shù)字總線<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測試中的應(yīng)用案例

    Samtec高速線纜深入解析:高速信號(hào)完整性的關(guān)鍵技術(shù)

    隨著高速計(jì)算、數(shù)據(jù)中心、人工智能和下代通信系統(tǒng)的快速發(fā)展,高速線束線纜作為信號(hào)傳輸鏈路中的重要環(huán)節(jié),其 信號(hào)
    的頭像 發(fā)表于 12-15 17:37 ?773次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線需重點(diǎn)關(guān)注信號(hào)
    的頭像 發(fā)表于 11-21 09:23 ?1064次閱讀
    高頻<b class='flag-5'>PCB</b>布線“避坑指南”:4大核心技巧讓<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>提升90%

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時(shí)避免其他信號(hào)完整性問題。使用集成場求解器的PCB設(shè)計(jì)軟件可以評(píng)估阻抗匹配并
    的頭像 發(fā)表于 09-05 15:19 ?5375次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    揭秘高頻PCB設(shè)計(jì):體積表面電阻率測試儀如何確保信號(hào)完整性

    把控 PCB 材料電學(xué)性能,保障信號(hào)完整性。 高頻 PCB 對(duì)基材與涂層材料電學(xué)性能要求嚴(yán)苛,體積表面電阻率測試儀通過檢測材料的體積與表面電阻率,為
    的頭像 發(fā)表于 08-29 09:22 ?740次閱讀
    揭秘高頻<b class='flag-5'>PCB設(shè)計(jì)</b>:體積表面電阻率測試儀如何確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    串?dāng)_如何影響信號(hào)完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號(hào)完整性和 EMI,并討論在設(shè)計(jì)中解決這問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?1w次閱讀
    串?dāng)_如何影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>和EMI

    深圳 9月12-13日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):深圳9月12-13日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)
    的頭像 發(fā)表于 07-10 11:54 ?587次閱讀
    深圳 9月12-13日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    什么是信號(hào)完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    羅德與施瓦茨示波器RTO2014破解信號(hào)完整性難題的全面指南

    信號(hào)完整性在現(xiàn)代高速數(shù)字系統(tǒng)和通信領(lǐng)域中至關(guān)重要。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)在傳輸過程中面臨的挑戰(zhàn)也愈加嚴(yán)峻,如信號(hào)衰減、反射、串?dāng)_和
    的頭像 發(fā)表于 07-08 17:37 ?672次閱讀
    羅德與施瓦茨示波器RTO2014破解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>難題的全面指南

    PCB設(shè)計(jì)100問

    信號(hào)和模擬信號(hào)之間的距離,或加 ground guard/shunt traces 在模擬信號(hào)旁邊。 還要注意數(shù)字地對(duì)模擬地的噪聲干擾。 3、在高速設(shè)計(jì)中,如何解決
    發(fā)表于 05-21 17:21

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?950次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>質(zhì)量

    上海 6月20-21日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):上海6月20-21日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)
    的頭像 發(fā)表于 05-15 15:38 ?704次閱讀
    上海 6月20-21日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!
    吕梁市| 临汾市| 芮城县| 保德县| 孟津县| 田阳县| 临沭县| 金川县| 安丘市| 印江| 天峨县| 海阳市| 贺州市| 弋阳县| 通渭县| 沐川县| 循化| 芮城县| 遂平县| 建始县| 柯坪县| 任丘市| 张家港市| 桂阳县| 泰宁县| 涡阳县| 浦江县| 平阴县| 永善县| 朝阳县| 武城县| 盈江县| 抚顺市| 宁明县| 龙井市| 谷城县| 平原县| 阳信县| 浮梁县| 九台市| 醴陵市|