日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用驗證通行與建立鎖定的程序來進行鎖相環(huán)鎖定

0BFC_eet_china ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-10-16 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在嘗試將鎖相環(huán)(PLL)鎖定時,你是否碰到過麻煩?草率的判斷會延長調試過程,調試過程變得更加單調乏味。根據(jù)以下驗證通行與建立鎖定的程序,調試過程可以變得非常簡單。第1步:驗證通信第一步是驗證PLL響應編程的能力。如果PLL沒有鎖定,無法讀回,則嘗試發(fā)送需要最小量硬件命令工作的軟件命令。一種方法是通過軟件(而非引腳)調節(jié)PLL的通電斷電尋找引腳的可預測電流變化或偏置電壓電平變化。許多PLL在其輸入(OSCin)引腳的電平在通電時為Vcc/2,在斷電時為0V。如果PLL集成了壓控振蕩器(VCO),則查看低壓差(LDO)輸出引腳電壓是否對通電和斷電命令做出反應。還可能可以切換輸入/輸出 (I/O)引腳,比如許多LMX系列PLL的MUXout引腳。如果采用上述方法能夠驗證通信,就可以繼續(xù)嘗試進行鎖定。如果無法驗證通信,則查找常見的原因,例如以下原因:

  • 編程串行

  • 鎖存使能(也稱為芯片選擇條(CSB))過高

  • 對軟件輸入的低通濾波過多

  • 與串行外圍設備接口總線(SPI)存在時序問題

  • 電源引腳焊接有誤

第2步:建立鎖定驗證通信后,下一步就是嘗試對PLL進行鎖定。下面是PLL無法鎖定的一些更常見的原因:

  • 對鎖定檢測引腳的錯誤解讀。

如果配置有誤,鎖定檢測引腳會在實際已經鎖定的情況下顯示出PLL未鎖定??梢酝ㄟ^查看頻譜分析儀輸出或VCO調諧電壓驗證這一情況。

  • 編程問題。

向PLL發(fā)送錯誤的信息會很容易導致無法鎖定。一些常見的編程錯誤包括:VCO編程頻率超出范圍、VCO校準設置不正確或寄存器時序有誤。

  • VCO校準問題。

對于集成VCO的PLL而言,頻率范圍通常分成幾個不同的頻段。錯誤的編程會導致VCO鎖定錯誤的頻段。對特定寄存器的編程通常會啟動VCO校準;因此必須確定在編程此寄存器時,其他軟件和硬件(尤其是基準輸入)狀態(tài)正確,以確保校準正常工作。

  • 輸入或反饋路徑問題。

如果VCO輸入或基準輸入因電源水平較低、壓擺率較低、匹配較差或諧波較高而存在問題,會導致PLL打開鎖定。大多數(shù)PLL有方法輸出內部頻率計數(shù)器的實際頻率輸出,將其發(fā)送到引腳。

  • 環(huán)路濾波器中與地連接或短路。

可以通過查看調諧電壓或切換鑒相器兩極,根據(jù)頻率變化確定連接或短路。

  • PLL環(huán)路濾波器不穩(wěn)定。

如果降低電荷泵電流導致PLL鎖定通常是不穩(wěn)定的表現(xiàn),但是僅憑這項技術不起作用不能排除不穩(wěn)定這一因素。導致環(huán)路濾波器不穩(wěn)定的產檢原因有忽略考慮VCO輸入電容;使用過度限制環(huán)路帶寬的集成濾波器;或者使用與PLL初始設計不同的PLL設置(電荷泵增益、VCO頻率或鑒相器頻率)。

遵循系統(tǒng)的方法,不作出草率的假設能夠使PLL鎖定調試程序變得簡單許多。下圖為指導此程序的流程圖。

圖:PLL調試流程圖

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pll
    pll
    +關注

    關注

    6

    文章

    991

    瀏覽量

    138415

原文標題:鎖相環(huán)無法鎖定,應該這樣處理…

文章出處:【微信號:eet-china,微信公眾號:電子工程專輯】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    利用鑒相鑒頻器擴展鎖相環(huán)的捕獲范圍

    本文將了解如何用鑒相/鑒頻器(PFD)替代普通鑒相器,以擴展鎖相環(huán)(PLL)的捕獲范圍。
    的頭像 發(fā)表于 04-22 14:28 ?1584次閱讀
    利用鑒相鑒頻器擴展<b class='flag-5'>鎖相環(huán)</b>的捕獲范圍

    高性能低噪聲鎖相環(huán)LTC6948:設計與應用全解析

    高性能低噪聲鎖相環(huán)LTC6948:設計與應用全解析 在電子工程師的日常工作中,高性能的鎖相環(huán)(PLL)器件是實現(xiàn)精確頻率控制和低噪聲信號合成的關鍵。今天,我們就來深入探討一款名為LTC6948
    的頭像 發(fā)表于 04-21 16:20 ?195次閱讀

    上海微系統(tǒng)所在太赫茲半導體激光器光注入鎖定方面取得進展

    ,中國科學院上海微系統(tǒng)與信息技術研究所黎華研究員團隊在太赫茲(THz)量子級聯(lián)激光器(QCL)光注入鎖定領域取得重要進展。該研究提出了一種THz單模QCL與光頻梳QCL之間的光學互注入(MOI)鎖定方案,在無需外部鎖定硬件(如
    的頭像 發(fā)表于 03-31 06:36 ?89次閱讀
    上海微系統(tǒng)所在太赫茲半導體激光器光注入<b class='flag-5'>鎖定</b>方面取得進展

    鎖定放大器工作原理 鎖定放大器和鎖相放大器的區(qū)別

    鎖定放大器(Lock-in Amplifier)是一種專用的信號處理裝置,常被用于提取微弱信號或信噪比低的信號。它通過將輸入信號與參考信號相互比較,并利用同步檢測技術進行濾波和放大,從而有效地抑制
    的頭像 發(fā)表于 03-30 17:03 ?422次閱讀
    <b class='flag-5'>鎖定</b>放大器工作原理 <b class='flag-5'>鎖定</b>放大器和<b class='flag-5'>鎖相</b>放大器的區(qū)別

    Altera公司鎖相環(huán)IP核介紹

    鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實現(xiàn)輸出時鐘對輸入?yún)⒖紩r鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測器(PFD)、電荷泵、環(huán)路濾波器
    的頭像 發(fā)表于 03-06 15:58 ?294次閱讀
    Altera公司<b class='flag-5'>鎖相環(huán)</b>IP核介紹

    CDC2516:高性能鎖相環(huán)時鐘驅動器的深度解析

    CDC2516:高性能鎖相環(huán)時鐘驅動器的深度解析 在電子設計領域,時鐘驅動器是確保系統(tǒng)穩(wěn)定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環(huán)時鐘驅動器——CDC2516。 文件下載
    的頭像 發(fā)表于 02-10 14:50 ?259次閱讀

    CDC509:高性能3.3V鎖相環(huán)時鐘驅動器

    CDC509:高性能3.3V鎖相環(huán)時鐘驅動器 在電子設計領域,時鐘驅動是一項關鍵技術,尤其是在同步DRAM應用中,需要高精度、低抖動的時鐘信號確保數(shù)據(jù)的準確傳輸。德州儀器(Texas
    的頭像 發(fā)表于 02-10 14:40 ?441次閱讀

    CDCVF25081:高性能鎖相環(huán)時鐘驅動器深度解析

    CDCVF25081:高性能鎖相環(huán)時鐘驅動器深度解析 引言 在電子設計領域,時鐘驅動器起著至關重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發(fā)表于 02-10 14:20 ?245次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南 在電子設計領域,鎖相環(huán)(PLL)是一種至關重要的電路,它能夠實現(xiàn)信號的相位同步和頻率合成,廣泛應用于通信、雷達、儀器儀表等眾多領域。今天要給大家
    的頭像 發(fā)表于 02-10 11:10 ?312次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點 在電子設計領域,鎖相環(huán)(PLL)是實現(xiàn)頻率合成、信號同步等功能的關鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖相環(huán)
    的頭像 發(fā)表于 02-10 11:10 ?329次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發(fā)表于 10-08 10:00 ?905次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅動器技術文檔總結

    ?CDC516 3.3V相位鎖定環(huán)時鐘驅動器技術文檔總結

    CDC516 是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅動器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為與同步 DRAM 一起使用而設計。CDC516 的工作電壓為 3.3V V~CC~設計用于驅動每個
    的頭像 發(fā)表于 09-23 10:15 ?1727次閱讀
    ?CDC516 3.3V相位<b class='flag-5'>鎖定</b><b class='flag-5'>環(huán)</b>時鐘驅動器技術文檔總結

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感器檢測技術

    使用場合。為實現(xiàn)無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術。通過應用鎖相環(huán)原理,設計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
    發(fā)表于 07-29 16:22

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | Pango 的時鐘資源——鎖相環(huán)

    : Window11 PDS2022.2-SP6.4 芯片型號: PG2L50H-484 2.實驗原理 2.1. PLL 介紹 鎖相環(huán)作為一種反饋控制電路,其特點是利用外部輸入的參考信號控制環(huán)路內部
    發(fā)表于 07-10 10:28

    高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復頻率的系統(tǒng)分析 實驗內容: 針對重復頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?895次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復頻率研究中的應用
    调兵山市| 景宁| 潍坊市| 夹江县| 玛纳斯县| 新巴尔虎右旗| 乐清市| 黄平县| 来宾市| 星子县| 淮南市| 陕西省| 二连浩特市| 嘉荫县| 五指山市| 尼木县| 建水县| 册亨县| 邯郸县| 雷波县| 财经| 西安市| 潮州市| 三河市| 株洲县| 萝北县| 镇沅| 巴马| 平武县| 汾阳市| 浦东新区| 乐安县| 大同县| 晋城| 兴海县| 葵青区| 安泽县| 扬州市| 饶阳县| 周口市| 遂溪县|