日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

fpga和cpld的聯(lián)系和區(qū)別有哪些?看完全明白了

電子設計 ? 2017-12-01 10:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

數(shù)字編程數(shù)字電路非常重要的一門課程,FPGACPLD是兩個重要的編程工具,本文帶您認識fpga和cpld的聯(lián)系和區(qū)別。

FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。

CPLD(Complex Programmable Logic Device)復雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對而言規(guī)模大,結(jié)構(gòu)復雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標芯片中,實現(xiàn)設計的數(shù)字系統(tǒng)。

盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點:

1、在編程上FPGA比CPLD具有更大的靈活性?CPLD通過修改具有固定內(nèi)連電路的邏輯功能來編程,FPGA主要通過改變內(nèi)部連線的布線來編程;FP GA可在邏輯門下編程,而CPLD是在邏輯塊下編程?
2、CPLD比FPGA使用起來更方便?CPLD的編程采用E2PROM或FASTFLASH技術(shù),無需外部存儲器芯片,使用簡單?而FPGA的編程信息需存放在外部存儲器上,使用方法復雜?
3、CPLD的速度比FPGA快,并且具有較大的時間可預測性?這是由于FPGA是門級編程,并且CLB之間采用分布式互聯(lián),而CPLD是邏輯塊級編程,并且其邏輯塊之間的互聯(lián)是集總式的?
4、在編程方式上,CPLD主要是基于E2PROM或FLASH存儲器編程,編程次數(shù)可達1萬次,優(yōu)點是系統(tǒng)斷電時編程信息也不丟失?CPLD又可分為在編程器上編程和在系統(tǒng)編程兩類?FPGA大部分是基于SRAM編程,編程信息在系統(tǒng)斷電時丟失,每次上電時,需從器件外部將編程數(shù)據(jù)重新寫入SRAM中?其優(yōu)點是可以編程任意次,可在工作中快速編程,從而實現(xiàn)板級和系統(tǒng)級的動態(tài)配置?
5、CPLD保密性好,FPGA保密性差?
6、一般情況下,CPLD的功耗要比FPGA大,且集成度越高越明顯?
7、FPGA的集成度比CPLD高,具有更復雜的布線結(jié)構(gòu)和邏輯實現(xiàn)?
8、CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時序邏輯?換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)?
9、CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預測性?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22509

    瀏覽量

    639566
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1259

    瀏覽量

    174210
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGACPLD區(qū)別

    FPGACPLD區(qū)別 盡管很多人聽說過CPLD,但是關(guān)于CPLDFPGA之間的
    發(fā)表于 09-27 09:49

    CPLDFPGA區(qū)別是什么?

    CPLDFPGA區(qū)別是什么?
    發(fā)表于 07-25 16:26

    FPGACPLD區(qū)別

    CPLD最大的區(qū)別是他們的存儲結(jié)構(gòu)不一樣,這同時也決定他們的規(guī)模不一樣。但是從使用和實現(xiàn)的角度來看,其實他們所使用的語言以及開發(fā)流程的各個步驟幾乎是一致的。對于大多數(shù)的初學者來說,學FPG
    發(fā)表于 02-21 06:19

    FPGACPLD的概念及基本使用和區(qū)別

    的缺點.到90年代,CPLD發(fā)展更為迅速,不僅具有電擦除特性,而且出現(xiàn)邊緣掃描及在線可編程等高級特性.較常用的有Xilinx公司的EPLD和Altera公司的CPLD.2.FPGA FPGA
    發(fā)表于 08-28 15:41

    FPGACPLD區(qū)別是什么

    FPGACPLD區(qū)別是什么?Latch和Register區(qū)別在哪?行為描述中Latch如何產(chǎn)生的?
    發(fā)表于 09-22 07:55

    ISP與IAP的區(qū)別有哪些?它們之間有啥聯(lián)系?

    ISP的原理是什么?ISP與IAP的區(qū)別有哪些?它們之間有啥聯(lián)系?
    發(fā)表于 09-23 08:36

    cpld fpga 區(qū)別

    cpld fpga 區(qū)別 系統(tǒng)的比較,與大家共享:盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結(jié)構(gòu)上的差異,具
    發(fā)表于 01-15 09:58 ?5978次閱讀
    <b class='flag-5'>cpld</b> <b class='flag-5'>fpga</b> <b class='flag-5'>區(qū)別</b>

    FPGA/CPLD的設計思想

    FPGACPLD區(qū)別,以及設計思路思想
    發(fā)表于 02-17 11:20 ?39次下載

    CPLDFPGA區(qū)別

    CPLDFPGA區(qū)別,好東西,喜歡的朋友可以下載來學習。
    發(fā)表于 02-19 16:59 ?0次下載

    關(guān)于CPLDFPGA區(qū)別

    CPLDFPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是
    發(fā)表于 09-18 16:35 ?5次下載
    關(guān)于<b class='flag-5'>CPLD</b>和<b class='flag-5'>FPGA</b>的<b class='flag-5'>區(qū)別</b>

    cpldfpga區(qū)別,cpldfpga的優(yōu)缺點

    中的一種半定制電路而出現(xiàn)的,既解決定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。FPGACPLD區(qū)別和優(yōu)缺點分析。
    發(fā)表于 10-24 10:04 ?4.9w次閱讀

    CPLDFPGA兩者的區(qū)別

    CPLDFPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是
    發(fā)表于 05-24 02:03 ?5.1w次閱讀
    <b class='flag-5'>CPLD</b>和<b class='flag-5'>FPGA</b>兩者的<b class='flag-5'>區(qū)別</b>

    CPLDFPGA區(qū)別是什么

    可編程邏輯包括 PAL、GAL、PLD 等。通過不斷發(fā)展,它已經(jīng)發(fā)展成為現(xiàn)在的CPLD/FPGACPLD(復雜可編程邏輯器件)和FPGA(現(xiàn)場可編程門陣列)的功能基本相同,只是實現(xiàn)原
    的頭像 發(fā)表于 07-03 14:33 ?1.1w次閱讀
    <b class='flag-5'>CPLD</b>和<b class='flag-5'>FPGA</b>的<b class='flag-5'>區(qū)別</b>是什么

    FPGA和ASIC的區(qū)別聯(lián)系

      FPGA和ASIC作為數(shù)字電路的常見實現(xiàn)方式,其聯(lián)系區(qū)別備受關(guān)注。本文將從FPGA和ASIC的基本概念入手,深入研究它們的區(qū)別
    發(fā)表于 08-14 16:38 ?4824次閱讀

    fpgacpld區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和CPLD(復雜可編程邏輯器件)都是可編程邏輯器件,但它們在多個方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-15 14:56 ?3170次閱讀
    明光市| 左云县| 宁强县| 沙雅县| 甘泉县| 定襄县| 剑川县| 婺源县| 永康市| 贞丰县| 固阳县| 礼泉县| 阳原县| 隆回县| 寻甸| 上虞市| 佛坪县| 阿合奇县| 璧山县| 简阳市| 东方市| 乌拉特中旗| 安泽县| 桓仁| 石阡县| 大邑县| 成武县| 长治市| 内乡县| 广河县| 南安市| 和静县| 东乌珠穆沁旗| 万安县| 承德市| 乌拉特后旗| 清新县| 庐江县| 盐源县| 延寿县| 祁阳县|