日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ASIC集成電路設(shè)計(jì)流程

科技綠洲 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-11-20 14:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。ASIC集成電路設(shè)計(jì)流程可以分為前端設(shè)計(jì)和后端設(shè)計(jì)兩大部分,以下是的流程介紹:

一、前端設(shè)計(jì)

  1. 準(zhǔn)備需求規(guī)范
    • 確定芯片的具體指標(biāo),包括物理實(shí)現(xiàn)(制作工藝、裸片面積、封裝)和性能指標(biāo)(速度、功耗)以及功能指標(biāo)(功能描述、接口定義)。
  2. 系統(tǒng)級(jí)設(shè)計(jì)
    • 使用系統(tǒng)建模語(yǔ)言(如Matlab、C等)對(duì)各個(gè)模塊進(jìn)行描述,驗(yàn)證方案的可行性。
  3. RTL設(shè)計(jì)
    • 利用硬件描述語(yǔ)言(如Verilog)對(duì)電路以寄存器之間的傳輸為基礎(chǔ)進(jìn)行描述。
    • 對(duì)設(shè)計(jì)的功能進(jìn)行仿真驗(yàn)證,需要激勵(lì)驅(qū)動(dòng),是動(dòng)態(tài)仿真。
  4. RTL驗(yàn)證
    • 消除Linting Error,確保可綜合。
    • 執(zhí)行基于周期的驗(yàn)證(功能),驗(yàn)證RTL的協(xié)議行為。
    • 執(zhí)行屬性檢查,驗(yàn)證RTL實(shí)現(xiàn)和規(guī)范理解匹配。
    • 執(zhí)行IP功能驗(yàn)證。
  5. 邏輯綜合
    • 準(zhǔn)備設(shè)計(jì)約束文件(時(shí)鐘定義、IO延遲定義、輸出PAD負(fù)載定義、設(shè)計(jì)False/Multicycle路徑),然后執(zhí)行綜合。
    • 將RTL級(jí)設(shè)計(jì)中所得的程序代碼翻譯成實(shí)際電路的各種元器件以及他們之間的連接關(guān)系,生成門級(jí)網(wǎng)表(Netlist)。
    • 基于DFT(Design For Test)需求建立掃描鏈(scan-chain)連接。
  6. 設(shè)計(jì)檢查
    • 執(zhí)行網(wǎng)表級(jí)功耗分析,確保滿足功耗目標(biāo)。
    • 使用綜合網(wǎng)表執(zhí)行門級(jí)仿真,驗(yàn)證功能。
    • 執(zhí)行RTL和綜合網(wǎng)表之間的形式驗(yàn)證,確認(rèn)綜合工具未修改功能性。
    • 使用SDF(標(biāo)準(zhǔn)延遲格式)文件執(zhí)行STA(靜態(tài)時(shí)序分析),確保滿足時(shí)序。
    • 在DFT工具中執(zhí)行scan-tracing,檢查scan-chain是否是基于DFT需求建立的。

二、后端設(shè)計(jì)

  1. 布局布線準(zhǔn)備
    • 綜合網(wǎng)表文件(VHDL/Verilog格式)和SDC(約束文件)作為輸入文件傳遞給布局布線工具。
  2. Floor-plan
    • 基于連接性放置IP、memory,創(chuàng)建Pad-ring,放置Pads信號(hào)/電源/傳輸單元)。
    • 在高速總線開關(guān)時(shí)滿足SSN需求(同時(shí)開關(guān)噪聲),不會(huì)產(chǎn)生任何噪聲相關(guān)活動(dòng)。
    • 建立最佳floorplan,使設(shè)計(jì)滿足芯片的利用率目標(biāo)。
    • 發(fā)布floorplan信息給封裝團(tuán)隊(duì),執(zhí)行pad-ring的封裝可行性分析。
  3. 布局(Placement)
    • 在布局工具中,切割行,在防止放置單元的位置創(chuàng)建阻塞。
    • 單元的物理布局基于時(shí)序/面積需求執(zhí)行。
  4. 布線(Routing)
    • 最初的全局布線和細(xì)節(jié)布線,根據(jù)生產(chǎn)需要滿足DRC需求。
  5. 參數(shù)提取與驗(yàn)證
    • 執(zhí)行布線后,將布線后Verilog網(wǎng)表、標(biāo)準(zhǔn)單元LEF/DEF文件給提取工具,以在SPEF(標(biāo)準(zhǔn)寄生交換格式)格式中提取芯片寄生(RLC阻感容)參數(shù),并生成SPEF文件。
    • 布局布線后檢查是否設(shè)計(jì)滿足需求(功能、時(shí)序、面積、功耗、可測(cè)性、DRC、LVS、ERC、ESD、SI、IR-Drop)。
      • 執(zhí)行布線后網(wǎng)表的功耗分析,確認(rèn)設(shè)計(jì)是否滿足功耗目標(biāo)。
      • 使用布線后網(wǎng)表執(zhí)行門級(jí)仿真,檢查設(shè)計(jì)是否滿足功能需求。
      • 執(zhí)行RTL和布線網(wǎng)表之間的形式驗(yàn)證,確認(rèn)PR工具未修改功能性。
      • 使用SPEF文件和布線網(wǎng)表文件執(zhí)行STA,檢查設(shè)計(jì)是否滿足時(shí)序需求。
      • 在DFT工具中執(zhí)行scan-tracing,檢查scan-chain是否是基于DFT需求建立的,使用DFT工具執(zhí)行故障覆蓋,生成ATPG測(cè)試向量。
      • 執(zhí)行稱作物理驗(yàn)證的DRC(設(shè)計(jì)規(guī)則檢查)驗(yàn)證,確認(rèn)設(shè)計(jì)滿足了制造需求。
      • 執(zhí)行LVS(layout vs Spice)檢查,將布線網(wǎng)表轉(zhuǎn)換為spice(SPICE-R),轉(zhuǎn)換綜合網(wǎng)表(SPICE-S),比較確認(rèn)二者匹配。
      • 執(zhí)行ESD檢查,在芯片中同時(shí)具備模擬部分和數(shù)字部分的情況下,確認(rèn)正確的背靠背二極管被放置并且具備正確的防護(hù)。對(duì)數(shù)字和模擬部分分別設(shè)置電源和地,以降低襯底噪聲。
      • 執(zhí)行特定的STA以確認(rèn)芯片的信號(hào)完整性。將布線網(wǎng)表和SPEF文件(包含耦合電容值的寄生參數(shù))輸入STA工具執(zhí)行此步驟。
      • 執(zhí)行IR壓降分析,電源網(wǎng)格足夠健壯以經(jīng)受設(shè)計(jì)的靜態(tài)和動(dòng)態(tài)功耗下降,并且IR壓降在目標(biāo)限制范圍內(nèi)。
  6. 芯片完工修整
    • 布線設(shè)計(jì)使用設(shè)計(jì)約束驗(yàn)證完成后,進(jìn)入芯片完工修整階段(金屬開槽、放置解耦帽等)。
  7. 設(shè)計(jì)與制造準(zhǔn)備
    • 芯片設(shè)計(jì)準(zhǔn)備好進(jìn)入制造單元,以制造廠可理解的GDS文件發(fā)布設(shè)計(jì)文件。
    • GDS發(fā)布后,執(zhí)行LAPO檢查,確認(rèn)發(fā)布給fab的數(shù)據(jù)庫(kù)的正確性。
  8. 封裝與測(cè)試
    • 執(zhí)行封裝引線鍵合(wire-bounding),將芯片連接至封裝。

綜上,ASIC集成電路設(shè)計(jì)流程是一個(gè)復(fù)雜而精細(xì)的過程,需要多個(gè)階段的協(xié)同工作和嚴(yán)格的驗(yàn)證與測(cè)試,以確保最終產(chǎn)品的性能和可靠性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5465

    文章

    12695

    瀏覽量

    375845
  • 模塊
    +關(guān)注

    關(guān)注

    7

    文章

    2849

    瀏覽量

    53458
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1278

    瀏覽量

    124976
  • 電子系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    515

    瀏覽量

    32362
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成電路版圖設(shè)計(jì)的核心組成與關(guān)鍵步驟

    集成電路設(shè)計(jì)中,版圖(Layout)是芯片設(shè)計(jì)的核心環(huán)節(jié)之一,指芯片電路的物理實(shí)現(xiàn)圖。它描述了電路中所有元器件(如晶體管、電阻、電容等)及其連接方式在硅片上的具體布局。版圖是將電路設(shè)計(jì)
    的頭像 發(fā)表于 12-26 15:12 ?1146次閱讀
    <b class='flag-5'>集成電路</b>版圖設(shè)計(jì)的核心組成與關(guān)鍵步驟

    東莞理工學(xué)院“小眼睛科技杯”第四屆集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競(jìng)賽圓滿落幕

    BASEDINNOVATION“小眼睛科技杯”集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競(jìng)賽2025年11月23日,東莞理工學(xué)院第四屆集成電路設(shè)計(jì)與創(chuàng)新應(yīng)用競(jìng)賽于學(xué)術(shù)會(huì)議中心圓滿落幕。本屆競(jìng)賽由校團(tuán)委、學(xué)生工作部
    的頭像 發(fā)表于 12-08 08:03 ?591次閱讀
    東莞理工學(xué)院“小眼睛科技杯”第四屆<b class='flag-5'>集成電路設(shè)計(jì)</b>與創(chuàng)新應(yīng)用競(jìng)賽圓滿落幕

    集成電路制造中薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝”(通過材料去除實(shí)現(xiàn)圖形化)。通過這一 “減” 的過程,可將
    的頭像 發(fā)表于 10-16 16:25 ?3724次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜刻蝕的概念和工藝<b class='flag-5'>流程</b>

    收入突破2500億!1-7月我國(guó)集成電路設(shè)計(jì)收入同比增長(zhǎng)18.5%

    上半年提升0.6個(gè)百分點(diǎn)。其中,集成電路設(shè)計(jì)收入表現(xiàn)尤為突出,信息技術(shù)服務(wù)收入達(dá)57246億元,同比增長(zhǎng)13.4%,占全行業(yè)收入的68.8%,持續(xù)發(fā)揮核心支撐作用。 作為信息技術(shù)服務(wù)的核心領(lǐng)域,云計(jì)算、大數(shù)據(jù)、集成電路設(shè)計(jì)及電子商務(wù)平臺(tái)技術(shù)等細(xì)分行業(yè)
    的頭像 發(fā)表于 09-08 17:52 ?848次閱讀

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計(jì)套件)是集成電路設(shè)計(jì)流程中的重要工具包,它為設(shè)計(jì)團(tuán)隊(duì)提供了與特定制造工藝節(jié)點(diǎn)相關(guān)的設(shè)計(jì)信息。PDK 是集成電路設(shè)計(jì)和制造之間的橋梁,設(shè)計(jì)團(tuán)隊(duì)依賴 PDK 來確保設(shè)計(jì)能夠在晶圓
    的頭像 發(fā)表于 09-08 09:56 ?3169次閱讀

    廣電計(jì)量當(dāng)選廣州市集成電路學(xué)會(huì)副理事長(zhǎng)單位

    近日,廣州市集成電路學(xué)會(huì)(以下簡(jiǎn)稱 “學(xué)會(huì)”)成立大會(huì)暨第一次會(huì)員大會(huì)在廣電計(jì)量科技產(chǎn)業(yè)園順利召開。廣電計(jì)量黨委副書記、總經(jīng)理明志茂、廣州市科學(xué)技術(shù)協(xié)會(huì)學(xué)會(huì)學(xué)術(shù)部負(fù)責(zé)人、廣東工業(yè)大學(xué)集成電路設(shè)計(jì)國(guó)家現(xiàn)代產(chǎn)業(yè)學(xué)院院長(zhǎng)熊曉明等領(lǐng)導(dǎo)出席會(huì)議,大會(huì)由廣東工業(yè)大學(xué)
    的頭像 發(fā)表于 09-04 10:22 ?1073次閱讀

    ?三維集成電路的TSV布局設(shè)計(jì)

    在三維集成電路設(shè)計(jì)中,TSV(硅通孔)技術(shù)通過垂直互連顯著提升了系統(tǒng)集成密度與性能,但其物理尺寸效應(yīng)與寄生參數(shù)對(duì)互連特性的影響已成為設(shè)計(jì)優(yōu)化的核心挑戰(zhàn)。
    的頭像 發(fā)表于 08-25 11:20 ?2825次閱讀
    ?三維<b class='flag-5'>集成電路</b>的TSV布局設(shè)計(jì)

    AI芯片,需要ASIC

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎) 2025年,全球AI芯片市場(chǎng)正迎來一場(chǎng)結(jié)構(gòu)性變革。在英偉達(dá)GPU占據(jù)主導(dǎo)地位的大格局下,ASIC(專用集成電路)憑借針對(duì)AI任務(wù)的定制化設(shè)計(jì),成為推動(dòng)算力革命的新動(dòng)力
    的頭像 發(fā)表于 07-26 07:30 ?7559次閱讀

    華大九天Empyrean Liberal工具助力數(shù)字集成電路設(shè)計(jì)

    數(shù)字集成電路設(shè)計(jì)中,單元庫(kù)和IP庫(kù)宛如一塊塊精心打磨的“積木”,是數(shù)字IC設(shè)計(jì)的重要基礎(chǔ)。從標(biāo)準(zhǔn)單元庫(kù)(Standard Cell)、輸入輸出接口(I/O Interface)、存儲(chǔ)器單元(如
    的頭像 發(fā)表于 07-09 10:14 ?3112次閱讀
    華大九天Empyrean Liberal工具助力數(shù)字<b class='flag-5'>集成電路設(shè)計(jì)</b>

    新思科技攜手深圳大學(xué)助力數(shù)字集成電路人才培養(yǎng)

    此前,2025年5月24日至27日, 新思科技受邀參與深圳大學(xué)電子與信息工程學(xué)院、IEEE電路與系統(tǒng)深圳分會(huì)聯(lián)合舉辦的“數(shù)字集成電路中后端設(shè)計(jì)流程與EDA工具實(shí)戰(zhàn)培訓(xùn)”。本次培訓(xùn)面向40余名
    的頭像 發(fā)表于 06-14 10:44 ?1559次閱讀

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí)

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí),重點(diǎn)將放在工藝流程的概要和不同工藝步驟對(duì)器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?3059次閱讀
    CMOS超大規(guī)模<b class='flag-5'>集成電路</b>制造工藝<b class='flag-5'>流程</b>的基礎(chǔ)知識(shí)

    通過交互式對(duì)稱性校驗(yàn)提升集成電路設(shè)計(jì)流程

    在高性能集成電路 (IC) 設(shè)計(jì)領(lǐng)域,對(duì)稱性不僅僅是一種美學(xué)偏好,同時(shí)也是確保器件正常運(yùn)行的關(guān)鍵因素。尤其是在模擬和射頻 (RF) 設(shè)計(jì)中,對(duì)稱性設(shè)計(jì)有助于電性保持一致。然而,在 IC 設(shè)計(jì)中確保
    發(fā)表于 05-22 11:07 ?1529次閱讀
    通過交互式對(duì)稱性校驗(yàn)提升<b class='flag-5'>集成電路設(shè)計(jì)</b><b class='flag-5'>流程</b>

    實(shí)用電子電路設(shè)計(jì)(全6本)——數(shù)字邏輯電路ASIC設(shè)計(jì)

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁(yè)搜索下載哦~ 本文以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯
    發(fā)表于 05-15 15:22
    久治县| 屯昌县| 界首市| 林芝县| 开远市| 凤山县| 镇平县| 天祝| 罗田县| 广安市| 施秉县| 安徽省| 弥渡县| 建水县| 吉木萨尔县| 昌江| 讷河市| 繁昌县| 韶山市| 会昌县| 庆安县| 南丹县| 咸阳市| 灵石县| 杭锦旗| 南平市| 莫力| 南康市| 裕民县| 方城县| 蒲城县| 本溪| 南岸区| 乌兰察布市| 镇江市| 旬阳县| 曲靖市| 井冈山市| 长兴县| 鹤岗市| 潞西市|