日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet技術(shù)有哪些優(yōu)勢(shì)

是德科技KEYSIGHT ? 來(lái)源:是德科技KEYSIGHT ? 2024-11-27 15:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Chiplet技術(shù)簡(jiǎn)介

Chiplet技術(shù),就像用樂(lè)高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。然后,通過(guò)高速互聯(lián)技術(shù)將它們連接在一起,形成一個(gè)完整的芯片。比如說(shuō)NVIDIA最新發(fā)布的DGX B200,就是Chiplet技術(shù)下的產(chǎn)物。這也是NVIDIA第一款Chiplet GPU芯片,憑借 NVIDIA Blackwell 架構(gòu)在計(jì)算方面的進(jìn)步,DGX B200 的訓(xùn)練性能是 DGX H100 的 3 倍,推理性能是 DGX H100 的 15 倍,想了解更多Chiplet架構(gòu)的小伙伴,可以移步視頻號(hào)。

Chiplet的技術(shù)優(yōu)勢(shì)

01提高芯片良率

傳統(tǒng)的單芯片設(shè)計(jì)模式,隨著芯片尺寸的不斷縮小,邁入3nm、2nm制程后,芯片的良率成為一大挑戰(zhàn)。據(jù)悉,頭部晶圓大廠的3nm良率也僅在50%左右。而Chiplet技術(shù)將芯片設(shè)計(jì)分解成多個(gè)更小的模塊,每個(gè)模塊可以單獨(dú)進(jìn)行制造和測(cè)試,從而可以提高整體芯片的良率。

02降低芯片成本

隨著行業(yè)轉(zhuǎn)向更小的工藝節(jié)點(diǎn),生產(chǎn)大型芯片的成本持續(xù)增加。目前臺(tái)積電3納米晶圓每片成本為20,000美元,比5nm(16,000 美元)晶圓成本上漲了25%,而行業(yè)預(yù)計(jì)2nm晶圓成本將比3nm再增加50%。制造大型整體芯片將變得越來(lái)越不經(jīng)濟(jì)。在摩爾定律基本上不再帶來(lái)經(jīng)濟(jì)效益的情況下,Chiplet被認(rèn)為是最好的大芯片替代設(shè)計(jì)方法。Chiplet技術(shù)可以采用不同制程工藝、不同代工廠來(lái)制造不同的模塊,例如可以使用成熟的制程工藝來(lái)制造成熟的IP模塊,而使用更先進(jìn)的制程工藝來(lái)制造關(guān)鍵的性能模塊,這種混合制程工藝可以降低芯片的整體成本。

03提高芯片靈活性

Chiplet技術(shù)可以根據(jù)不同的需求定制芯片配置,例如可以根據(jù)客戶的需求選擇不同的IP模塊或調(diào)整模塊的數(shù)量。由于模塊化設(shè)計(jì)使得各個(gè)模塊獨(dú)立,設(shè)計(jì)者可以針對(duì)特定需求對(duì)特定模塊進(jìn)行優(yōu)化和迭代,而不會(huì)影響其他模塊。這種靈活性使得芯片能夠更好地滿足不同的市場(chǎng)需求。

Chiplet面臨的挑戰(zhàn)

1互聯(lián)技術(shù)挑戰(zhàn)

Chiplet技術(shù)需要使用高速互聯(lián)技術(shù)來(lái)將不同的Chiplet連接在一起。目前常用的互聯(lián)技術(shù)包括高速SerDes、PCI Express等,但這些技術(shù)的帶寬和成本都存在一定的限制。目前可以看到國(guó)際大廠在設(shè)計(jì)Chiplet芯片時(shí),都將互聯(lián)作為很重要的一環(huán)。像AMD的"Infinity Fabric"技術(shù)、英特爾嵌入式多芯片互連橋 (EMIB) 等。

2封裝技術(shù)挑戰(zhàn)

Chiplet技術(shù)往往需要使用先進(jìn)的封裝技術(shù),如2.5D、3D封裝技術(shù)將不同的Chiplet封裝在一起,與此同時(shí),還要考慮散熱和功耗的要求。包括臺(tái)積電在內(nèi)的晶圓代工廠正在通過(guò)3D封裝技術(shù)來(lái)快速響應(yīng)Chiplet。

3生態(tài)系統(tǒng)挑戰(zhàn)

Chiplet技術(shù)需要一個(gè)完整的生態(tài)系統(tǒng)來(lái)支持,包括Chiplet設(shè)計(jì)工具、Chiplet制造工藝、Chiplet測(cè)試工具等。目前,Chiplet技術(shù)的生態(tài)系統(tǒng)還不完善,需要更多的企業(yè)和機(jī)構(gòu)加入到Chiplet生態(tài)系統(tǒng)的建設(shè)中來(lái)。

4標(biāo)準(zhǔn)化挑戰(zhàn)

Chiplet技術(shù)需要統(tǒng)一的標(biāo)準(zhǔn)來(lái)規(guī)范Chiplet的接口、互聯(lián)方式等。目前業(yè)界Chiplet的互聯(lián)標(biāo)準(zhǔn)規(guī)范有很多,有OIF聯(lián)盟的XSR,Open聯(lián)盟的BOW和OHBI,Chips Alliance的AIB,當(dāng)然,還有目前最熱的UCIe。UCIe(Universal chiplet interconnect express)互聯(lián)標(biāo)準(zhǔn)的誕生,為Chiplet互聯(lián)的兼容性和互操作性問(wèn)題帶來(lái)了很大的幫助,該標(biāo)準(zhǔn)由AMD、Arm、英特爾、高通、三星、臺(tái)積電、日月光、谷歌、Meta和微軟等十家行業(yè)巨頭聯(lián)合推出。隨著UCIe標(biāo)準(zhǔn)的不斷完善和推廣,Chiplet技術(shù)將得到更加廣泛的應(yīng)用,并對(duì)芯片產(chǎn)業(yè)產(chǎn)生深遠(yuǎn)的影響,是德科技作為UCIe聯(lián)盟的一員,也積極的參與到了標(biāo)準(zhǔn)的制定中來(lái)。

是德科技在Chiplet方面的儲(chǔ)備

Chiplet技術(shù)需要對(duì)Chiplet之間的互聯(lián)進(jìn)行設(shè)計(jì)和測(cè)試。這對(duì)于芯片設(shè)計(jì)人員和測(cè)試工程師來(lái)說(shuō)都是一個(gè)新的挑戰(zhàn)。是德科技作為專業(yè)的測(cè)試方案提供商,也提供了從仿真到測(cè)試的完整方案。

1.仿真平臺(tái)

ADS2024是業(yè)界支持Chiplet D2D的建模仿真工具,ADS2024 Update 1.0版本已經(jīng)支持UCIe規(guī)范,能夠仿真測(cè)試的指標(biāo)包括:眼高,眼寬,BER,VTF等。

2.物理層測(cè)試平臺(tái)

在高速接口的物理層測(cè)試方面,是德科技也提供了從發(fā)送,信道到接收端的測(cè)試方案。

3.On-wafer測(cè)試

對(duì)On-wafer測(cè)試,是德科技也與合作伙伴一起推出針對(duì)Chiplet晶圓和硅光的On-Wafer測(cè)試平臺(tái)。

Chiplet技術(shù)儼然已經(jīng)成為了一種重要的芯片設(shè)計(jì)趨勢(shì)。

想象一下,未來(lái)我們可以像搭積木一樣,輕松地構(gòu)建各種功能強(qiáng)大、性能卓越的芯片,滿足不同應(yīng)用的需求。Chiplet不僅是一種制造方式,更是一種思維方式,讓我們能夠以更加靈活、創(chuàng)新的方式來(lái)構(gòu)建未來(lái)的芯片世界。讓我們一起期待,Chiplet技術(shù)如何繼續(xù)推動(dòng)科技的進(jìn)步,引領(lǐng)我們進(jìn)入更加美好的未來(lái)!

關(guān)于是德科技

是德科技(NYSE:KEYS)啟迪并賦能創(chuàng)新者,助力他們將改變世界的技術(shù)帶入生活。作為一家標(biāo)準(zhǔn)普爾 500 指數(shù)公司,我們提供先進(jìn)的設(shè)計(jì)、仿真和測(cè)試解決方案,旨在幫助工程師在整個(gè)產(chǎn)品生命周期中更快地完成開(kāi)發(fā)和部署,同時(shí)控制好風(fēng)險(xiǎn)。我們的客戶遍及全球通信工業(yè)自動(dòng)化、航空航天與國(guó)防、汽車、半導(dǎo)體和通用電子等市場(chǎng)。我們與客戶攜手,加速創(chuàng)新,創(chuàng)造一個(gè)安全互聯(lián)的世界。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469692
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5451

    瀏覽量

    132780
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5283

    瀏覽量

    136101
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13659

原文標(biāo)題:積木造芯片?Chiplet 技術(shù)詳解

文章出處:【微信號(hào):是德科技KEYSIGHT,微信公眾號(hào):是德科技KEYSIGHT】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    擁抱Chiplet,大芯片的必經(jīng)之路

    本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計(jì)算(HPC)開(kāi)辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)
    的頭像 發(fā)表于 02-13 14:35 ?550次閱讀
    擁抱<b class='flag-5'>Chiplet</b>,大芯片的必經(jīng)之路

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來(lái)自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?3063次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進(jìn)互連<b class='flag-5'>技術(shù)</b>

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    NV-LPDDR4標(biāo)準(zhǔn)),顯著提升閃存控制器與顆粒間的交互效率。? 信號(hào)穩(wěn)健性技術(shù):內(nèi)置 1-tap DFE(判決反饋均衡) 和 Pi-LLT技術(shù),有效補(bǔ)償高速信道中的損耗與衰減。? 智能化適配能力:支持 8組
    發(fā)表于 01-29 17:32

    西門子EDA如何推動(dòng)Chiplet技術(shù)商業(yè)化落地

    全球半導(dǎo)體產(chǎn)業(yè)正從曠日持久的競(jìng)速賽,轉(zhuǎn)向以創(chuàng)新為核心的全新范式。在這場(chǎng)革命中,Chiplet(小芯片)技術(shù)來(lái)到了聚光燈下,它主張將復(fù)雜系統(tǒng)分解為模塊化的小芯片,通過(guò)先進(jìn)封裝技術(shù)進(jìn)行異構(gòu)集成,從而開(kāi)辟了一條通往更高性能密度的路徑。
    的頭像 發(fā)表于 01-24 10:14 ?1339次閱讀

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長(zhǎng),傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長(zhǎng)的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動(dòng)集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?903次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡(jiǎn)稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?641次閱讀

    藍(lán)牙6.0的Channel Sounding技術(shù)哪些優(yōu)勢(shì)

    藍(lán)牙 6.0 的 Channel Sounding 技術(shù)在測(cè)距精度、安全防護(hù)、兼容性等多個(gè)維度都展現(xiàn)出顯著優(yōu)勢(shì),相較傳統(tǒng)藍(lán)牙定位技術(shù)實(shí)現(xiàn)了大幅升級(jí),適配多領(lǐng)域場(chǎng)景需求,具體優(yōu)勢(shì)如下:
    的頭像 發(fā)表于 11-13 17:31 ?1925次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    ,對(duì)于芯片架構(gòu)的設(shè)計(jì)需要什么、哪些技術(shù)已經(jīng)成熟可用以及哪些創(chuàng)新即將出現(xiàn),仍然存在不確定性。在Chiplet開(kāi)始廣泛應(yīng)用之前,了解該技術(shù)及其配套生態(tài)系統(tǒng)至關(guān)重要。隨著
    的頭像 發(fā)表于 10-23 12:19 ?548次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    玻璃中介板技術(shù)的結(jié)構(gòu)和性能優(yōu)勢(shì)

    半導(dǎo)體行業(yè)持續(xù)推進(jìn)性能和集成度的邊界,Chiplet技術(shù)作為克服傳統(tǒng)單片設(shè)計(jì)局限性的解決方案正在興起。在各種Chiplet集成方法中,玻璃中介板代表了一個(gè)突破性進(jìn)展,提供了傳統(tǒng)硅基或有機(jī)基板無(wú)法實(shí)現(xiàn)
    的頭像 發(fā)表于 09-22 15:37 ?1354次閱讀
    玻璃中介板<b class='flag-5'>技術(shù)</b>的結(jié)構(gòu)和性能<b class='flag-5'>優(yōu)勢(shì)</b>

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過(guò)去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來(lái)越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問(wèn)題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1225次閱讀

    小芯片(Chiplet)技術(shù)的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    半導(dǎo)體行業(yè)正站在一個(gè)十字路口。當(dāng)人工智能迎來(lái)爆發(fā)式增長(zhǎng)、計(jì)算需求日趨復(fù)雜時(shí),小芯片(Chiplet技術(shù)已成為撬動(dòng)下一代創(chuàng)新的核心驅(qū)動(dòng)力。然而,這項(xiàng)技術(shù)能否從小眾方案躍升為行業(yè)標(biāo)準(zhǔn),取決于其背后
    的頭像 發(fā)表于 08-19 13:47 ?1627次閱讀
    小芯片(<b class='flag-5'>Chiplet</b>)<b class='flag-5'>技術(shù)</b>的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1477次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝<b class='flag-5'>技術(shù)</b>:后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    物聯(lián)網(wǎng)藍(lán)牙模塊哪些優(yōu)勢(shì)?

    隨著物聯(lián)網(wǎng)技術(shù)的不斷發(fā)展,藍(lán)牙模塊作為物聯(lián)網(wǎng)的重要組成部分,其應(yīng)用越來(lái)越廣泛。那么,物聯(lián)網(wǎng)藍(lán)牙模塊哪些優(yōu)勢(shì)呢?低功耗:藍(lán)牙模塊采用了低功耗技術(shù),使得其在傳輸數(shù)據(jù)時(shí)能夠有效的降低能耗,
    發(fā)表于 06-28 21:49

    為什么選擇超級(jí)電容?優(yōu)勢(shì)哪些?

    為什么選擇超級(jí)電容?優(yōu)勢(shì)哪些?為什么選擇超級(jí)電容,就不得不仔細(xì)說(shuō)說(shuō)它的優(yōu)勢(shì)了。超級(jí)電容作為一種新型電化學(xué)儲(chǔ)能裝置,與傳統(tǒng)電容和鋰電池相比,超級(jí)電容的功率密度更高,能量密度更大,使用壽命更長(zhǎng),體積
    的頭像 發(fā)表于 05-16 08:47 ?2503次閱讀
    為什么選擇超級(jí)電容?<b class='flag-5'>優(yōu)勢(shì)</b><b class='flag-5'>有</b>哪些?

    技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過(guò)技術(shù)積累推動(dòng)中國(guó)從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1094次閱讀
    军事| 庄浪县| 太保市| 三穗县| 清河县| 石城县| 定南县| 盐山县| 鹤峰县| 东安县| 合水县| 霍邱县| 阜康市| 汾西县| 凌海市| 宜春市| 临安市| 长沙市| 永顺县| 威海市| 铁力市| 卓尼县| 金堂县| 长顺县| 双牌县| 奇台县| 即墨市| 泊头市| 凤台县| 甘德县| 繁昌县| 潍坊市| 烟台市| 桂林市| 云阳县| 金昌市| 资中县| 越西县| 淳安县| 若尔盖县| 怀远县|