日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CoWoP能否挑戰(zhàn)CoWoS的霸主地位

奇普樂芯片技術 ? 來源:奇普樂芯片技術 ? 2025-09-03 13:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導體行業(yè)追逐更高算力、更低成本的賽道上,先進封裝技術成了關鍵突破口。過去幾年,臺積電的CoWoS(Chip-on-Wafer-on-Substrate)技術憑借對AI芯片需求的精準適配,成了先進封裝的代名詞。但近期,CoWoP(ChiponWaferonPCB)技術橫空出世,迅速引發(fā)行業(yè)關注——它能否挑戰(zhàn)CoWoS的霸主地位?今天我們就來拆解這個封裝界的“新選手”。

CoWoS:光環(huán)與困境

要懂CoWoP的價值,得先看清CoWoS的現(xiàn)狀。作為2.5D封裝的代表,CoWoS靠硅中介層將GPU與HBM內存集成,再用ABF基板承載芯片、連接主板。這種設計突破了傳統(tǒng)封裝的帶寬和能效瓶頸,靠高密度互連提升了數(shù)據(jù)吞吐能力,還緩解了“內存墻”問題,完美適配了AI訓練的需求。

be11ebc8-84af-11f0-a18e-92fbcf53809c.png

可隨著技術迭代,CoWoS的短板逐漸暴露。最突出的是成本——ABF基板占封裝總成本的40%-50%,且價格還在隨技術升級上漲。其次是信號損耗,多層基板結構會讓NVLink和HBM信號衰減,影響傳輸完整性。另外,硅中介層的依賴限制了HBM堆疊數(shù)量和芯片尺寸,可AI芯片對更高帶寬的需求卻在不斷增加。行業(yè)急需新方案破局,CoWoP就在這時登場了。

CoWoP:換道超車的核心優(yōu)勢

CoWoP算是CoWoS的“衍生改進版”,但在技術路徑上做了關鍵革新:

完成芯片-晶圓中介層制造后,直接把中介層裝在PCB(又稱平臺PCB)上,省去了CoWoS中“中介層綁定ABF基板”的步驟,形成“芯片-硅中介層-PCB”的簡化結構。

be1ebfba-84af-11f0-a18e-92fbcf53809c.png

這種設計的優(yōu)勢很直觀:

信號傳輸上,少了一層基板,路徑更短更直接,NVLink和HBM的通信損耗大幅降低,高速接口的帶寬利用率和延遲表現(xiàn)都能提升;電源方面,電壓調節(jié)器可更靠近GPU,減少寄生參數(shù),適配高功耗芯片需求。

散熱也是CoWoP的亮點——取消芯片上蓋(lid)后,芯片能直接接觸散熱裝置,液冷、熱管等技術更容易貼合,再加上供電損耗減少,雙重優(yōu)化讓散熱效果遠超傳統(tǒng)封裝。

成本降低更是關鍵。CoWoP完全省去了昂貴的ABF基板,還去掉了BGA焊球和封裝蓋,整體成本能降低30%-50%,既規(guī)避了基板成本上漲壓力,也為AI芯片大規(guī)模應用提供了成本空間。

be2887de-84af-11f0-a18e-92fbcf53809c.png

商業(yè)化:看起來美,做起來難

盡管CoWoP潛力不小,但從實驗室走向量產(chǎn),還有不少坎要跨:

· 技術層面,PCB精度是最大瓶頸。目前最先進的mSAP技術能實現(xiàn)25/25微米的線寬/線距,可ABF基板能做到亞10微米級別,差距明顯;而且平臺PCB得達到封裝級的布線密度、平整度和材料控制,對廠商技術要求極高。

· 良率和維修也很棘手。CoWoP中GPU裸晶直接焊在主板上,一旦出問題,整個主板可能報廢,容錯空間小;同時,芯片、中介層、PCB的協(xié)同設計更復雜,會增加開發(fā)成本和難度。

· 技術轉移成本也不能忽視。從現(xiàn)有封裝技術轉向CoWoP,產(chǎn)業(yè)鏈上下游(材料/設備/封裝廠商)都要調整升級,既需大量資金,也需時間磨合。

產(chǎn)業(yè)鏈影響:有人歡喜有人憂

CoWoP的出現(xiàn),會給半導體產(chǎn)業(yè)鏈帶來明顯沖擊。對ABF基板廠商來說,這是不小的挑戰(zhàn)——若CoWoP大規(guī)模應用,基板附加值可能大幅減少,復雜信號路由會轉移到中介層的RDL層,高端PCB則會承擔封裝內路由工作。

但對PCB制造商而言,這是難得的機遇。具備先進mSAP能力、懂基板/封裝工藝的企業(yè)會更有優(yōu)勢,能提供高質量基板級PCB(SLP)的廠商,有望在CoWoP量產(chǎn)時搶占市場。

未來展望:技術競賽未完待續(xù)

目前,CoWoP的討論還在升溫,但距離大規(guī)模量產(chǎn)還有不少時間。業(yè)內分析師郭明錤認為,CoWoP要在2028年英偉達RubinUltra時期量產(chǎn),已是“很樂觀的預期”——畢竟高規(guī)格芯片所需的SLP生態(tài)構建難度大,且CoWoP與CoPoS(另一種CoWoS潛在替代技術)同步推進,也會增加創(chuàng)新風險。

不過,無論CoWoP最終能否顛覆CoWoS,它都為先進封裝技術注入了新活力。半導體行業(yè)對更高性能、更低成本的追求從未停止,未來或許還會有更多新技術出現(xiàn),每一次突破都可能帶來行業(yè)變革。這場技術競賽的最終贏家是誰,還需要時間給出答案。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    31279

    瀏覽量

    266746
  • CoWoS
    +關注

    關注

    0

    文章

    170

    瀏覽量

    11538
  • 先進封裝
    +關注

    關注

    2

    文章

    563

    瀏覽量

    1063

原文標題:先進封裝新勢力:CoWoP能否撼動CoWoS的王座?

文章出處:【微信號:奇普樂芯片技術,微信公眾號:奇普樂芯片技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    俄羅斯亮劍:公布EUV光刻機路線圖,挑戰(zhàn)ASML霸主地位?

    了全球 EUV 光刻設備市場,成為各國晶圓廠邁向 7nm、5nm 乃至更先進制程繞不開的 “守門人”。然而,近日俄羅斯科學院微結構物理研究所公布的一份國產(chǎn) EUV 光刻設備長期路線圖,引發(fā)了業(yè)界的廣泛關注與討論 —— 俄羅斯,正在試圖挑戰(zhàn) ASML 的霸權。 ?
    的頭像 發(fā)表于 10-04 03:18 ?1.1w次閱讀
    俄羅斯亮劍:公布EUV光刻機路線圖,<b class='flag-5'>挑戰(zhàn)</b>ASML<b class='flag-5'>霸主</b><b class='flag-5'>地位</b>?

    CoWoS(Chip-on-Wafer-on-Substrate)先進封裝工藝的材料全景圖及國產(chǎn)替代進展

    這張圖是CoWoS(Chip-on-Wafer-on-Substrate)先進封裝工藝的材料全景圖,清晰展示了從底層基板到頂層芯片的全鏈條材料體系,以及各環(huán)節(jié)的全球核心供應商。下面我們分層拆解:一
    的頭像 發(fā)表于 03-28 10:21 ?823次閱讀
    <b class='flag-5'>CoWoS</b>(Chip-on-Wafer-on-Substrate)先進封裝工藝的材料全景圖及國產(chǎn)替代進展

    【深度報告】CoWoS封裝的中階層是關鍵——SiC材料

    摘要:由于半導體行業(yè)體系龐大,理論知識繁雜,我們將通過多個期次和專題進行全面整理講解。本專題主要從CoWoS封裝的中階層是關鍵——SiC材料進行講解,讓大家更準確和全面的認識半導體地整個行業(yè)體系
    的頭像 發(fā)表于 12-29 06:32 ?2163次閱讀
    【深度報告】<b class='flag-5'>CoWoS</b>封裝的中階層是關鍵——SiC材料

    AI芯片發(fā)展關鍵痛點就是:CoWoS封裝散熱

    摘要:由于半導體行業(yè)體系龐大,理論知識繁雜,我們將通過多個期次和專題進行全面整理講解。本專題主要從AI芯片發(fā)展關鍵痛點就是:CoWoS封裝散熱進行講解,讓大家更準確和全面的認識半導體地整個行業(yè)體系
    的頭像 發(fā)表于 12-24 09:21 ?951次閱讀
    AI芯片發(fā)展關鍵痛點就是:<b class='flag-5'>CoWoS</b>封裝散熱

    CoWoS產(chǎn)能狂飆下的隱憂:當封裝“量變”遭遇檢測“質控”瓶頸

    先進封裝競賽中,CoWoS 產(chǎn)能與封測低毛利的反差,凸顯檢測測試的關鍵地位。2.5D/3D 技術帶來三維缺陷風險,傳統(tǒng)檢測失效,面臨光學透視量化、電性隔離定位及效率成本博弈三大挑戰(zhàn)。解決方案在于構建
    的頭像 發(fā)表于 12-18 11:34 ?586次閱讀

    先進封裝市場迎來EMIB與CoWoS的格局之爭

    技術悄然崛起,向長期占據(jù)主導地位的臺積電CoWoS方案發(fā)起挑戰(zhàn),一場關乎AI產(chǎn)業(yè)成本與效率的技術博弈已然拉開序幕。 ? 在AI算力需求呈指數(shù)級增長的當下,先進封裝技術成為突破芯片性能瓶頸的關鍵。臺積電的
    的頭像 發(fā)表于 12-16 09:38 ?2591次閱讀

    CoWoS產(chǎn)能狂飆的背后:異質集成芯片的“最終測試”新范式

    CoWoS 產(chǎn)能狂飆背后,異質集成技術推動芯片測試從 “芯片測試” 轉向 “微系統(tǒng)認證”,系統(tǒng)級測試(SLT)成為強制性關卡。其面臨三維互連隱匿缺陷篩查、功耗 - 熱 - 性能協(xié)同驗證、異構單元協(xié)同
    的頭像 發(fā)表于 12-11 16:06 ?685次閱讀

    臺積電CoWoS技術的基本原理

    隨著高性能計算(HPC)、人工智能(AI)和大數(shù)據(jù)分析的快速發(fā)展,諸如CoWoS(芯片-晶圓-基板)等先進封裝技術對于提升計算性能和效率的重要性日益凸顯。
    的頭像 發(fā)表于 11-11 17:03 ?4109次閱讀
    臺積電<b class='flag-5'>CoWoS</b>技術的基本原理

    臺積電CoWoS平臺微通道芯片封裝液冷技術的演進路線

    臺積電在先進封裝技術,特別是CoWoS(Chip on Wafer on Substrate)平臺上的微通道芯片液冷技術路線,是其應對高性能計算和AI芯片高熱流密度挑戰(zhàn)的關鍵策略。本報告將基于臺積電相關的研究成果和已發(fā)表文獻,深入探討其微通道芯片封裝液冷技術的演進路線。
    的頭像 發(fā)表于 11-10 16:21 ?3726次閱讀
    臺積電<b class='flag-5'>CoWoS</b>平臺微通道芯片封裝液冷技術的演進路線

    HBM技術在CowoS封裝中的應用

    HBM通過使用3D堆疊技術,將多個DRAM(動態(tài)隨機存取存儲器)芯片堆疊在一起,并通過硅通孔(TSV,Through-Silicon Via)進行連接,從而實現(xiàn)高帶寬和低功耗的特點。HBM的應用中,CowoS(Chip on Wafer on Substrate)封裝技術是其中一個關鍵的實現(xiàn)手段。
    的頭像 發(fā)表于 09-22 10:47 ?2731次閱讀

    簡單認識CoWoP封裝技術

    半導體行業(yè)正面臨傳統(tǒng)封裝方法的性能極限,特別是在滿足AI計算需求的爆炸性增長方面。CoWoP(芯片晶圓平臺印刷線路板封裝)技術的出現(xiàn),代表了系統(tǒng)級集成方法的根本性轉變。這種創(chuàng)新方法通過消除傳統(tǒng)中間層結構,為下一代計算系統(tǒng)創(chuàng)造了更高效、更經(jīng)濟的解決方案。
    的頭像 發(fā)表于 09-22 02:37 ?5155次閱讀
    簡單認識<b class='flag-5'>CoWoP</b>封裝技術

    動態(tài)環(huán)境下的挑戰(zhàn):移動載體上能否實現(xiàn)準確尋北?

    在現(xiàn)代工業(yè)領域,精準的方向基準是許多應用的基礎需求。尤其是在移動載體上——如掘進機等——如何在動態(tài)環(huán)境中實現(xiàn)快速、準確的定向和尋北,一直是一項重大技術挑戰(zhàn)。傳統(tǒng)的光學或機械尋北方案往往依賴靜態(tài)條件
    的頭像 發(fā)表于 09-05 14:38 ?545次閱讀

    CoWoP封裝的概念、流程與優(yōu)勢

    本文介紹了CoWoP(Chip?on?Wafer?on?Substrate)封裝的概念、流程與優(yōu)勢。
    的頭像 發(fā)表于 08-12 10:49 ?3505次閱讀
    <b class='flag-5'>CoWoP</b>封裝的概念、流程與優(yōu)勢

    最近大火的CoWoPCoWoS、CoPoS有什么區(qū)別?

    CoWoP封裝的驗證,并計劃與臺積電CoWoS同步雙線推進,未來在GR150 芯片項目同時推進這兩種封裝方案。 ? 不過郭明錤近日也發(fā)文表示,CoWoP導入SLP(Substrate-Level PCB
    的頭像 發(fā)表于 08-10 03:28 ?6844次閱讀
    最近大火的<b class='flag-5'>CoWoP</b>跟<b class='flag-5'>CoWoS</b>、CoPoS有什么區(qū)別?

    普萊信成立TCB實驗室,提供CoWoS、HBM、CPO、oDSP等從打樣到量產(chǎn)的支持

    封裝: 如CoWoS-S、CoWoS-L封裝等; 二、3D封裝: 如HBM的多層DRAM芯片堆疊鍵合; 三、光電共封(CPO)、oDSP和光模塊相關封裝: 如PIC(光子芯片)/EIC(電芯片)與ASIC(電子交換芯片)異質集成;1.6T光模塊的oDSP(數(shù)字信號處理器)
    的頭像 發(fā)表于 08-07 08:58 ?1587次閱讀
    普萊信成立TCB實驗室,提供<b class='flag-5'>CoWoS</b>、HBM、CPO、oDSP等從打樣到量產(chǎn)的支持
    行唐县| 孝义市| 沙湾县| 彩票| 宁津县| 城步| 万安县| 南岸区| 玛曲县| 梅州市| 荥经县| 无极县| 东乌珠穆沁旗| 博乐市| 嘉峪关市| 斗六市| 绥中县| 修水县| 明溪县| 衡南县| 罗源县| 万载县| 锡林浩特市| 申扎县| 诸城市| 霍山县| 自贡市| 邵武市| 文安县| 沾益县| 隆尧县| 衡阳县| 屯昌县| 宜川县| 喀什市| 个旧市| 汪清县| 永新县| 礼泉县| 文成县| 射洪县|