日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet,改變了芯片

穎脈Imgtec ? 2025-10-17 08:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來(lái)源:內(nèi)容由半導(dǎo)體行業(yè)觀察編譯自rapidus。



1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個(gè)多世紀(jì)以來(lái),這一定律推動(dòng)了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體芯片上的晶體管數(shù)量大約每?jī)赡攴环?/span>

長(zhǎng)期以來(lái),技術(shù)發(fā)展一直遵循著這一定律。但情況已經(jīng)開始發(fā)生變化。近年來(lái),芯片電路尺寸的縮小變得越來(lái)越困難,線寬如今已降至幾納米 (nm)。工程師們面臨著物理極限、更復(fù)雜的制造步驟和不斷上升的成本。電路尺寸的縮小也意味著良率的降低,使得生產(chǎn)大量可用芯片變得更加困難。此外,建造和運(yùn)營(yíng)半導(dǎo)體代工廠需要大量的資金和專業(yè)知識(shí)。因此,許多人認(rèn)為摩爾定律無(wú)法繼續(xù)有效。

摩爾定律的終結(jié)帶來(lái)了一項(xiàng)新的進(jìn)步:芯粒。

芯粒 (Chiplet) 是執(zhí)行特定功能的芯片(裸片)的一小部分,原本是單個(gè)大芯片的一部分。通過(guò)芯粒集成,多個(gè)芯粒可以組合成一個(gè)封裝,組成一個(gè)完整的系統(tǒng)。

過(guò)去,所有芯片功能都必須構(gòu)建在單個(gè)晶圓上。這意味著,即使芯片的一部分出現(xiàn)缺陷,整個(gè)芯片也必須丟棄。但有了芯粒,我們只使用“良好芯片”(即“已知良好芯片”(KGD))——這極大地提高了制造良率和效率。

異構(gòu)集成是一種集成工藝,允許將采用不同工藝制造、具有不同功能的不同芯片組合到單個(gè)芯片封裝中。小芯粒成對(duì)于混合和組合不同類型的電路尤其有效。例如,高性能計(jì)算部件可以使用最新的半導(dǎo)體工藝制造,而存儲(chǔ)器和模擬部件則可以采用更傳統(tǒng)、更具成本效益的技術(shù)來(lái)生產(chǎn)。這種平衡有助于在保持低成本的同時(shí)提高性能。

汽車行業(yè)對(duì)這種方法尤其感興趣。一些大型汽車制造商已開始使用這項(xiàng)技術(shù)開發(fā)未來(lái)汽車的片上系統(tǒng) (SoC),并計(jì)劃在 2030 年后將其應(yīng)用于量產(chǎn)汽車。Chiplet 的一大優(yōu)勢(shì)在于,它們能夠幫助制造商提升汽車半導(dǎo)體的性能和功能,更高效地提升 AI 計(jì)算和圖形處理能力,同時(shí)提高產(chǎn)量。

一些汽車部件需要滿足嚴(yán)格的安全標(biāo)準(zhǔn)。這些部件被稱為功能安全部件,通常使用更老、更成熟的半導(dǎo)體。但像高級(jí)駕駛輔助系統(tǒng) (ADAS) 和軟件定義汽車 (SDV) 這樣的現(xiàn)代系統(tǒng)需要更強(qiáng)大的芯片。這正是 Chiplet 技術(shù)的用武之地。借助 Chiplet,制造商可以通過(guò)將用于功能安全部件的微型計(jì)算機(jī)、大容量?jī)?nèi)存和用于自動(dòng)駕駛的強(qiáng)大 AI 處理器相結(jié)合,更快地根據(jù)每家汽車制造商的需求定制 SoC。

edf65c7c-aaf0-11f0-8ce9-92fbcf53809c.png

這些優(yōu)勢(shì)不僅限于汽車應(yīng)用。Chiplet 技術(shù)也正在擴(kuò)展到人工智能和電信等其他領(lǐng)域,推動(dòng)著眾多行業(yè)的創(chuàng)新。Chiplet 技術(shù)正迅速普及,成為未來(lái)半導(dǎo)體行業(yè)的關(guān)鍵技術(shù)。

芯粒成依賴于一種以緊湊且高速的方式連接多個(gè)芯片的技術(shù)。中介層是實(shí)現(xiàn)這一目標(biāo)的關(guān)鍵組件。中介層是一個(gè)中間層,通常由硅制成,位于芯片下方,像電路板一樣連接芯片,幫助芯片之間相互通信。中介層性能越好,芯片之間的連接就越緊密,它們交換電信號(hào)的速度就越快。

先進(jìn)的芯粒成技術(shù)在高效供電方面也發(fā)揮著重要作用。在芯片之間添加許多微小的金屬連接點(diǎn),即使在狹小的空間內(nèi),也能為電流和數(shù)據(jù)傳輸提供足夠的路徑。這不僅能實(shí)現(xiàn)高速數(shù)據(jù)傳輸,還能充分利用芯片封裝內(nèi)的有限空間。

如今,芯粒成的主流方法是 2.5D 集成,即將多個(gè)芯片放入單個(gè)封裝中。但下一個(gè)重大進(jìn)展是 3D 集成,這是一種將芯片垂直堆疊的技術(shù)。在 2.5D 結(jié)構(gòu)中,芯片并排排列在中介層上,以實(shí)現(xiàn)高密度連接。相比之下,3D 集成使用一種稱為硅通孔 (TSV) 的技術(shù)垂直堆疊芯片,從而實(shí)現(xiàn)更高的集成度。

ee249902-aaf0-11f0-8ce9-92fbcf53809c.png

通過(guò)將靈活的芯片設(shè)計(jì)(將不同功能和電路類型分離)與 3D 集成相結(jié)合,工程師可以構(gòu)建更快、更小、更節(jié)能的半導(dǎo)體。將內(nèi)存和處理單元直接堆疊在一起,可以實(shí)現(xiàn)對(duì)大量數(shù)據(jù)的高速訪問(wèn),這對(duì)于快速執(zhí)行人工智能和其他高性能流程非常有利。

另一方面,垂直堆疊芯片也帶來(lái)了新的挑戰(zhàn)。熱量更容易積聚,因此熱管理和保持高制造良率變得更加困難。為了克服這些問(wèn)題,世界各地的研究人員正在研究先進(jìn)封裝技術(shù)的新方法,以更好地應(yīng)對(duì)熱挑戰(zhàn)。但這并沒(méi)有減緩創(chuàng)新的步伐。芯粒與3D集成的結(jié)合如今被視為一項(xiàng)顛覆性的創(chuàng)新,它有可能取代摩爾定律,引領(lǐng)半導(dǎo)體發(fā)展的下一個(gè)時(shí)代。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469640
  • 芯片電路
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    9278
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13655
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    算力爆發(fā)時(shí)代IP設(shè)計(jì)面臨哪些新挑戰(zhàn)

    生成式 AI、Chiplet、多Die 架構(gòu)、具身智能……新一輪計(jì)算浪潮正在深刻改變芯片設(shè)計(jì)方式,也對(duì)底層 IP 技術(shù)提出了前所未有的挑戰(zhàn)。
    的頭像 發(fā)表于 04-23 13:56 ?188次閱讀

    擁抱Chiplet,大芯片的必經(jīng)之路

    本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計(jì)算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)
    的頭像 發(fā)表于 02-13 14:35 ?545次閱讀
    擁抱<b class='flag-5'>Chiplet</b>,大<b class='flag-5'>芯片</b>的必經(jīng)之路

    Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來(lái)自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?3045次閱讀
    多<b class='flag-5'>Chiplet</b>異構(gòu)集成的先進(jìn)互連技術(shù)

    西門子EDA如何推動(dòng)Chiplet技術(shù)商業(yè)化落地

    全球半導(dǎo)體產(chǎn)業(yè)正從曠日持久的競(jìng)速賽,轉(zhuǎn)向以創(chuàng)新為核心的全新范式。在這場(chǎng)革命中,Chiplet(小芯片)技術(shù)來(lái)到了聚光燈下,它主張將復(fù)雜系統(tǒng)分解為模塊化的小芯片,通過(guò)先進(jìn)封裝技術(shù)進(jìn)行異構(gòu)集成,從而開辟了一條通往更高性能密度的路徑。
    的頭像 發(fā)表于 01-24 10:14 ?1336次閱讀

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長(zhǎng),傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長(zhǎng)的多重壓力。在此背景下,Chiplet(芯粒)技術(shù)成為推動(dòng)集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?900次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡(jiǎn)稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?638次閱讀

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    由深圳瑞沃微半導(dǎo)體科技有限公司發(fā)布隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠芯片制程微縮已難以持續(xù)滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔γ芏扰c能效的日益苛刻需求。在這一背景下,Chiplet(芯粒)技術(shù)
    的頭像 發(fā)表于 11-18 16:15 ?1305次閱讀
    <b class='flag-5'>Chiplet</b>核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“后摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過(guò)將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封裝集成,成為應(yīng)對(duì)高帶寬、低延遲、低功耗挑戰(zhàn)的
    的頭像 發(fā)表于 11-02 10:02 ?1827次閱讀
    <b class='flag-5'>Chiplet</b>封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來(lái)源:內(nèi)容來(lái)自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對(duì)芯片chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計(jì),也稱為多
    的頭像 發(fā)表于 10-23 12:19 ?542次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過(guò)去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來(lái)越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問(wèn)題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1222次閱讀

    求助射頻芯片的使用,pcb繪制問(wèn)題

    MMZ25332BT1射頻放大芯片的輸出引腳RFout有三個(gè),他的輸出阻抗是50歐姆嗎,是的話那需要三個(gè)連在一起就改變了50歐姆阻抗,應(yīng)該怎么連接,pcb上引腳和微帶線的連接該怎么畫呢,需要做阻抗匹配嗎還是其它的操作,附件是該芯片
    發(fā)表于 09-08 14:40

    手把手教你設(shè)計(jì)Chiplet

    SoC功能拆分成更小的異構(gòu)或同構(gòu)芯片(稱為芯片集),并將這些Chiplet集成到單個(gè)系統(tǒng)級(jí)封裝(SIP)中,其中總硅片尺寸可能超過(guò)單個(gè)SoC的光罩尺寸。SIP不僅
    的頭像 發(fā)表于 09-04 11:51 ?946次閱讀
    手把手教你設(shè)計(jì)<b class='flag-5'>Chiplet</b>

    芯片(Chiplet)技術(shù)的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    半導(dǎo)體行業(yè)正站在一個(gè)十字路口。當(dāng)人工智能迎來(lái)爆發(fā)式增長(zhǎng)、計(jì)算需求日趨復(fù)雜時(shí),小芯片Chiplet)技術(shù)已成為撬動(dòng)下一代創(chuàng)新的核心驅(qū)動(dòng)力。然而,這項(xiàng)技術(shù)能否從小眾方案躍升為行業(yè)標(biāo)準(zhǔn),取決于其背后
    的頭像 發(fā)表于 08-19 13:47 ?1625次閱讀
    小<b class='flag-5'>芯片</b>(<b class='flag-5'>Chiplet</b>)技術(shù)的商業(yè)化:3大支柱協(xié)同與數(shù)據(jù)驅(qū)動(dòng)的全鏈條解析

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1461次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝技術(shù):后摩爾時(shí)代的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過(guò)技術(shù)積累推動(dòng)中國(guó)從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1090次閱讀
    陆川县| 若羌县| 乐亭县| 阿克苏市| 宁蒗| 惠州市| 昭通市| 正安县| 克拉玛依市| 莒南县| 虞城县| 柳河县| 盱眙县| 阿鲁科尔沁旗| 松原市| 会理县| 达州市| 永修县| 从江县| 资溪县| 菏泽市| 大冶市| 平武县| 梅河口市| 大城县| 德保县| 汨罗市| 山西省| 宝丰县| 海丰县| 琼结县| 邵东县| 马尔康县| 安乡县| 榆树市| 临江市| 武鸣县| 泽州县| 雷波县| 阜阳市| 荣成市|