日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技高速測試IO:基于有限引腳資源解決復雜SoC高速、高效測試難題

海闊天空的專欄 ? 來源:廠商供稿 ? 作者:新思科技 ? 2025-12-09 14:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當前,傳統(tǒng)單片式SoC設計在擴展性方面面臨諸多瓶頸,AI與HPC行業(yè)正加速向基于芯粒(Chiplet)的設計架構演進,以實現(xiàn)極致性能。然而,異構集成技術在推動半導體產(chǎn)業(yè)創(chuàng)新的同時,也顯著增加了芯片設計復雜度,這就需要更先進的測試方法及優(yōu)化的自動測試設備(ATE),以保障信號完整性、測試精度與性能表現(xiàn)。

隨著半導體器件復雜度的提升,器件測試面臨著愈發(fā)嚴峻的挑戰(zhàn)。高速測試需高帶寬測試數(shù)據(jù)接口支撐已知合格芯片(KGD)的驗證,同時要在合理時間內(nèi)實現(xiàn)高測試覆蓋率與低DPPM(每百萬件缺陷數(shù))。在將單個芯粒集成至復雜的2.5D或3D封裝前,確保其達到最高測試覆蓋率至關重要,這能有效避免芯粒組合封裝后出現(xiàn)良率損失。

異構集成使得測試向量需求大幅增加,但可用于執(zhí)行測試的通用輸入輸出(GPIO)引腳數(shù)量卻十分有限。GPIO的速度限制了測試數(shù)據(jù)吞吐量,導致難以高效實現(xiàn)當前設計所需的全面測試覆蓋率。盡管傳統(tǒng)高速I/O協(xié)議(如PCIe、USB)可滿足帶寬需求,卻需承擔高昂的硬件成本。

復雜異構芯片導致測試成本攀升

在HPC與AI計算芯片領域,功能復雜度的提升使得驗證步驟顯著增加。而在I/O引腳受限的情況下,驗證時間往往成為瓶頸,不僅延長了產(chǎn)品開發(fā)周期,更大幅推高了測試成本。

尤其在多芯片設計中,高帶寬測試訪問端口的稀缺性問題更為突出。行業(yè)迫切需要一種I/O解決方案:其速度需顯著高于GPIO,且無需額外增加硬件組件或依賴復雜的初始化/校準協(xié)議,同時能在先進制造工藝下維持良好的信號完整性。

新思科技(Synopsys)高速測試IO解決方案是經(jīng)過專項優(yōu)化的GPIO方案,能夠精準匹配上述高速測試需求。該產(chǎn)品組合具備獨特優(yōu)勢:單個I/O可根據(jù)應用場景靈活復用——在可制造性測試階段作為“測試端口”,調(diào)試階段用于“高速時鐘觀測”,量產(chǎn)階段則配置為“GPIO”。這種多功能集成特性,使其成為業(yè)界唯一能全面覆蓋制造測試全流程需求的解決方案。

高速測試IO的優(yōu)勢:

簡化測試,提升可靠性

新思科技高速測試IO解決方案的數(shù)據(jù)速率遠超傳統(tǒng)測試I/O,既能匹配主流測試設備的技術規(guī)格,又能支持高速可靠性測試,且無需遵循特定協(xié)議規(guī)范。其核心優(yōu)勢在于流程簡化——無需執(zhí)行初始化、校準或訓練序列等復雜步驟,最大工作速率經(jīng)過精密仿真與驗證,在確保系統(tǒng)穩(wěn)定性的同時,從根本上消除了信號完整性顧慮。

此外,該解決方案針對HPC應用的功耗效率需求進行了專項優(yōu)化,在GPIO模式及非測試場景下可實現(xiàn)顯著的節(jié)能效果。單端I/O設計更提供了面積優(yōu)化的低成本實現(xiàn)路徑。在部署靈活性方面,該解決方案同樣表現(xiàn)出色:其可擴展性設計既不限制I/O數(shù)量,也不約束物理布局位置——支持左側、右側或環(huán)繞芯片布局,這種靈活的布局方式可使I/O貼近被測電路部署,大幅提升驗證效率與使用便捷性。

圖片

圖1:新思科技高速測試IO的測試與實現(xiàn)

多模式設計:兼顧性能提升與功耗優(yōu)化

當芯片設計轉(zhuǎn)向Chiplet架構時,許多傳統(tǒng)高速接口在單顆Chiplet上已無法復用。芯粒間通信依賴裸片間接口(如HBM、UCIe),這類接口占據(jù)了大部分可用連接端口,導致可用于外部測試訪問的接口數(shù)量進一步受限。

鑒于封裝引腳的寶貴性,新思科技高速測試IO支持在現(xiàn)場運行時,將同一高速測試引腳復用為低功耗GPIO。該方案具備高度靈活性,可適配內(nèi)建自測(BIST)、掃描測試等多種測試場景,確保實現(xiàn)最大測試覆蓋率。此外,該設計僅需單個單端焊盤(PAD)即可完成信號傳輸與測試,簡化了PCB布局設計,有效減少焊盤占用數(shù)量并提升資源利用率。

這一架構在SoC驗證階段同步實現(xiàn)了測試效率、可觀測性與可維護性的提升,具體體現(xiàn)在以下三大場景:

  • 測試場景:高速測試IO在制造階段作為測試端口,可在ATE設備與SoC之間實現(xiàn)高達3Gbps的數(shù)據(jù)傳輸,同時支持裸片(晶圓級)測試和封裝級測試。
  • 觀測場景:該I/O可復用為參考驗證平臺(RVP)板上的高速時鐘觀測端口,用于精準監(jiān)測時鐘信號(CLK)。
  • 低功耗場景:在量產(chǎn)階段,同一端口可配置為GPIO,常規(guī)工作頻率最高可達200MHz,且支持低功耗模式。

結論

隨著SoC復雜度的持續(xù)提升,確保芯片功能完整性與高良率的測試挑戰(zhàn)日益凸顯。新思科技高速測試IO作為一款創(chuàng)新IP解決方案,通過高效利用有限的封裝引腳,成功破解了復雜半導體器件的高速測試難題——既能支持高速測試需求,又能在量產(chǎn)模式下實現(xiàn)低功耗GPIO功能。這一獨特方案不僅顯著縮短測試時間、提升先進ATE設備的測試吞吐量,更規(guī)避了復雜接口協(xié)議的引入,完美平衡了高速性能與應用成本。目前,新思科技I/O團隊正致力于在全球領先的晶圓代工廠的先進工藝節(jié)點中提供該高速測試IO IP的全面支持。如需了解更多信息,可訪問新思科技高速測試IO產(chǎn)品頁面或下載技術手冊。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    40

    文章

    4638

    瀏覽量

    230346
  • 新思科技
    +關注

    關注

    5

    文章

    981

    瀏覽量

    53002
  • 高速測試
    +關注

    關注

    0

    文章

    6

    瀏覽量

    5125
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Teledyne LeCroy基于QualiPHY 2平臺助力串行信號的高效測試

    隨著高速串行數(shù)據(jù)標準的發(fā)展,一致性測試復雜度和時長不斷增加。尤其是USB4、PCIe 6.0、HDMI 2.1、DDR5等最新標準,要求更多的測試項目和更精密的測量。在此背景下,Te
    的頭像 發(fā)表于 04-11 11:35 ?1350次閱讀
    Teledyne LeCroy基于QualiPHY 2平臺助力串行信號的<b class='flag-5'>高效</b><b class='flag-5'>測試</b>

    示波器:高速數(shù)字測試的“眼睛”,從研發(fā)到合規(guī)的核心支撐

    級抖動都可能導致系統(tǒng)誤碼、現(xiàn)場失效,測試驗證難度呈指數(shù)級上升。示波器作為唯一能“看見”高速信號的專業(yè)儀器,是測試核心樞紐。它像工程師的“精準眼睛”,可捕捉細微波形
    的頭像 發(fā)表于 03-18 17:32 ?415次閱讀
    示波器:<b class='flag-5'>高速</b>數(shù)字<b class='flag-5'>測試</b>的“眼睛”,從研發(fā)到合規(guī)的核心支撐

    深度解析 Amphenol CS 高速 IO 線纜設計與應用要點

    Amphenol CS 高速 IO 產(chǎn)品涵蓋從傳統(tǒng) SFP 系列到最新的 QSFP、QSFP-DD 以及用于高性能互連的 OSFP 系列等多種高速接口,并形成完善的連接器、線纜組件體系,以支撐 PCIe、Ethernet、光纖通
    的頭像 發(fā)表于 03-02 10:19 ?273次閱讀
    深度解析 Amphenol CS <b class='flag-5'>高速</b> <b class='flag-5'>IO</b> 線纜設計與應用要點

    季豐嘉善實驗室高速電阻測試設備介紹

    日前,季豐嘉善實驗室高速電阻測試設備已經(jīng)正式投入使用。該設備高速電阻采集能力通常應用于板級跌落、板級四點彎曲、板級振動、板級球形彎曲等測試。
    的頭像 發(fā)表于 12-19 14:02 ?785次閱讀
    季豐嘉善實驗室<b class='flag-5'>高速</b>電阻<b class='flag-5'>測試</b>設備介紹

    使用Tektronix全新SIM軟件優(yōu)化高速系統(tǒng)測試

    高速系統(tǒng)的驗證與一致性測試需要對從DUT到示波器輸入的完整信號路徑具備可視性。這意味著要去嵌入測試夾具與互連,嵌入真實系統(tǒng)條件,并且在某些情況下應用接收端均衡以仿真Tx/Rx行為。只有這樣,才能同時確認一致性與真實世界性能。
    的頭像 發(fā)表于 11-13 09:23 ?3062次閱讀
    使用Tektronix全新SIM軟件優(yōu)化<b class='flag-5'>高速</b>系統(tǒng)<b class='flag-5'>測試</b>

    泰克DPO7054數(shù)字熒光示波器:應對高速信號挑戰(zhàn)的專業(yè)測試平臺

    高速數(shù)字電路、通信系統(tǒng)和電源設計領域,對測試儀器的帶寬、采樣率和分析能力提出了更高要求。泰克(Tektronix)DPO7000系列作為高性能數(shù)字熒光示波器的代表產(chǎn)品,其中的DPO7054
    的頭像 發(fā)表于 11-08 16:22 ?927次閱讀
    泰克DPO7054數(shù)字熒光示波器:應對<b class='flag-5'>高速</b>信號挑戰(zhàn)的專業(yè)<b class='flag-5'>測試</b>平臺

    普源DS1102示波器ADC在高速測試中的技術優(yōu)勢解析

    在現(xiàn)代電子測試領域,高速信號采集與分析對測試設備的性能提出了嚴苛要求。普源DS1102系列示波器憑借其先進的ADC(模數(shù)轉(zhuǎn)換器)技術,在高速測試
    的頭像 發(fā)表于 10-18 10:03 ?3067次閱讀
    普源DS1102示波器ADC在<b class='flag-5'>高速</b><b class='flag-5'>測試</b>中的技術優(yōu)勢解析

    思科測試IO方案加速HPC和AI芯片量產(chǎn)

    為實現(xiàn)更高性能目標,AI與HPC芯片設計正加速向芯粒架構演進。但是傳統(tǒng)單片機SOC已經(jīng)很難在尺寸上繼續(xù)擴張,異構集成已成為推動半導體創(chuàng)新的核心動力。然而,它也增加了芯片設計的復雜性,需要更先進的測試
    的頭像 發(fā)表于 10-15 11:33 ?917次閱讀
    新<b class='flag-5'>思科</b>技<b class='flag-5'>測試</b><b class='flag-5'>IO</b>方案加速HPC和AI芯片量產(chǎn)

    羅德與施瓦茨RTP系列示波器在高速測試中的應用

    深入探討,介紹其技術優(yōu)勢、關鍵功能及在高速通信、半導體和射頻測試等領域中的實際應用案例,全面展現(xiàn)該系列示波器助力工程師攻克高速信號測試難題
    的頭像 發(fā)表于 09-18 17:48 ?1124次閱讀
    羅德與施瓦茨RTP系列示波器在<b class='flag-5'>高速</b><b class='flag-5'>測試</b>中的應用

    GT-BGA-2000高速BGA測試插座

    GT-BGA-2000是Ironwood Electronics推出的一款專業(yè)型GT Elastomer系列高速BGA測試插座,憑借其優(yōu)異的電氣性能和可靠連接特性,致力于半導體領域中嚴苛的原型驗證
    發(fā)表于 08-01 09:10

    普源DHO4804示波器實時采樣率在高速信號測試中的應用

    隨著現(xiàn)代電子技術的快速發(fā)展,高速數(shù)字信號、高頻通信協(xié)議和復雜電路系統(tǒng)日益普及,對測試儀器的性能要求也愈發(fā)嚴苛。示波器作為電子工程師和科研人員的核心工具,其采樣率、帶寬和存儲深度等關鍵指標直接影響
    的頭像 發(fā)表于 06-13 13:45 ?1001次閱讀
    普源DHO4804示波器實時采樣率在<b class='flag-5'>高速</b>信號<b class='flag-5'>測試</b>中的應用

    高速風機EMC整改:從測試到合規(guī)的一站式解決方案

    深圳南柯電子|高速風機EMC整改:從測試到合規(guī)的一站式解決方案
    的頭像 發(fā)表于 06-09 11:20 ?1245次閱讀
    <b class='flag-5'>高速</b>風機EMC整改:從<b class='flag-5'>測試</b>到合規(guī)的一站式解決方案

    淺談高速脈沖測試的挑戰(zhàn)與應對策略

    高速脈沖測試是現(xiàn)代科學研究的前沿領域,廣泛應用于高能物理探索中的光子多普勒測速(PDV)和寬帶激光測速(BLR)等領域。這些測試需要精確捕捉和分析微秒甚至納秒內(nèi)發(fā)生的事件,對精度要求極高。微小
    的頭像 發(fā)表于 05-26 09:20 ?774次閱讀
    淺談<b class='flag-5'>高速</b>脈沖<b class='flag-5'>測試</b>的挑戰(zhàn)與應對策略

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應用于AI、高速通信、數(shù)據(jù)中心和消費電子等領域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產(chǎn)業(yè)鏈中的各環(huán)節(jié)緊密相連,共同確保最終產(chǎn)品的質(zhì)量。
    的頭像 發(fā)表于 05-20 09:13 ?2072次閱讀
    高頻<b class='flag-5'>高速</b>PCB<b class='flag-5'>測試</b>解決方案

    USB示波器的高速接口測試需要哪些參數(shù)?

    在USB示波器進行高速接口測試時,需要關注的參數(shù)主要包括以下方面: 帶寬: 示波器的帶寬需至少為信號頻率的2.5倍,推薦5倍以確保信號完整性。例如,USB 2.0高速信號頻率為240MHz,因此建議
    發(fā)表于 05-16 15:55
    华安县| 九江市| 博兴县| 静安区| 渑池县| 汶上县| 德昌县| 神木县| 封丘县| 尼木县| 离岛区| 玉山县| 乌苏市| 攀枝花市| 韩城市| 麻阳| 吉隆县| 延安市| 友谊县| 博湖县| 荆门市| 台东县| 林口县| 阿拉善右旗| 桦南县| 拜泉县| 罗田县| 岑溪市| 乐陵市| 伊宁县| 石门县| 玉环县| 聂拉木县| 宁化县| 固镇县| 中超| 嘉善县| 鱼台县| 临清市| 定州市| 黄冈市|